SU1102039A1 - Устройство дл контрол распределител - Google Patents
Устройство дл контрол распределител Download PDFInfo
- Publication number
- SU1102039A1 SU1102039A1 SU833594063A SU3594063A SU1102039A1 SU 1102039 A1 SU1102039 A1 SU 1102039A1 SU 833594063 A SU833594063 A SU 833594063A SU 3594063 A SU3594063 A SU 3594063A SU 1102039 A1 SU1102039 A1 SU 1102039A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- distributor
- bus
- detector
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ, содержащее п-канальный распределитель импульсов. tI« , тактовый вход которого,соединен с ВХОДНОЙ ШИНОЙ, а пр мые канальные выходы подключены к информационным входам детектора 1 из п и входу первого элемента ИЛИ, а также второй элемент ИЛИ, выход которого соединен с вькодной ШИНОЙ, отличающеес тем, что, с целью повышени надежности, введен элемент неравнозначности , выход которого соединен с первым входом второго элемента ИЛИ, а входы подключены к выходу первого элемента ИЛИ и входной шине, котора подсоединена к синхронизирующему входу детектора 1 из п, инверсi ный выход которого подключен к второму входу второго элемента ИЛИ. (Л
Description
Изобретение относитс к импульсной технике и может примен тьс в контролируемых электронных коммутирующих устройствах. Известно устройство дл контрол распределител , содержащее распределитель импульсов и элементы ИЛИ Наиболее близким к предложенному вл етс устройство дл контрол распределител , содержащее п-каналь ный распределитель импульсов, такто вый вход которого соединен с входной шиной, а .пр мые канальные выход подключены к информационным входам детектора 1 из п и входу первого элемента ИЛИ, а также второй элеме ИЛИ, выход которого соединен с выхо ной шиной 2. Недостатком известных устройств вл етс низка надежность в св зи с большим количеством элементов, ре лизующих функцию устройства. Цель изобретени - повышение надежности . Цель достигаетс тем, что в устройство дл контрол распределител содержащее п-канальньй распределит импульсов, тактовый вход которого соединен с входной шиной, а пр мые канальные выходы подключены к инфор мационным входам детектора 1 из п и .входу первого элемента ИЛИ, а та же-жторой элемент ИЛИ, выход которо . с«йэа;инен с вькодной шиной, введен э мент неравнозначности, выход которо го соединен с первым входом второго элемента ИЛИ, а входы подключены к В МбйКУ первого элемента ИЛИ и входнйй-взине , котора подсоединена к синхронизирующему входу детектора 1 из п инверсный выход которого подключен к второму входу второго элемента ИЛИ. На чертеже предст авлена функциональна схема предложенного распределител . Схема содержит п-канальный распределитель 1 импульсов, тактовый вход которого соединен с входной шиной 2, а пр мые канальные выходы подключены к информационным входам детектора 3 1 из п и входу элемен та ИЛИ 4; элемент ИЛИ 5, выход кото рого соединен с выходной шиной 6; элемент 7 неравнозначности, выход которого соединен с первым входом элемента ИЛИ 5, а входы подключены к выходу элемента ИЛИ 4 и входной шине 2, котора подсоединена к синхронизирующему входу детектора 3 1 из п, инверсный выход которого подключен к второму входу элемента ИЛИ 5. Устройство работает следующим образом. При правильном функционировании распределител 1 на его выходах.формируютс импульсы, совпадающие с тактовыми импульсами, поступающими по входной шине 2, по времени и длительности . В промежутках между тактовыми импульсами детектор 3 заблокирован и на его выходе имеетс нулевой логический уровень. Каждый тактовьй импульс разблокирует детектор 3. В рассматриваемом случае импульс имеетс только на одном из выходов распределител 1, в результате чего на выходе детектора 3 нулевой логический уровень не мен етс . В промежутках между тактовыми импульсами на входы элемента 7 неравнозначности подаютс нулевые логические уровни, в результате чего на его выходе также имеем нулевой логический уровень. При наличии тактового импульса на входной шине 2, импульс по вл етс и на выходе элемента ИЛИ 4. Так как в этом случае на входы элемента 7 неравнозначности поступают импульсы, то на его выходе нулевой логический уровень не будет.мен тьс . Таким образом, при правильном функционировании распределител 1 на выходной шине 6 имеетс нулевой логический уровень. В случае неправильной работы распределител , когда импульс- на одном из выходов распределител 1 не совпадает по времени с каким-нибудь импульсом на других вьпсодах распределител , но по длительности больше или меньше тактового импульсд., формируетс импульс на выходе элемента 7 неравнозначности.и далее через второй элемент ИЛИ 5 подаетс на выходную шину 6 в качестве признака неправильного функционировани устройства, же самое происходит, когда имеет место пропадание или зависание импульса на каком-нибудь вькоде распределител 1. В случае, когда импульсы формируютс одновременно на нескольких выходах распределител 1, срабаты3 1102039 .4
вает детектор 3 и с его выхода чаетс в повышении его надежности импульс через элемент ИЛИ 5 поступа- за счет упрощени схемы путем сокрает на выходную шину 6.щени числа элементов, реализуюТехнический эффект от исподьзова- щих необходимые функции устройни предложенного устройства заклю- ства.. .
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ, содержащее п-канальный распределитель импульсов, тактовый вход которого.соединен с входной шиной, а прямые канальные выходы подключены к информационным входам детектора 1 из п’1 и входу первого элемента ИЛИ, а также второй элемент ИЛИ, выход которого соединен с выходной шиной, отличающееся тем, что, с целью повышения надежности, введен элемент неравнозначности, выход которого соединен с первым входом второго элемента ИЛИ, а входы подключены к выходу первого элемента ИЛИ и входной шине, которая подсоединена к синхронизирующему входу детектора 1 из п, инверсный выход которого подключен к второму входу второго элемента ИЛИ.ееогоггn,) ns“
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833594063A SU1102039A1 (ru) | 1983-05-23 | 1983-05-23 | Устройство дл контрол распределител |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833594063A SU1102039A1 (ru) | 1983-05-23 | 1983-05-23 | Устройство дл контрол распределител |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1102039A1 true SU1102039A1 (ru) | 1984-07-07 |
Family
ID=21064437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833594063A SU1102039A1 (ru) | 1983-05-23 | 1983-05-23 | Устройство дл контрол распределител |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1102039A1 (ru) |
-
1983
- 1983-05-23 SU SU833594063A patent/SU1102039A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР №754336, joi.Q 05 В 9/02, 18.03.78. 2. Авторское свидетельство СССР № 981945, кл. G, 05 В 23/02, 03.07.81 (прототип) . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1281088C (en) | Dynamic cmos current surge control | |
SU1102039A1 (ru) | Устройство дл контрол распределител | |
US4282488A (en) | Noise eliminator circuit | |
KR19980061837A (ko) | Ipc의 이중화 버스 클럭 감시 회로 | |
US5414307A (en) | Power reset circuit | |
SU1149402A1 (ru) | Двоичный счетчик | |
SU1018212A1 (ru) | Формирователь импульсов | |
SU1069138A1 (ru) | Триггерное устройство | |
SU1406769A1 (ru) | Устройство дл контрол распределител | |
CA1079368A (en) | Tone detection synchronizer | |
RU2072567C1 (ru) | Резервированная ячейка памяти | |
SU1361558A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU834877A1 (ru) | Устройство дл обнаружени потерииМпульСОВ | |
RU1798919C (ru) | Устройство дл контрол последовательности импульсов | |
SU943980A1 (ru) | Устройство дл контрол @ -канальной системы управлени вентильным преобразователем | |
SU1764202A1 (ru) | Трехканальное мажоритарно-резервированное устройство | |
SU1091167A1 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU1221732A2 (ru) | Устройство дл контрол последовательности импульсов | |
SU1167720A1 (ru) | Коммутатор | |
SU1175030A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1166293A1 (ru) | Распределитель импульсов | |
SU1248046A1 (ru) | Адаптивный коммутатор | |
SU1457160A1 (ru) | Управл емый делитель частоты | |
SU748841A1 (ru) | Устройство дл синхронизации импульсов | |
SU898634A1 (ru) | Резервированное устройство |