SU403076A1 - Двоичный счетчик - Google Patents

Двоичный счетчик

Info

Publication number
SU403076A1
SU403076A1 SU1733403A SU1733403A SU403076A1 SU 403076 A1 SU403076 A1 SU 403076A1 SU 1733403 A SU1733403 A SU 1733403A SU 1733403 A SU1733403 A SU 1733403A SU 403076 A1 SU403076 A1 SU 403076A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
outputs
trigger
output
counter
Prior art date
Application number
SU1733403A
Other languages
English (en)
Inventor
И. Степановский Д.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1733403A priority Critical patent/SU403076A1/ru
Application granted granted Critical
Publication of SU403076A1 publication Critical patent/SU403076A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Предлагаемое изобретение может быть использовано дл  построени  надежных схем, примен емых в устройствах автоматики и вычислительной техники.
Известны двоичные счетчики импульсов, содержащие основные и избыточные триггеры, блоки формировани  и схемы запрета.
С целью упрощени  счетчика, повышени  его надежности и замещени  /С-отказавщихс  разр дов (при /О 1) в предлагаемом устройстве входы триггеров, за исключением первого , соединены через соответствующие схемы запрета с нулевыми выходами предыдущих триггеров, а единичные выходы триггеров подключены ко входам блоков формировани , в которых двухвходовые схемы «И, «ИЛИ соединены таким образом, что единичный выход первого триггера подключен к схеме «ИЛИ первого разр да и к схеме «И второго разр да, единичные выходы последующих триггеров соединены со схемой «ИЛИ предыдущего разр да и схемой «И своего разр да , выход которой подключен к схеме «ИЛИ своего и схеме «И последующего разр дов, единичный выход избыточного триггера соединен со схемой «ИЛИ последнего разр да, при этом выходы схем «ИЛИ  вл ютс  выходами двоичного счетчика с замещением отказавшего разр да; выходы всех разр дов счетчика , кроме первого, подключены ко входам
дополнительных блоков формировани , выход первого разр да подключен ко входу дополнительной схемы «ИЛИ.
На чертеже нриведена схема предлагае.мого
двоичного счетчика с автоматическим замещением одного отказавщего разр да.
Двоичный счетчик содержит вход 1, схе.мы «ИЛИ 2-5, триггеры 6-10, схемы запрета 11 - 13, схемы «И 14-16.
в качестве разр дов счетчика используютс  триггеры 6-10. Триггер 10  вл етс  избыточным и в случае исправной работы счетчика не вли ет на его работу.
На входы всех трнггеров, за исключением
триггера 6, включены схемы запрета, которые управл ютс  от нулевых выходов предшествующих разр дов. В момент перехода какоголибо триггера в состо ние «I на нулевом выходе этого разр да вырабатываетс  импульс,
преп тствующий прохождению запускающего импульсов на вход следующего разр да.
Таким образом, триггеры и схемы запрета в совокупности образуют двоичный счетчик с разр дами.
В случае отказа одного из триггеров счетчика на выходе данного разр да сигналы не вырабатываютс . Тогда схема запрета, непосредственно следующа  за этим триггером, пропускает все импульсы, поступающие на ее
вход, и последующий триггер начинает работать с частотой в два раза большей, чем прежт . е. фактически начинает выполн ть функции предыдущего. Чтобы сохранить частоты на выходах счетчика неизменньши, необходимо выходные сигналы всех триггеров, следуюш,их за отказавшим, подключить к выходам предыдущих разр дов, в результате происходит не только замещение выполн емых функций, но и замещение выходных сигналов, т. е. счетчик оказываетс  «е чувСтвительным к отказу одного из своих триггеров.
Замещение выходных сигналов выполн етс  с помощью логической схемы, состо щей из схем «И, «ИЛИ. В случае исправной работы счетчика на его выходах вырабатываютс  импульсные сигналы, совпадающие во времени (незначительной задержкой в схемах запрета можно пренебречь). Частота этих сигналов уменьшаетс  в два раза с увеличением номера триггера на единицу. На входы схемы «ИЛИ 2, формирующей выходной сигнал первого разр да, подаютс  выходы от триггеров 6 и 7. Так как частота с выхода триггера 7 в два раза ниже частоты с выхода триггера 6 и импульсы совпадают во времени, то на выходе схемы «ИЛИ 2, а, следовательно, и па выходе первого разр да счетчика импульсы следуют с частотой работы триггера 6. Выход второго разр да формируют схема «И 14 и схема «ИЛИ 3. Схема «И 14 выдел ет импульсы с меньшей частотой, т. е. сигнал с выхода триггера 7, а схема «ИЛИ 3 - импульсы с большей частотой, т. е. сигнал с выхода схемы «И 14, что и обеспечивает подключение к выходу второго разр да импульсов от триггера 7. Все остальные логические схемы формировани  выходов работают аналогичным образом.
При отказе триггера 6 (следовательно, сигналы на его выходах отсутствуют) на запрещающий вход схемы запрета 11 сигнал не поступает. На вход триггера 7 и всех последующих триггеров поступают импульсы с удвоенной частотой, и триггер 7 начинает вынолн ть функции триггера 6, триггер 8 -функции триггера 7 и т. д. Ири этом на выходе схемы «ИЛИ 2 по вл ютс  импульсы с частотой триггера 7, так как выходные сигналы триггером 6 не вырабатываютс . Сигналы на
выходах всех схем «И отсутствуют, а следовательно , сигналы от последующих триггеров подключаютс  через схемы «ИЛИ к выходам предыдущих разр дов счетчика. Замещение выходных сигналов происходит и при отказе любого другого триггера.
Дл  построени  счетчика с импульсными выходами и автоматическим замещением любого отказавшего разр да требуетс  один избыточный триггер (триггер 10) и схема формировани  выходов, состо ща  из схем «И «ИЛИ. Схему счетчика можно построить таким образом, что она становитс  не чувствительной к отказам произвольного числа разр дов .
Предмет изобретени 

Claims (2)

1.-Двоичный счетчик импульсов, содержащий основные и избыточные триггеры, блоки
формировани , состо щие из двух входовых схем «И, «ИЛИ и подключенные ко всем разр дам, кроме первого, а также схемы запрета , отличающийс  тем, что, с целью упрощени  счетчика и повышени  его надежности,
входы триггеров, за исключением первого, соединены через соответствующие схемы запрета с нулевы ш выходами предыдущих триггеров, а единичные выходы триггеров подключены ко входам блоков формировани , в которых двухвходовые схемы «И, «ИЛИ соединены таким образом, что единичный выход первого триггера подключен к схеме «ИЛИ первого разр да и к схеме «И второго разр да, единичные выходы последующих триггеров соединены со схемой «ИЛИ предыдущего разр да и схемой «И своего разр да, выход которой подключен к схеме «ИЛИ своего и к схеме «И последующего разр дов, единичный выход избыточного триггера соединен со схемой
«ИЛИ последнего разр да, при этом выходы схем «ИЛИ  вл ютс  выходами двоичного счетчика с замещением отказавшего разр да.
2.Двоичный счетчик по п. 1, отличающийс  тем, что, с целью замещени  ./С-отказавших
разр дов (при К 1), выходы всех разр дов счетчика, кроме первого, подключены ко входам дополнительных блоков формировани , выход первого разр да подключен ко входу дополнительной схемы «ИЛИ.
SU1733403A 1972-01-03 1972-01-03 Двоичный счетчик SU403076A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1733403A SU403076A1 (ru) 1972-01-03 1972-01-03 Двоичный счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1733403A SU403076A1 (ru) 1972-01-03 1972-01-03 Двоичный счетчик

Publications (1)

Publication Number Publication Date
SU403076A1 true SU403076A1 (ru) 1973-10-19

Family

ID=20498815

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1733403A SU403076A1 (ru) 1972-01-03 1972-01-03 Двоичный счетчик

Country Status (1)

Country Link
SU (1) SU403076A1 (ru)

Similar Documents

Publication Publication Date Title
SU403076A1 (ru) Двоичный счетчик
US3631269A (en) Delay apparatus
US3278852A (en) Redundant clock pulse source utilizing majority logic
SU429536A1 (ru) Резервированный счетчик импульсов
SU427480A1 (ru) Резервированный счетчик импульсов
SU451203A2 (ru) Двухтактный двоичный счетчик
US3458734A (en) Shift registers employing threshold gates
SU1720155A1 (ru) Счетчик с контролем
SU448469A1 (ru) Двоичный счетчик с контролем ошибок
SU1166118A1 (ru) Устройство дл контрол @ -разр дного распределител импульсов
SU476685A1 (ru) Двоичный счетчик импульсов
SU805319A2 (ru) Резервированное устройство
SU617845A1 (ru) Устройство контрол двоичного счетчика
SU792616A1 (ru) Адаптивное мажоритарное устройство
SU262960A1 (ru) УСТРОЙСТВО дл ФОРМИРОВАНИЯ СИГНАЛА ЧЕТНОСТИ КОДА ДВОИЧНОГО СЧЕТЧИКА
SU364964A1 (ru) Всесоюзная пат?111110-1шяп?!
US6667646B2 (en) Small-sized digital generator producing clock signals
SU1730713A1 (ru) Цифровой частотный детектор
SU499672A1 (ru) Резервированный делитель частоты
SU886248A2 (ru) Делитель частоты следовани импульсов
SU491131A1 (ru) Триггерный регистр с использованием сигналов несоответстви
SU444190A1 (ru) Устройство дл вычислени функций упор доченного выбора
SU413632A1 (ru)
SU433483A1 (ru)
SU1660232A1 (ru) Резервированный генератор импульсов