SU402061A1 - Матричное феррит-диодное устройство - Google Patents
Матричное феррит-диодное устройствоInfo
- Publication number
- SU402061A1 SU402061A1 SU1708247A SU1708247A SU402061A1 SU 402061 A1 SU402061 A1 SU 402061A1 SU 1708247 A SU1708247 A SU 1708247A SU 1708247 A SU1708247 A SU 1708247A SU 402061 A1 SU402061 A1 SU 402061A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- address
- read
- matrix
- diode device
- ferrite
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
1
Предлагаемое устройство относитс к области вычислительной техники и автоматики и может быть использовано в качестве оперативного блока пам ти небольшого объема в специализированных устройствах программного управлени и в устройствах технической кибернетики.
Известны матричные феррит-диодные запоминающие устройства (ЗУ), содержащие накопительные матрицы на ферритов1згх сердс-:пиках , разр дные шииы которых через формирователи импульсов записи соединены с выходами числового регистра, адресные шииы, адресный блок, шины считывани и формирсватели импульсов считывани .
Целью изобретени вл етс упрощение схемы адресного устройства в части выбора адреса и повышение надежности работы ЗУ.
Эта цель достигаетс тем, что предложенное устройство дополнительно содержит тиристоры , адресные шины матрицы соедпнеиы с анодами тиристоров, катоды которых соединены с шиной нулевого потенциала, а управл ющие электроды подсоединены к выходам адресного блока. Одни концы всех шин считывани соединены с выходом формировател импульсов считывани , а другие концы каждой шины считывани через диод соединены с соответствующей адресной шиной.
Схема устройства приведена-на чертеже.
В качестве эле.ментов пам ти матричного ЗУ нспользованы ферритовые кольцевые сердечники 1. Диоды 2 служат дн разделени цепей. Накопительна матрица нмеет адресные шины 3, к которым подключены ком угирующие элементы, тпрлсторпые адресные ключи 4. Анодньп питанием тиристоров служит положительное напр жение имнульсов считывани и заниси.
Адресные шипы 3 соег инсны чере,; разделительные диоды 5 с нишами счнтывани 6 и через разделител1Л1ыс диоды 2 с paзp дньr nI шинами 7. К шинам 7 подключены формирователи импульсов записи 8 формирующие токовые импульсы положительно пол рноеги. Сигналы усиливаютс усилител ми 9. С адресного блока 10 на уиравл ющне электроды ключей 4 ноступают импульсы выбора и адреса , длительностью не менее полного цикла «сч1ггыванне запись. Цикл «считы 5а 1ие- запись определ етс двум:-; тактами, следующими один за другим. В такт считывани формирователь нмпул.сов считывани 11, который подключен ко всем шинам считывани 6, выдает -юк.зин шппльс положительной пол рности в шину счнт)51ванн только выбранною адреса. Токовый имнульс считывани проходит через шину считыванн 6 и тиристор 4 выбранного адреса и производит считывание занисаииой информацин с сердечНИКОВ этого адреса. В выхоДНых шинах 12 разр дов, где хранились «1, по.чвл ютс сигпалы считанных «1, которые усиливаютс усилител ми чтени 9 и затем поступают иа числовой регистр J3 дл регеиерации и дли исполиени иа выход.
В такт записи записываемый код числа поступает нз числового регистра 13 иа формирователи имнульсов записи 8, откуда по разр диым шинам 7 через разделительные диоды 2 импульсы записи «1 проход т через обмотки записи сердечников па шипу 3 выбранного адреса.
Предмет и з о о р е т с и и
Матричное феррит-диодиое заиомииаюи,се устройство, содержащее накопительные матрицы па ферритовых сердечниках, разр дные шипы которых через формирователи импульсов записи соедгн1еиы с выходами числового регистра, адресные шипы, адресный блок, шипы сч1ггывани и формирователи имнульсов считывани , отличающеес тем, что, с целью повышени надежности устройства, оно дополпительно содержит тиристоры, адресные шины матрицы соединены с анодами тиристоров , катоды которых соединены с шиной ну .чсвого нотенцпала, а управл ющие электроды подсоединены к выходам адреспого блока; однп копцы всех щип считывани соединены с выходом формировател импульсов считывани , а другие концы каждой шины считывании через диод соединены с соответствующей адресной шиной.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1708247A SU402061A1 (ru) | 1971-10-22 | 1971-10-22 | Матричное феррит-диодное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1708247A SU402061A1 (ru) | 1971-10-22 | 1971-10-22 | Матричное феррит-диодное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU402061A1 true SU402061A1 (ru) | 1973-10-12 |
Family
ID=20491144
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1708247A SU402061A1 (ru) | 1971-10-22 | 1971-10-22 | Матричное феррит-диодное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU402061A1 (ru) |
-
1971
- 1971-10-22 SU SU1708247A patent/SU402061A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3824564A (en) | Integrated threshold mnos memory with decoder and operating sequence | |
GB1380776A (en) | Systems for addressing data stores | |
US5003542A (en) | Semiconductor memory device having error correcting circuit and method for correcting error | |
SU402061A1 (ru) | Матричное феррит-диодное устройство | |
US4064492A (en) | Virtually nonvolatile random access memory cell | |
SU364026A1 (ru) | Полноточное запоминающее устройство | |
SU395899A1 (ru) | Матричное феррит-диодное запоминающее устройство | |
JP2518614B2 (ja) | 半導体不揮発性記憶装置とその動作方法 | |
SU436389A1 (ru) | Запоминающее устройствосй1ч '^ | |
GB1246891A (en) | Read-only memory | |
SU364962A1 (ru) | Запоминающее устройство | |
SU607281A1 (ru) | Запоминающее устройство с исправлением ошибок при считывании информации | |
SU767841A2 (ru) | Посто нное запоминающее устройство | |
SU809371A1 (ru) | Запоминающее устройство | |
SU1001173A1 (ru) | Динамическое полупроводниковое запоминающее устройство | |
SU407395A1 (ru) | ||
SU826417A1 (ru) | Запоминающее устройство | |
SU1418811A2 (ru) | Многоканальное запоминающее устройство | |
SU710041A1 (ru) | Логическое запоминающее устройство | |
SU809376A1 (ru) | Ассоциативный запоминающийэлЕМЕНТ | |
SU799002A1 (ru) | Запоминающее устройство | |
SU407399A1 (ru) | ||
SU124711A1 (ru) | Способ записи и считывани информации в оперативном емкостном запоминающем устройстве матричного типа с ферроэлектриками и устройство дл осуществлени способа | |
SU477463A1 (ru) | Ассоциативное запоминающее устройство | |
SU1275538A1 (ru) | Накопитель дл запоминающего устройства |