SU364026A1 - Полноточное запоминающее устройство - Google Patents

Полноточное запоминающее устройство

Info

Publication number
SU364026A1
SU364026A1 SU1723198A SU1723198A SU364026A1 SU 364026 A1 SU364026 A1 SU 364026A1 SU 1723198 A SU1723198 A SU 1723198A SU 1723198 A SU1723198 A SU 1723198A SU 364026 A1 SU364026 A1 SU 364026A1
Authority
SU
USSR - Soviet Union
Prior art keywords
diodes
numerical
storage device
bit
buses
Prior art date
Application number
SU1723198A
Other languages
English (en)
Inventor
изобретени Авторы
Original Assignee
Ю. С. Яковлев, Б. В. Новиков , А. А. Юрасов Ордена Ленина институт кибернетики Украинской ССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ю. С. Яковлев, Б. В. Новиков , А. А. Юрасов Ордена Ленина институт кибернетики Украинской ССР filed Critical Ю. С. Яковлев, Б. В. Новиков , А. А. Юрасов Ордена Ленина институт кибернетики Украинской ССР
Priority to SU1723198A priority Critical patent/SU364026A1/ru
Application granted granted Critical
Publication of SU364026A1 publication Critical patent/SU364026A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

1
Предложенное устройство относитс  к области вычислительной техники и может быть использовано нри построении цифровых вычислительных машин.
Известно иолноточное запоминающее устройство (ПЗУ), содержащее числовые линейки на магнитных сердечниках, прошитых шинами записи, считывани  и выходными, разр дные и адресные формирователи, усилители считывани , разр дные и числовые диоды, числовые ключи и регистр числа.
Такие устройства имеют большое количество адресных формирователей, равное количеству чисел в ПЗУ, а, следовательно, большую потребл емую мощность. Кроме того, они недостаточно надежны из-за повышенных требований к адресным формировател м в св зи с непосто нством нагрузки в такте записи, определ емой кодом записываемого числа.
Цель изобретени  - уменьшение потребл емой мощности и повышение надежности работы устройства.
Это достигаетс  тем, что начала всех шин считывани  подключены к выходу обшего адресного формировател , концы шин считывани  подсоединены к анодам соответствующих числовых диодов. Пачала шин записи одноименных разр дов всех числовых линеек св заны с выходами соответствующих разр дных формирователей, а другие концы - с анодами соответствующих разр дных диодов. Катоды разр дных и числового диодов каждой числовой линейки, подключены к выходам соответствующих числовых ключей. На чертеже показана принципиальна  схема предложенного устройства.
Устройство содержит числовые линейки / на магнитных сердечниках, разр дные диоды 2, числовые диоды ;, шины 4 считывани , шины 5 записи, выходные шины 6, адресный формирователь 7, разр дные формирователи 8 записи, числовые ключи 9, усилители 10 считывани , регистр 11 числа.
Начала всех шин считывани  подсоединены к выходу адресного формировател  7, а концы этих шин - к анодам соответствующих числовых диодов 3. Шины записи одноименных разр дов всех чисел одними концами подключены к выходам разр дных формирователей 8, а другими концами - к анодам разр дных диодов 2. Катоды разр дных диодов 2 и числового диода 3, относ шиес  к одной числовой линейке, подсоединены к выходу соответствующего числового ключа 9. Аналогично
подсоединены катоды диодов 2 и 5, относ щиес  к остальным числовым линейкам.
Устройство работает следующим образом. В соответствии с кодом адреса открываетс  один из числовых ключей 9. В то же врем 
адресный формирователь 7 формирует им
SU1723198A 1971-12-10 1971-12-10 Полноточное запоминающее устройство SU364026A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1723198A SU364026A1 (ru) 1971-12-10 1971-12-10 Полноточное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1723198A SU364026A1 (ru) 1971-12-10 1971-12-10 Полноточное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU364026A1 true SU364026A1 (ru) 1972-12-25

Family

ID=20495684

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1723198A SU364026A1 (ru) 1971-12-10 1971-12-10 Полноточное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU364026A1 (ru)

Similar Documents

Publication Publication Date Title
GB1454400A (en) Power saving circuit for calculator system
GB1388601A (en) Data stores employing field effect transistors
JPS5570993A (en) Memory circuit
GB1380776A (en) Systems for addressing data stores
GB1250109A (ru)
IT1002271B (it) Perfezionamento ai dispositivi di controllo di parita nelle memorie a semiconduttori
SU364026A1 (ru) Полноточное запоминающее устройство
SU1474740A1 (ru) Ассоциативна запоминающа чейка
US3222648A (en) Data input device
SU444241A1 (ru) Запоминающее устройство
SU482807A1 (ru) Запоминающее устройство
GB1424822A (en) Recirculatory memory
SU407390A1 (ru)
SU367456A1 (ru) Запоминающее устройство с произвольной одновременной выборкой переменного массива
SU447758A1 (ru) Долговременное запоминающее устройство
SU436389A1 (ru) Запоминающее устройствосй1ч '^
SU395899A1 (ru) Матричное феррит-диодное запоминающее устройство
SU1594542A1 (ru) Устройство дл определени количества единиц в двоичном коде
SU1277208A1 (ru) Запоминающее устройство
SU474844A1 (ru) Запоминающее устройство
JPS6126332U (ja) 積算計回路
SU497728A1 (ru) Дешифратор дл запоминающего устройства матричного типа
SU696871A1 (ru) Запоминающее устройство
SU381096A1 (ru) Устройство для записи информации
SU636680A1 (ru) Посто нное запоминающее устройство