SU395899A1 - Матричное феррит-диодное запоминающее устройство - Google Patents
Матричное феррит-диодное запоминающее устройствоInfo
- Publication number
- SU395899A1 SU395899A1 SU1747808A SU1747808A SU395899A1 SU 395899 A1 SU395899 A1 SU 395899A1 SU 1747808 A SU1747808 A SU 1747808A SU 1747808 A SU1747808 A SU 1747808A SU 395899 A1 SU395899 A1 SU 395899A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- matrix
- read
- write
- pulse
- windings
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
1
Изобретение относитс к области автоматики и вычислительной техиики и может быть использовано при построении специализпровамных вычислительных машин.
Известны матричные феррит-диодные запоминающие устройства, содержащие - накопительные матрицы, прошитые адресньгми шинами , тю.дключенными к соответствующим адресным ключам, раз р дными шииами записи и считывани и выходными обмотками, подключеннЫМИ ко входам усилителей чтени . Однако при увеличении объема пам ти возрастает объем управл ющей аппаратуры, то приводит к значительному усложнению устройств.
Дл упрощени матричных феррит-диодных запоминающих устройств оно соде|ржит в каждой наКопительной матрице им.пульсныетра.нсформаторы записи по числу разр дов и один трансформатор считывани ; начала первичных обмоток илипульсных тра-нсфарматоров записи и считывани одноименных разр дов всех матриц подключены через разделительные диоды к выходам соответствующих формирователей записи и считывани , концы указанных обмоток в каждой .матрице подключены к общей щине выбора матрицы, начала вторичных обмоток им П1ульоных трансформагоров записи соединены с соответствующими разр дными щинами записи, а начало вторич2
ной обмотки )1мп льсного трансформатора считывани в каждой матрице соединено с разр дными шпнами счптыва.ни .
На чертеже изображена принципиальна схема предлагаемого устройства.
У стройство содержит л накопительных матриц 1, одноименные адресные шины 2 которых подключены к соответствующим адресным
ключам 3. Разр дные шины записи 4 подключены к вторичным обмоткам импульсных трансформаторов записи 5 и через разр дные диоды соедпнепы с адресными шинами 2 через обмотки записи запоминающих сердечников . Разр дные щи«ы считывани 6 подключены к вторичной обмотке импульсного тра:НСформатора счптываии 7 соответствуюн1ей матрицы. Концы первичных обмоток трансфор1маторов записи и считывани подключены
в каждой матрпце к общей шине выбора матрицы 8. Начала этих обмоток через разделительные диоды подключены к выходад соответствующих формирователей импульсов записи 9 и импульсов считывани 10. Количество
формирователей импульсов запис соответствует числу разр дов матрицы. Выходные обмотки матриц пронизывают последовательно сердечники одного разр да всех накои тельных матриц и соединены со входа.мн усилителей чтени 11 соответствующих разр дов. PaidoTa предлолсенного уСТ|роЙ1:ства протекает следующим образом. Вьгбор на копительной матрицы / осуществл етс подачей напр жени (иа оби1,ую шину вы.бора матрицы 8. Считывание и запись информации производитс в два TaiKTa. С устройства упра1влени 12 на адресные ключи 3 поступают сигналы выбора адреса и одновременно на формирователь импульсов считывани 0 поступают тактовые импульсы считывани . Импульсы тока считываии чорез трансфор.матор считывани 7 выбранной матрицы поступают в шиву считывани соответствующего адреса. Считанные сигналы «1 приход т на ВХОДЫ усилителей чтени 11, в которых происходит усиление сигналов и выделение их на фоне случайных помех с помощью формировател ст робирующих импульсов 13. Усиленные сигналы «1 с (выхода усилителей чтени 11 поступают дл регенерации на формирователи нмпульсов записи 9 и на выход дл их дальнейшего использовани . Следующим тактом осуществл етс запись информации из числового регистра 14 через формирователи импульсов записи 9 и импульсные трансформаторы записи 5 в запоминающие сердечники выбранного адреса. Причем адресный ключ открыт в течение всего цикла «считывание-запись. 4 П.редмет изобретени MaiipHHHoe феррит-диодное запоминающее устройство, содержащее «акопительаые матрицы , прошитые адресными щинами, подключеиными к соответствующим адресным ключам, разр дными щинами записи и считывани и ВЫХОДНЫ1МИ обмотками, подключенными ко входам усилителей чтени , формирователи импульсо (В записи и считывааи , отличающеес тем, что, с целью упрощени устройства, содержит в каждой на.коиительной (матрице импульсные трансформаторы по числу разр дов и один тралсформатор счнтьюани ; начала иер1вичных обмоток импульсных тра-нсформаторов записи и считыв ни одноименных разр дов всех мат1риц подключены через разделительные диоды iK выходам соответствующих формирователей записи и считывани , концы указанных обмоток в каждой матрице подключены к общей шиее выбора матрицы; начала вторичных обмоток импульсных трансформаторов записи соединены с соответствующими раз р дными щинами записи, а начало вторичной обмотки импульсного трансформатора считыва1ни в каждой матрице соединено с разр дными шинами считывани .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1747808A SU395899A1 (ru) | 1972-02-11 | 1972-02-11 | Матричное феррит-диодное запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1747808A SU395899A1 (ru) | 1972-02-11 | 1972-02-11 | Матричное феррит-диодное запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU395899A1 true SU395899A1 (ru) | 1973-08-28 |
Family
ID=20503157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1747808A SU395899A1 (ru) | 1972-02-11 | 1972-02-11 | Матричное феррит-диодное запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU395899A1 (ru) |
-
1972
- 1972-02-11 SU SU1747808A patent/SU395899A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU395899A1 (ru) | Матричное феррит-диодное запоминающее устройство | |
SU1010731A1 (ru) | Счетное устройство,сохран ющее информацию при отключении питани | |
SU407390A1 (ru) | ||
SU498647A1 (ru) | Накопитель магнитного оперативного запоминающего устройства | |
SU436389A1 (ru) | Запоминающее устройствосй1ч '^ | |
SU532131A1 (ru) | Устройство дл выборки информации из блоков пам ти | |
SU402061A1 (ru) | Матричное феррит-диодное устройство | |
SU517935A1 (ru) | Запоминающее устройство | |
SU928409A1 (ru) | Запоминающее устройство | |
SU364026A1 (ru) | Полноточное запоминающее устройство | |
SU432599A1 (ru) | Запол1инающее устройство | |
SU1418811A2 (ru) | Многоканальное запоминающее устройство | |
GB1292751A (en) | Two-way memory system providing temporary storage | |
SU980161A1 (ru) | Магнитное оперативное запоминающее устройство | |
SU525157A1 (ru) | Способ обращени к запоминающему устройству | |
SU497634A1 (ru) | Буферное запоминающее устройство | |
SU497728A1 (ru) | Дешифратор дл запоминающего устройства матричного типа | |
SU377877A1 (ru) | Всесоюзная | |
SU172132A1 (ru) | Устройство памяти и регистрации | |
SU446108A1 (ru) | Запоминающее устройство | |
SU378948A1 (ru) | Запоминающее устройство | |
SU435559A1 (ru) | Устройство для выборки информации | |
SU507897A1 (ru) | Запоминающее устройство | |
SU157153A1 (ru) | ||
SU392551A1 (ru) | Оперативное запоминающее устройство |