SU517935A1 - Запоминающее устройство - Google Patents

Запоминающее устройство

Info

Publication number
SU517935A1
SU517935A1 SU1838696A SU1838696A SU517935A1 SU 517935 A1 SU517935 A1 SU 517935A1 SU 1838696 A SU1838696 A SU 1838696A SU 1838696 A SU1838696 A SU 1838696A SU 517935 A1 SU517935 A1 SU 517935A1
Authority
SU
USSR - Soviet Union
Prior art keywords
driver
additional
memory
linear
read
Prior art date
Application number
SU1838696A
Other languages
English (en)
Inventor
Борис Федорович Лаврентьев
Александр Орестович Тимофеев
Лев Алексеевич Шумилов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU1838696A priority Critical patent/SU517935A1/ru
Application granted granted Critical
Publication of SU517935A1 publication Critical patent/SU517935A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

Изобретение относитс  к магнитным запоминающим устройствам.
Известны запоминающие устройства, которые содержат накопитель с элементами пам ти , шины записи и считывани , формирователи линейных токов, разр дные формирователи и дешифратор 1. Более совершенным устройством  вл етс  запоминающее устройство, содержащее накопитель с элементами пам ти, выполненными из двух сердечников, объединенных резистивным витком, прошитых линейными шинами, разр дными шинами считывани  и записи, подключенным соответственно к формировател м линейных токов, разр дным формировател м и усилител м считывани , адресный дешифратор, выходы которого соединены со входами формирователей линейных токов, и блок управлени  2. Однако в известном устройстве, вследствие индуктивного характера сопротивлени  разр дной шины записи , наблюдаетс  завал переднего фронта импульса разр дного тока. При записи «1 это приводит к уменьшению тока в витке св зи и неполному перемагничиванию запоминающего сердечника, что вызывает в дальнейшем уменьшение считанного сигнала 1.
Целью изобретени   вл етс  повышение надежности работы устройства. В описываемом устройстве это достигаетс  тем, что в него введены дополнительный накопитель, схема сравнени  и дополнительный формирователь, причем вход дополнительного накопител  подключен через разр дный формирователь к блоку управлени , выход дополнительного накопител  подключен ко входу схемы сравнени , выход которой соединен со входом дополнительного формировател , выход дополнительного формировател  подключен к общему входу линейных формирователей.
Сущность изобретени  состоит в использовании форсировки переходных процессов в элементах пам ти с помощью заднего фронта импульсов линейного тока.
Па фиг. 1 изображена функциональна  схема описываемого запоминающего устройства (ЗУ); на фиг. 2 - импульсна  диаграмма токов в шинах ЗУ.
ЗУ содержит накопит ель I с элементами пам ти 2, каждый из которых состоит из селектирующего 3 и запоминающего 4 сердечников, объединенных резистивным витком 5. Сердечники элементов пам ти прошиты линейными шинами 6, разр дными шинами считывани  7 и разр дными шинами записи 8, которые подключены соответственно к формировател м линейных токов 9, разр дным формирователем 10 со входами 11 и зсилител м считывани  12. Кроме того. ЗУ содержит адресный дешифратор 13, выходы которого подключены
к формировател м линейных токов 9, и блок
управлени  14. Дополнительное оборудование включает дополнительный накопитель 15, схему сравнени  16, выход которой подключен ко входу дополнительного формировател  17, и разр дный формирователь 18 дополнительного накопител . Вход этого формировател  подключен к блоку управлени , а выход - к разр дной шине записи дополнительного накопител . Дополнительный накопитель 15 имеет выход в виде двух шин, подключенный ко входу схемы сравнени  16. Одна шина внутри дополнительного накопител  подключена ко всем его линейным шинам, друга  -  вл етс  продолжением разр дной шины записи дополнительного накопител .
Работает ЗУ в три такта - считывание, запись, дозапись (см. фиг. 2). В такте считывани  адресный дешифратор 13 запускает один из формирователей 9, который выдает в подсоединенную к нему линейную шину импульс числового тока /ч. В разр дных шинах считывани  7 навод тс  импульсы напр жени , соответствуюшие коду хранимой информации . Эти импульсы усиливаютс  усилителем считывани  12. Импульс числового тока в избранной линейной шине продолжаетс  также в такте записи. Число, подлежашее записи В ЗУ, подаетс  на входы 11 формирователей разр дных токов 10 в течение тактов записи и дозаписи. В такте записи запускаютс  те разр дные формирователи, на входы которых подан код «О (Зп «О), а в такте дозаписи - те, на входы которых подан код «1 (Зп «1 и Доз). Разр дный формирователь дополнительного накопител  15 всегда запускаетс  от схемы управлени  в такте дозаписи.
В момент начала такта дозаписи импульс числового тока в избранной линейной шине еп;е продолжаетс . Как только ток /р в разр дной шине записи дополнительного накопител  станет равным числовому току /ч (момент времени ср), срабатывает схема сравнени  и запускает дополнительный формирователь . По сигналу с этого формировател  прекраш;ает работу избранный формирователь линейного тока. Линейный ток заканчиваетс  достаточно резко, и поэтому в селектирующих сердечниках 3 элементов пам ти возникает скачок суммарной магнитодвижущей силы, благодар  которому происходит форсировка переходных процессов в элементах пам ти в такте дозаписи.
Форсировка в такте дозаписи увеличивает амплитуду и стабильность сигнала считанной единицы в последующем такте считывани , а это в свою очередь повышает надежность работы ЗУ.

Claims (2)

1. Авт. св. СССР, № 275128, кл. G НС 11/00, 1970.
2. Авт. св. СССР, № 384134, кл. G НС 11/00, 1973.
SU1838696A 1972-10-17 1972-10-17 Запоминающее устройство SU517935A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1838696A SU517935A1 (ru) 1972-10-17 1972-10-17 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1838696A SU517935A1 (ru) 1972-10-17 1972-10-17 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU517935A1 true SU517935A1 (ru) 1976-06-15

Family

ID=20529954

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1838696A SU517935A1 (ru) 1972-10-17 1972-10-17 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU517935A1 (ru)

Similar Documents

Publication Publication Date Title
SU517935A1 (ru) Запоминающее устройство
US3293626A (en) Coincident current readout digital storage matrix
US3191163A (en) Magnetic memory noise reduction system
JPS5826376A (ja) 選択的相補デ−タ記憶装置およびその動作方法
SU928409A1 (ru) Запоминающее устройство
SU436389A1 (ru) Запоминающее устройствосй1ч '^
SU799001A1 (ru) Запоминающее устройство
GB783918A (en) Magnetic memory system
SU427380A1 (ru) Запоминающее устройство типа зд
US3579209A (en) High speed core memory system
SU498647A1 (ru) Накопитель магнитного оперативного запоминающего устройства
SU446108A1 (ru) Запоминающее устройство
US3278912A (en) Sectorized memory with parallel sector operation
SU395899A1 (ru) Матричное феррит-диодное запоминающее устройство
SU134484A1 (ru) Долговременное запоминающее устройство
SU497634A1 (ru) Буферное запоминающее устройство
SU733020A1 (ru) Запоминающее устройство
US3727201A (en) Information storage system
US3858190A (en) Multi-bit core read out system
SU429466A1 (ru) Запоминающее устройствофшд
SU841039A1 (ru) Магнитное оперативное запоминаю-щЕЕ уСТРОйСТВО
SU385315A1 (ru) Магнитный накопитель
SU491153A1 (ru) Запоминающее устройство
SU507897A1 (ru) Запоминающее устройство
SU1022216A1 (ru) Устройство дл контрол доменной пам ти