SU928409A1 - Запоминающее устройство - Google Patents

Запоминающее устройство Download PDF

Info

Publication number
SU928409A1
SU928409A1 SU802910492A SU2910492A SU928409A1 SU 928409 A1 SU928409 A1 SU 928409A1 SU 802910492 A SU802910492 A SU 802910492A SU 2910492 A SU2910492 A SU 2910492A SU 928409 A1 SU928409 A1 SU 928409A1
Authority
SU
USSR - Soviet Union
Prior art keywords
memory
linear
inputs
read
current
Prior art date
Application number
SU802910492A
Other languages
English (en)
Inventor
Борис Федорович Лаврентьев
Original Assignee
Марийский Политехнический Институт Им.М.Горького
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Марийский Политехнический Институт Им.М.Горького filed Critical Марийский Политехнический Институт Им.М.Горького
Priority to SU802910492A priority Critical patent/SU928409A1/ru
Application granted granted Critical
Publication of SU928409A1 publication Critical patent/SU928409A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

(5) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Claims (2)

  1. Изобретение относитс  к запоминающим устройствам. Известно запоминающее устройство (ЗУ) , содержащее накопитель с элементами пам ти., шины записи и считывани , формирователи линейных токов, разр дные ((юрмирователи и дешифратор Ц. „ Недостатком этого устройства  вл етс  невысокое быстродействие. Наиболее близким техническим решением к данному изобретению  ал .етс  ЗУ, содержащее накопитель с чи ловыми  чейками, выполненными на фе ритовых сердечниках с пр моугольной петлей гистерезиса, объединенны попарно витками.св зи и прошитых адресными шинами считывани , рдзр д ными шинами записи, разр дными шина ми чтени , соединенными соответственно с блоком адресной выборки, ра р дными формировател ми тока записи м усилител ми воспроизведени , и ши ной смещени , а также блок управлени , вентиль и разр дные вентили 21. Недостатком этого устройства  вл етс  то, что вследствие индуктивного характера сопротивлени  разр дной шины наблюдаетс  завал переднего фронта разр дного тока. Это приводит к уменьшению тока в витке св зи элеMeHta пам ти в такте, записи и к не-i полному перемагнимиванию запоминающего сердечника при записи 1, а это в свою очередь приводит к уменьшению амплитуды считываемого сигнала с элемента пам ти и к снижению отношени  сигнал/помеха. Устойчива  работа такого ЗУ становитс  невозможной . без делени  накопител  на секции и введени  дополнительных разр дных (1юрмирователей дл  каждой секции. Указанные обсто тельства снижают надежностьустройства. Целью изобретени   вл етс  повышение надежности запоминающего устройства . Поставленна  цель достигаетс  тем, что в запоминающее устройство, содержащее накопитель i элементы пам  ти которого выполнены на двух сердечниках , объединенных резистивным витком св зи и прошитых разр дными шинами записи и считывани  и линейными шинами, подключенйыми соответственно к выходам формирователей разр дных токов, входам усилителей считывани  и выходам формирователей линейных токов, одни из входов которых соединены с выходами дешифратора адреса, блок управлени , выход ко торого подключен к одним из входов формирователей разр дных токов, другие входы которых  вл ютс  информаци онными входами устройства, введены формирователь заднего фронта импульса линейного тока и регулируемый эл мент задержки, вход которого подклю чен к выходу блока управлени , а выход - к входу формировател  заднего фронта импульса линейного тока , выход которого соединен с други входами формирователей линейных токов . На фиг. 1 изображена схема предложенного ЗУ; на фиг. 2 - временна  диаграмма его работы. Запоминающее устройство содержит накопитель 1 с элементами пам ти 2, каждый из которых состоит из селект рующего 3 и запоминающего -Ц сердечников , объединенных резистивным вит ком св зи 5- Элементы пам ти 2 прош ты линейными шинами 6, Разр дными ши нами 7 считывани  и разр дными шинами 8 записи, которые подключены соответственно к формировател м 9 линейных токов, формировател м 10 разр дных токов со входами 11 и усилител м 12 считывани . Кроме того , ЗУ содержит дешифратор 13 адреса , выходы которого подключены к формировател м 9 линейных токов, и блок 14 управлени , выходы которого подключены к формировател м 10 и через регулируемый элемент 15 задержки к формирователю 16 заднего фронта импульса линейного тока. Выход формировател  16 подключен к формировател м 9 линейных токов. Работа ЗУ осуществл етс  в три такта - считывание, запись и дозапись (см. фиг. 2) В такте считывани  дешифратор 13 запускает один из формирователей 9, который выдает в подсоединенную 9 4 к нему линейную шину импульс ЧИС лового тока 1 , В разр дных шинах 7считывани  навод тс  импульсы напр жени , соответствующие коду хранимой информации. Эти импульсы усиливаютс  усилителем 12. Импульс числового тока 1 в избранной линейной шине 6 продолжаетс  также в такте записи и частично в такте дозаписи. Число, подлежащее записи в ЗУ, подаетс  на входы М формирователей 10 в течение тактов записи и дозаписи. 8такте записи запускаютс  те формирователи 10, на входы которых подан код О, а в такте дозаписи те, на входы которых подан код 1. В момент начала такта дозаписи на вход элемента 15 задержки с блока 1 управлени  поступает управл ющий сигнал i который задерживаетс  элементом 15 задержки на врем  t и запускает формирователь 16 заднего фронта импульса линейного тока. По сигналу с этого формировател  прег кращает работу избранный формирователь 9 линейного тока. Линейный ток прекращаетс  достаточно быстро, и селектирующий сердечник 3 элементов пам ти 2 под действием суммарных токов Ц и IP быстро перемагничиваетс . Величина задержки элемента 15 ус танавливаетс  по максимальной величине считываемых сигналов. Форсировка перемагничивани  селектирующего сердечника в такте дозаписи приводит к увеличению тока в витке св зи 5, к более полному перемагничиванию запоминающего сердечника 4 и увеличению амплитуды и стабильности сигнала считанной единицы в последующем такте считывани . Предлагаемое устройство более надежно а эксплуатации. Формула изобретени  Запоминающее устройство, содержащее накопитель, элементы пам ти которого выполнены на двух сердечниках, объединенных резистивным витком св зи и прошитых разр дными шинами записи и считывани  и линейными шинами , подключенными соответственно к выходам формирователей разр дных токов, входам усилителей считывани  и выходам формирователей линейных токов, одни из входов которых соедийены с выходами дешифратора адреса, блок управлени , выход которого подключен к одним из входов формирова телей разр дных токов, другие входы которых  вл ютс  информационными вхо дами устройства, о т л и ч а.ю щ ее с   тем, что, с«целью повышени  надежности ycтpoйctвa, оно содержит формирователь заднего фронта импульса линейного тока и регулируемый эле мент задержки, вход которого подключен к выходу блока управлени , а выход - к входу формировател  заднего фронта- импульса линейного тока, выход которого соединен с другими входами формирователей линейных токов . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 275128, кл. G П С П/ОО, 1970. .
  2. 2. Авторское свидетельство СССР W kk6}Q7, кл. G П С П/06, 1973 (прототип).
    Запись
SU802910492A 1980-04-14 1980-04-14 Запоминающее устройство SU928409A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802910492A SU928409A1 (ru) 1980-04-14 1980-04-14 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802910492A SU928409A1 (ru) 1980-04-14 1980-04-14 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU928409A1 true SU928409A1 (ru) 1982-05-15

Family

ID=20889865

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802910492A SU928409A1 (ru) 1980-04-14 1980-04-14 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU928409A1 (ru)

Similar Documents

Publication Publication Date Title
TW200305162A (en) Control method of semiconductor memory device and semiconductor memory device
US6249481B1 (en) Semiconductor memory device
SU928409A1 (ru) Запоминающее устройство
KR100206928B1 (ko) 반도체 메모리의 데이타라인 등화 제어회로
SU517935A1 (ru) Запоминающее устройство
US5644543A (en) Semiconductor memory apparatus having sense amplifiers connected to both ends of a pair of bit lines
US4805146A (en) Soft write apparatus and method for nondestructive readout core memory
SU498647A1 (ru) Накопитель магнитного оперативного запоминающего устройства
SU395899A1 (ru) Матричное феррит-диодное запоминающее устройство
SU799001A1 (ru) Запоминающее устройство
SU402063A1 (ru) Запоминающее устройство с двумя запоминающими элементами на разряд
SU525157A1 (ru) Способ обращени к запоминающему устройству
SU427380A1 (ru) Запоминающее устройство типа зд
SU744721A1 (ru) Способ выборки информации из магнитного запоминающего устройства
SU942140A1 (ru) Оперативное запоминающее устройство
JP2758751B2 (ja) 磁気ディスク装置の書込回路
SU385315A1 (ru) Магнитный накопитель
SU392551A1 (ru) Оперативное запоминающее устройство
SU847377A1 (ru) Запоминающее устройство с самоконтролем
SU1092559A1 (ru) Устройство дл магнитной записи цифровой информации
SU1617457A1 (ru) Модуль доменной пам ти
SU849298A1 (ru) Формирователь импульсов разр дныхТОКОВ зАпиСи
SU879643A1 (ru) Устройство дл магнитной записи и воспроизведени
SU1418811A2 (ru) Многоканальное запоминающее устройство
SU739649A1 (ru) Магнитный запоминающий элемент