SU1728865A1 - Устройство дл контрол хода микропрограмм - Google Patents

Устройство дл контрол хода микропрограмм Download PDF

Info

Publication number
SU1728865A1
SU1728865A1 SU904839282A SU4839282A SU1728865A1 SU 1728865 A1 SU1728865 A1 SU 1728865A1 SU 904839282 A SU904839282 A SU 904839282A SU 4839282 A SU4839282 A SU 4839282A SU 1728865 A1 SU1728865 A1 SU 1728865A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
inputs
signature generator
Prior art date
Application number
SU904839282A
Other languages
English (en)
Inventor
Михаил Александрович Иванов
Original Assignee
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Инженерно-Физический Институт filed Critical Московский Инженерно-Физический Институт
Priority to SU904839282A priority Critical patent/SU1728865A1/ru
Application granted granted Critical
Publication of SU1728865A1 publication Critical patent/SU1728865A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в системах функционального диагностировани  микроЭВМ. Цель изобретени  - повышение достоверности контрол . Устройство содержит формирователь, сигнатур, блок пам ти, два элемента И, элемент ИЛИ, блок сравнени . При использовании устройства программа или микропрограмма разбиваютс  на участки, на каждом из которых отсутствуют повтор ющиес  состо ни  формировател  сигнатур. В результате все неправильные переходы в программе или микропрограмме будут обнаружены. 2 ил.

Description

Изобретение относитс  к вычислительной технике и может использоватьс  в системах функционального диагностировани  дл  контрол  хода программ и микропрограмм .
Цель изобретени  - повышение достоверности контрол .
На фиг.1 приведена структурна  схема устройства дл  контрол  хода микропрограмм; на фиг.2 - вариант схемы формировател  сигнатур.
Устройство дл  контрол  хода микропрограмм (фиг.1) содержит формирователь 1 сигнатур, элемент ИЛИ 2, счетчик 3, блок 4 сравнени , элементы И 5,6, тактовый вход 7, первую группу 8 и вторую группу 9 информационных входов, вход 10 изменени  режима , вход 11 задани  режима, вход 12 разрешени , вход 13 услови , третью группу информационных входов 14, выход 15 сигнала ошибки.
При контроле хода программ кажда  микрокоманда (МК) должна содержать помимо адресного пол  и пол  управл ющих сигналов (УС) (микроопераций) пол : KPi и КР2 контрольных разр дов, М1 -метки МК, в которых происходит анализ сигнала услови  (У), М2 - метки МК, соответствующих точкам сли ни  ветвей. МЗ - метки МК, в которых происходит изменение состо ни  счетчика 3 участков.
Вариант схемы формировател  1 сигнатур (фиг.2) содержит блок 16 пространственного сжати  информации (БПС), генератор псевдослучайных ходов (ГПК) 17 и блок 18 сравнени . На группу информационных входов 19 формировател  подаетс  код с выходов шифратора, который преобразует состо ние ГПК 17 в код, обеспечивающий выравнивание состо ний ГПК в точках сли ни  ветвей.
Перед началом работы формирователь 1 и счетчик 3 устанавливаютс  в исходное состо ние, например в нулевое. Цепи установки начального состо ни  на фиг.1 условно не показаны.
VI
to
00 00
о ел
Контроль хода микропрограмм осуществл етс  путем сравнени  сигнатуры, сформированной из всех микрокоманд, предшествующих очередной и считанных ранее из пам ти микропрограмм, с кодовым эталоном, извлекаемым из пол  контрольных разр дов KR регистра МК. Если полученный в формирователе сигнатур контрольный код совпадает с эталонной сигнатурой, считанной из пол  KPi регистра МК, делаетс  вывод, что микропрограмма выполн етс  правильно, в противном случае на выходе формировател  1 по вл етс  сигнал ошибки. Подобным образом устройство функционирует только при воспроизведении линейных, а также ветв щихс  участков программы, не содержащих точек сли ни  ветвей. В этом случае каждой МК может быть поставлена в соответствие только одна сигнатура. Указанное обсто тельство дает возможность вычислить и разместить заранее в поле контрольных разр дов KPi блока пам ти микропрограмм массив эталонных сигнатур, а затем использовать их.
Чтобы обеспечить контроль хода программы , имеющей точки сли ни  ветвей, каждой из указанных точек ставитс  в соответствие свое вполне определенное начальное состо ние формировател  1, своего рода код-идентификатор данной точки сли ни . При этом в поле KPi МК, соответствующих точкам сли ни  ветвей, хран тс  начальные состо ни  формировател  1, соответствующие указанным точкам. Шифратор , вход щий в состав формировател  1, преобразует код сигнатуры,-полученной после прохождени  точек микропрограммы, предшествующих точке сли ни , в код начального состо ни  формировател  1. Каждому выходному коду указанного шифратора соответствует несколько входных - по числу ветвей, сход щихс  е данной точке сли ни .
В процессе выполнени  микропрограммы в каждый момент считывани  МК, соответствующей точке сли ни  ветвей, на блок сравнени , вход щий в состав формировател  1, поступает не текущее значение сигнатуры , а код с выходов шифратора. Аналогично в формировании следующего значени  сигнатуры участвует код-инденти- фикатор соответствующей точки сли ни . Если код начального состо ни  формировател  1, считанный из пол  KPi регистра МК, не совпадает с кодом-идентификатором, полученным на выходе шифратора на основе анализа предшествующего поведени  МПУУ, значит произошла замена одной точки сли ни  другой и на выходе формировател  1 по вл етс  сигнал ошибки.
Исключить необнаруживаемые переходы в микропрограмме можно, если разбить ее на участки таким образом, чтобы на каждом из участков отсутствовали повтор ющиес  состо ни  формировател  1. В результате в случае любого из ранее не обнаруживаемых неправильных переходов состо ние счетчика 3 будет отличатьс  от ожидаемого, считанного из пол  КР2 регист0 ра МК. На выходе блока 4 по витс  сигнал Лог. 1, поэтому после прихода очередного тактового импульса на выходе элемента 5 по витс  сигнал ошибки.
Другой возможный вариант исключени 
5 необнаруживаемых неправильных переходов в микропрограмме - это использование формировател  сигнатур, показанного на фиг.2. Если в первом случае, рассмотренном на фиг.1, код KPi -это код эталонной сигна0 туры (или код-идентификатор точки сли ни  ветвей), то дл  случа , рассмотренного на фиг.2, код со входов 9 подбираетс  заранее таким образом, чтобы после свертки кодов УС и КР в блоке пространственного сжати 
5 16, на выходе последнего сформировалс  код текущего состо ни  ГПК 17. Дл  обнаружени  всех неправильных переходов в программе необходимо только, чтобы число состо ний ГПК было больше или равно чис0 лу микрокоманд.
Таким образом, положительный эффект от использовани  изобретени  заключаетс  в повышении достоверности контрол  путем обнаружени  всех неправильных пере5 ходов в микропрограмме.

Claims (1)

  1. Формула изобретени  Устройство дл  контрол  хода микропрограмм , содержащее формирователь сигнатур , первый элемент И и блок сравнени ,
    0 выход которого соединен с первым входом первого элемента И, перва  группа входов блока сравнени  подключена к первой группе информационных входов устройства, второй вход первого элемента И соединен с
    5 тактовым входом формировател  сигнатур и образует тактовый вход устройства, перва  группа информационных входов формировател  сигнатур образует вторую группу информационных входов устройства, от л и0 чающеес  тем, что, с целью повышени  достоверности контрол , устройство содержит элемент ИЛИ, второй элемент И и счетчик , группа разр дных выходов которого соединена с второй группой входов блока
    5 сравнени , тактовый вход счетчика подключен к тактовому входу устройства, вход разрешени  счетчика подключен к входу разрешени  устройства, выход ошибки формировател  сигнатур соединен с первым входом элемента ИЛИ, выход первого элемента И соединен с вторым входом элемента ИЛИ, выход которого  вл етс  выходом ошибки устройства, группа информационных входов формировател  сигнатур образует третью группу информационных входов устройства, первый .и второй входы второго элемента И образуют соответственно вход услови  и вход изменени  режима устройства, выход второго элемента И соединен с входом изменени  режима формировател  сигнатур, вход задани  режима которого подключен к входу задани  режима устройства.
    УС
    8
    JL
    /S+Ош
    PU2.1
    Kfy Mi MU MS
    10
    //
    Z
    1 ЦП
    г Ц
    Co
SU904839282A 1990-04-27 1990-04-27 Устройство дл контрол хода микропрограмм SU1728865A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904839282A SU1728865A1 (ru) 1990-04-27 1990-04-27 Устройство дл контрол хода микропрограмм

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904839282A SU1728865A1 (ru) 1990-04-27 1990-04-27 Устройство дл контрол хода микропрограмм

Publications (1)

Publication Number Publication Date
SU1728865A1 true SU1728865A1 (ru) 1992-04-23

Family

ID=21520955

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904839282A SU1728865A1 (ru) 1990-04-27 1990-04-27 Устройство дл контрол хода микропрограмм

Country Status (1)

Country Link
SU (1) SU1728865A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1300479, кл. G 06 F 11 /28, 1987. Авторское свидетельство СССР № 1508215, кл. G 06 F 11/28, 1989. *

Similar Documents

Publication Publication Date Title
US4866713A (en) Operational function checking method and device for microprocessors
SU1728865A1 (ru) Устройство дл контрол хода микропрограмм
EP3564691B1 (en) Test device, test method, and test program
US4213188A (en) Apparatus for detecting and correcting errors in arithmetic processing of data represented in the numerical system of residual classes
US20230003853A1 (en) Device and method for generating test data for testing a distance determination in an optical time-of-flight measurement
SU684620A1 (ru) Запоминающее устройство с автономным контролем
SU776320A1 (ru) Вычислительна система
SU1578713A1 (ru) Устройство дл контрол хода программ
SU1734096A1 (ru) Устройство дл контрол хода микропрограмм
JPH10285146A (ja) ビット誤り測定回路
SU883912A1 (ru) Устройство дл обнаружени неисправностей
SU769642A1 (ru) Устройство дл контрол пам ти
SU562783A1 (ru) Устройство контрол и диагностики цифровых схем
SU484521A1 (ru) Устройство дл обнаружени ошибок в цифровых автоматах
SU1325417A1 (ru) Устройство дл контрол
SU1233156A2 (ru) Устройство дл контрол цифровых блоков
SU1267424A1 (ru) Устройство дл контрол микропроцессорных программных блоков
SU1499349A1 (ru) Сигнатурный анализатор
SU723676A1 (ru) Устройство дл контрол посто нной пам ти
SU824316A1 (ru) Устройство дл контрол посто нной пам ти
SU813432A1 (ru) Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
JPH10269093A (ja) データ伝送エラーの検出のための方法及び装置
SU754365A1 (ru) Устройство для контроля дискретных объектов 1
CN113407372A (zh) 一种独立于操作系统的计算机系统内存检测方法及系统