SU1702433A1 - Магнитное запоминающее устройство - Google Patents

Магнитное запоминающее устройство Download PDF

Info

Publication number
SU1702433A1
SU1702433A1 SU894745598A SU4745598A SU1702433A1 SU 1702433 A1 SU1702433 A1 SU 1702433A1 SU 894745598 A SU894745598 A SU 894745598A SU 4745598 A SU4745598 A SU 4745598A SU 1702433 A1 SU1702433 A1 SU 1702433A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
control unit
counters
storage devices
inputs
Prior art date
Application number
SU894745598A
Other languages
English (en)
Inventor
Юрий Сергеевич Ермолин
Original Assignee
Научно-исследовательский институт радиоприборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт радиоприборостроения filed Critical Научно-исследовательский институт радиоприборостроения
Priority to SU894745598A priority Critical patent/SU1702433A1/ru
Application granted granted Critical
Publication of SU1702433A1 publication Critical patent/SU1702433A1/ru

Links

Landscapes

  • Detection And Correction Of Errors (AREA)

Abstract

Изобретение относитс  к вычислительной технике, точнее к запоминающим устройствам , и может использоватьс  в магнитных полупосто нных запоминающих устройствах. Цель изобретени  - повышение надежности устройства. Это достигаетс  тем, что устройство содержит одноразр дные счетчики 3 с соответствующими св з ми. Счетчики 3 принимают последовательно пр мой и инверсный коды, считываемые с блока 1 пам ти. Если эти коды в каком-либо из разр дов совпадают, то соответствующий счетчик выдает на своем выходе О. Это сигнализирует о неисправности в данном разр де. 1 ил. Ё

Description

Изобретение относится к вычислительной технике, а точнее к запоминающим устройствам, и может использоваться в магнитных полупостоянных запоминающих устройствах. 5
Цель изобретения - повышение надежности запоминающего устройства.
. На чертеже изображена структурная схема устройства. '
Устройство содержит блок 1 памяти, 10 блок 2 контроля, выполненный на одноразрядных счетчиках 3, вход 4 сброса, тактовый вход 5, выходы 6 контроля.
Выработка корректирующего кода основана на двухполуволновой природе сигнала, считанного с магнитного элемента ППЗУ (биакса, микробиакса, линейки и т.д.). При этом на первой полуволне считывается прямая, а по второй - инверсная информации, 20
Блок 2 контроля производит суммирование по модулю два этих кодов. При этом в случае отсутствия сбоя по любой полуволне корректирующий код будет состоять из 1, в противном случае 0 корректирующего кода указывает на сбой по этим разрядам.
При считывании информации такое устройство работает следующим образом.
Считанный с блока 1 прямой импульсный код поступает на счетные входы счетчи- 30 ков 3 блока 2, предварительно установленных в 0 с помощью импульса сброса, подаваемого на вход 4. При этом с выходов 6 блока 2 снимается прямой код (со сбоем или без сбоя), Затем с блока 1 поступает инверсный код. При этом счетчиками 3 блока 2 производится поразрядное суммирование по модулю два прямого и инверсного кодов и с выходов блока 2 снимается корректирующий код.
Таким образом, при работе устройства с его выходов б последовательно снимаются прямой информационный и корректирующий коды. При этом корректирующий код показывает своими разрядами количество и место сбоя.

Claims (1)

  1. Формула изобретения
    Магнитное запоминающее устройство, содержащее блок контроля и блок памяти, тактовый вход которого является тактовым входом устройства, а выходы являются информационными выходами устройства и соединены с соответствующими входами блока контроля, выходы которого являются выходами контроля устройства, отличаю25 щ е е с я тем, что, с целью повышения надежности устройства, блок контроля выполнен на одноразрядных счетчиках; счетные входы которых являются входами блока контроля, выходы - выходами блока контроля, а входы сброса всех одноразрядных счетчиков объединены и являются входом сброса устройства.
SU894745598A 1989-10-03 1989-10-03 Магнитное запоминающее устройство SU1702433A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894745598A SU1702433A1 (ru) 1989-10-03 1989-10-03 Магнитное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894745598A SU1702433A1 (ru) 1989-10-03 1989-10-03 Магнитное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1702433A1 true SU1702433A1 (ru) 1991-12-30

Family

ID=21472799

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894745598A SU1702433A1 (ru) 1989-10-03 1989-10-03 Магнитное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1702433A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Самофалов К.Г. и др. Структурно-логические методы повышени надежности запоминающих устройств. - М.: Советское радио, 1976. с.35. Хетагуров Я.А.. Руднев Ю.П. Повышение надежности устройств методами избыточного кодировани . - М.: Энерги , с.54, рис.2-3. *

Similar Documents

Publication Publication Date Title
JPS5958558A (ja) 並列周期的冗長チエツク回路
SU1702433A1 (ru) Магнитное запоминающее устройство
SU1674130A1 (ru) Устройство дл свертки по модулю три
SU1714604A1 (ru) Устройство дл контрол двоичных последовательностей
SU1705876A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU1381718A1 (ru) Устройство дл контрол цифровых данных
RU1839280C (ru) Устройство дл обработки Т-кодов
SU1439685A1 (ru) Запоминающее устройство с автономным контролем
SU1629910A1 (ru) Микропрограммное устройство управлени
EP0136735A1 (en) Arrangement for checking the counting function of counters
SU1206783A1 (ru) Устройство дл контрол параллельного двоичного кода на нечетность
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем
SU1672450A1 (ru) Блок анализа значимости за вки
SU1176346A1 (ru) Устройство дл определени пересечени множеств
SU1501173A1 (ru) Устройство дл коррекции ошибок внешней пам ти
SU1265860A1 (ru) Запоминающее устройство с самоконтролем
SU1767701A1 (ru) Устройство дл кодировани
SU1372365A1 (ru) Устройство дл коррекции ошибок в информации
SU1080132A1 (ru) Устройство дл ввода информации
SU1374434A1 (ru) Устройство дл декодировани двоичных кодов при многократном повторении сообщени
SU1030854A1 (ru) Устройство дл контрол многоразр дных блоков пам ти
SU1287137A1 (ru) Устройство дл задержки информации
SU1309028A1 (ru) Устройство дл обнаружени ошибок в коде " @ из @
SU1019447A1 (ru) Двоично-дес тичный кодочастотный перемножитель
SU510736A1 (ru) Устройство дл приема команд телеуправлени