SU1647579A1 - Устройство дл сопр жени источника и приемника информации - Google Patents

Устройство дл сопр жени источника и приемника информации Download PDF

Info

Publication number
SU1647579A1
SU1647579A1 SU884637569A SU4637569A SU1647579A1 SU 1647579 A1 SU1647579 A1 SU 1647579A1 SU 884637569 A SU884637569 A SU 884637569A SU 4637569 A SU4637569 A SU 4637569A SU 1647579 A1 SU1647579 A1 SU 1647579A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
inputs
node
Prior art date
Application number
SU884637569A
Other languages
English (en)
Inventor
Виктор Семенович Лупиков
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU884637569A priority Critical patent/SU1647579A1/ru
Application granted granted Critical
Publication of SU1647579A1 publication Critical patent/SU1647579A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах обработки информации . Целью изобретени   вл етс  повышение эффективности обмена информацией за счет оперативного переключени  длины блока информации. Устройство содержит блок пам ти, сумматор степени заполнени  пам ти, узЈл задани  блока обмена, два узла синхронизации, мультиплексор, п ть счетчиков, два регистра, два элемента задержки, три элемента ИЛИ. 1 з.п„ ф-лы, 4 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в системах обработки информации .
Цель изобретени  - повышение эффективности обмена информацией за счет оперативного переключени  длины блока информации.
На фиг.1 представлена схема устройства; на фиг«2 - схема блока пам ти; на фиг.,3 - схема узла задани  блока обмена; на фиг.4 - схема сумматора степени заполнени  пам ти.
Устройство (фиг.1) содержит блок 1 пам ти, информационные входы 2 и выходы 3, мультиплексор 4, счетчики 5-9, регистры 10 и 11, узел 12 задани  блока обмена, сумматор 13 степени заполнени  пам ти, элементы ИЛИ 14-16, элементы 17 и 18 задержки , входы 19-24, выходы 25-30, вход 31 установки, узлы 32 и 33 синхронизации .
Блок 1 пам ти (фиг.2) содержит накопитель 34, элемент 35 задержки, одновибратор 36 и группу 37 элементов И о
Узел 12 задани  блока обмена (фиг.З) содержит счетчик 38 и посто нную пам ть 39.
Сумматор 13 степени заполнени  пам ти (фиг„4) содержит сумматор 40, регистр 4.1, элементы ИЛИ 42 и 43, узлы 44 и 45 сравнени , вход 46 управлени , группу 47 сумматором по модулю два, элемент 48 задержки, одновибратор 49 и мультиплексор 50.
Устройство работает следующим образом.
Перед началом работы сигналом по входу 31 установки счетчики 5 и 6, 7 и 9, регистры 10 и 11, узлы 32 и 33 синхронизации, счетчик 38 узла 12 задани  блока обмена, регистр 41 - сумматора 13 степени заполнени  пам ти устанавливаютс  в нулевое сое® Јь
сд 4
то ние„ При этом на выходах посто нной пам ти 39 по вл етс  начальный (наибольший) код длины блока обмена при чтении данных, который переписываетс  в счетчик 8 сигналом по входу 31 установки, задержанным на элементе 17 задержки
При выполнении операции записи на информационные входы 2 поступают дан кые, подлежащие записи, в сопровождена ,; стробирующего сигнала на входе 19, Сигнал на входе 19, прошедший через узел 32 синхронизации, воздейству  на управл ющий вход мультиплексора 4, подключает к адресным входам блока пам ти выходные сигналы счетчика 5, который формирует текущий адрес записи данных Одновременно с. этим сигнал на входе 19, прошедший узел 32 синхронизации, поступает на вход блока 1 пам ти, где проходит элемент 35 задержки и сигналом одно- вибратора 36 осуществл ет запись данных в накопитель 34 по адресу, сформированному на счетчике 5, Задник фронтом сигнала на входе 49, прошедшего через узел 32 -синхронизации, производитс  модификаци  содержимого счетчиков 5к7, Тобоквх содержимому добавл етс  единица Запись последующих информационных слов блока данных выполн етс  аналогично
По окончании записи блока данных источник информации, направл   сигнал по одному из входов 20 или 21, подтверждает соответственно ошибочность или правильность записи блока данных. В том случае„ если сигнал направл етс  на вход 20 (ошибочйа  запись ), он осуществл ет записы в счетчик 5 содержимого регистра 40, т.е. восстанавливает начальный адрес записи блока данных, и через элемент ИЛИ J4 и элемент 48 задержки устанавливает в нулевое состо ние счетчкк 7. Если в блок J пам ти произведена запись достоверных данных, источник информации направл ет сигнал на вход 24, который проходит через узел 33 синхронизации, переписывает и регистр 10 содержимое счетчика 5, воздействует на ззход управлени  мультиплексора 50 сумматора 13 степени заполнени  пам ти и подключает к первым входам группы 47 сумматоров,. по модулю два, на вторых входах которых присутствует в данный момент нулевой уровень сигнала, выходы счетчика 7.
5
0
5
0
5
0
5
0
5
Сигнал по входу 21, прошедший через узел 33 синхронизации, задерживаетс  на элементе 48 задержки и запускает одновибратор 49, выходной сигнал которого записывает в регистр 41 выходные сигналы сумматора 40, т„е. сумму содержимого счетчика 7 и предыдущего содержимого регистра 41 Сигналом на выходе элемента ИЛИ 44, задержанном на элементе 18 задержки, счетчик 7 устанавливаетс  в нулевое состо ние.
Таким образом, запись информации в блок 3 пам ти осуществл етс  блоками В процессе записи К-го блока данных текущий.адрес записи формируетс  на счетчике 5, а в регистре SO хранитс  адрес первого информационного слова К-го блока данных. После окончани  записи К-го блока данных источник информации подтверждает их достоверность, посылкой сигнала по входу 21, Этот сигнал переписывает содержимое счетчика 5 в регистр JO, т.е в регистре 10 заноситс  адрес первого информационного слова К+1 блока данных. Кроме этого, сигнал- на входе 24 используетс  дл  изменени  степени заполнени  блока 4 пам ти в сумматоре J3o Сумматор 13 в этом случае работает как двоичный сумматор.
При выполнении операции чтени  блока данных устройство работает следующим образом.
Запрос за чтением информационного слова поступает на вход 22 и через узел 32 синхронизации на вход строби- ровани  чтени  блока I пам ти. При этом к адресным входам блока 1 пам ти через мультиплексор 4 подключены выходы счетчика 6, который  вл етс  формирователем.текущего адреса чтени  данных. Сигнал с входа 22, прошедший через узел 32 синхронизации, разрешает прохождение считанных из накопител  34 данных через группу 37 элементов Я на информационные выходы 3 устройства. Задним фронтом сигнала осуществл етс  модификаци  содержимого счетчика 6 (добавл етс  единица) и счетчика 8 (вычитаетс  единица).
Чтение последуюших информационных слов выполн етс  аналогично. Сигналом , свидетельствующим об окончании чтени  блока данных  вл етс  сигнал на выходе 25 (сигнал- Заем счетчика 8), По окончании чтени  блока данных
приемник информации, направл   сигнал по одному из входов 23 или 24, подтверждает соответственно ошибочность или правильность чтени  блока
данных„ В том случае, если сигнал направл етс  по входу 23 (чтение блока данных было произведено с ошибкой ) , этот сигнал переписывает в счетчик 6 содержимое регистра 11, т„е. восстанавливает начальный адрес чтени  блока данных, модифицирует содержимое счетчика 9 (добавл ет единицу ) и через элемент ИЛИ 15 и элемент 17 задержки осуществл ет запись в счетчик 8 кода длины блока обмена с выходов посто нной пам ти 39
Если в процессе выполнени  чтени  данных несколько раз подр д возникает подобна  ситуаци , т.е. возникает сигнал ошибочного чтени , что может быть например, при наличии помех в линии св зи, сигнал переполнени  счетчика 9, поступа  на счетный вход счетчика 38, добавл ет к его содержимому единицуа При этом на выходе посто нной пам ти 39 по вл етс  второй код длины блока обмена (меньший по величине, чем первый), который переписываетс  в счетчик 8 сигналом с выхода элемента 17 задержки, тем самым повышаетс  веро тность правильной передачи блока данных приемнику информации в следующем цикле передачи . Сигнал на выходе 26 свидетельствует об изменении в устройстве размера блока обмена. Если чтение данных с ошибкой производитс  и при минимальном размере блока данных, на выходе
По вление высокого уровн  сигнала на входе 24, прошедшего через узел 33 синхронизации и поступающего на
одни входы группы 47 сумматоров по модулю два, и наличие низкого уровн  сигнала на входе 21 обеспечивают формирование на выходах группы 47 сумматоров по модулю два обратного кода
длины информационного блока чтени , поступающего с выходов узла 12. По переднему фронту сигнала на входе 24, прошедшего узел 33 синхронизации, элемент ИЛИ 42, элемент 48 задержки,
срабатывает одновибратор 49, выходной сигнал которого записывает в регистр 41 разность текущего содержимого регистра 41 и кода длины информационного блока с выходов узла 12. Дл 
реализации арифметики обратных кодов выходна  лини  сигнала переноса сумматора 40 должна быть соединена с входом переноса сумматора 40, обеспечива  таким образом сигнал переноса,
необходимый дл  данного типа арифметики Сигнал на выходе элемента ИЛИ 15 через элемент 17.задержки осуществл ет запись в счетчик 8 кода длины блока обмена„ Сигнал на входе
24 через элемент ИЛИ 16 устанавливает в нулевое состо ние счетчик 9.
Элемент ИЛИ 43 предназначен дл  формировани  на своем выходе сигнала Блок пам ти пуст, и входы элемента ИЛИ 43 подключены к разр дным выхо
дам регистра 41.
Узел 44 сравнени  служит дл  формировани  сигнала разрешени  чтени 
27 устройства по вл етс  сигнал, сви- ,п Дл  приемника информации. Высокий
детельствующий об отказе в линии св зи . Сигнал на выходе 27 вырабатывает-: с  в посто нной пам ти 39 после того, как не удаетс  передать приемнику информации блок данных наименьшего объема, т.е. в посто нной пам ти 39 зашиваетс  единица в последнем используемом слове после слов, содержащих объемы данных блоков чтени .
Если блок данных приемником считан правильно, т.е. после нормального окончани  операции чтени  блока данных, необходимо скорректировать степень заполнении данными блока 1 пам ти. В данном случае сумматор 13 работает как вычитающее устройство„ При правильном приеме очередного блока данных приемник информации посылает сигнал iна входе 24 устройства.
уровень сигнала на выходе узла 44 сравнени  по вл етс , когда количе во информационных слов, хран щихс  в данный момент в блоке I пам ти, 4j превышает длину информационного бл ка на выходе узла 12„ Высокий уров сигнала на выходе 28 разрешает при нику информации обращатьс  к устро ству с запросом на чтение.
Высокий уровень сигнала на выхо узла 45 сравнени  разрешает переда чику информации записать следующий блок данных. При этом на вход 46 п даетс  код разности значени  инфор мационной емкости блока 1 пам ти и максимального значени  блока запис ваемых данных. Пусть, например, инф мационна  емкость блока 4 пам ти равна К, максимальный размер записы
50
55
уровень сигнала на выходе узла 44 сравнени  по вл етс , когда количество информационных слов, хран щихс  в данный момент в блоке I пам ти, j превышает длину информационного блока на выходе узла 12„ Высокий уровень сигнала на выходе 28 разрешает приемнику информации обращатьс  к устройству с запросом на чтение.
Высокий уровень сигнала на выходе узла 45 сравнени  разрешает передатчику информации записать следующий блок данных. При этом на вход 46 подаетс  код разности значени  информационной емкости блока 1 пам ти и максимального значени  блока записываемых данных. Пусть, например, информационна  емкость блока 4 пам ти равна К, максимальный размер записы0
5
ваемых блоков данных не превышает Р. Тогда запись в блок I пам ти передатчику информации разрешаетс  при степени заполнени  блока пам ти (хран щейс  в регистре 4J) меньшей чем К-Р.

Claims (2)

1.Устройство дл  сопр жени  источника и приемника информации, содержащее блок пам ти, мультиплексор, три счетчика, первый элемент ИЛИ, причем информационные вход и выход блока пам ти  вл ютс  входом и выходом устройства дл  подключени  соответственно к информационному выходу источника информаци  и информационному входу приемника информации, при этом адресный вход блока пам ти соединен с информационным выходом мультиплексора , первый и второй информационные входы которого соединены соответственно с выходами первого и второго счетчиков, отличающеес  тем, что, с целью повышени  эффективности обмена информацией за счет оперативного переключени  длины блока информации, в устройство введены два узла синхронизации, два регистра, два счетчика, два элемента ИЛИ, два элемента задержки, узел задани  блока обмена, сумматор степени заполнени  пам ти, причем первый и второй синхровходы первого узла синхронизации  вл ютс  входами устройства дл  подключени  соответственно к стробирующему выходу источника
информации и к выходу чтени  приемни- 40 счетчика, выход и информационный ка информации, вход записи первого счетчике соединен с первыми входами первого элемента ИЛИ и  вл етс  входом устройства дл  подключени  к выходу ошибочной записи .источника ин- 45 формации, первый и второй синхровходы второго узла синхронизации  вл ют- с  входами устройства дл  подключени  соответственно к выходу Правильна 
вход которого соединен соответств но с информационными входами и вы дом второго регистра, вход записи торого соединен с первым синхровы дом второго узла синхронизации,, с третьим входом второго элемента И с вторым входом третьего элемента ИЛИ и .с первым входом записи сумм ра степени заполнени  пам ти, вто вход записи которого соединен с в рым синхровыходом второго узла си хронизации, с третьим входом перв элемента ИЛИ и с входом записи пе го регистра,-информационные входвыход которого соединены соответс но с выходом и с информационным в дом первого счетчика, выход перво элемента ИЛИ соединен с входом пе го элемента задержки, выход котор
запись источника информации и к вы50
ходу Правильное чтение приемнике информации, вход записи второго счетчика соединен с первыми входами второго элемента ИЛИ, со счетным входом третьего счетчика и  вл етс  входом ,- устройства дл  подключени  к выходу Ошибочное чтение приемника информации , выход заема четвертого счетчика  вл етс  выходом устройства дл  под10
15
6475798
ключени  к входу Окончание чтени  приемника информации, выход Переполнение третьего счетчика соединен со счетным входом1 узла задани  блока обмена и  вл етс  выходом устройства дл  подключени  к входу изменени  длины блока данных приемника информации, первый выход узла задани  блока обмена  вл етс  выходом устройства дл  подключени  к входу Ошибка в лин й св зи приемника информации, первый, второй и третий информационные выходы сумматора степени заполнени  пам ти  вл ютс  выходами устройства дл  подключени  соответственно к входу Разрешение записи источника информации и к входам .Разрешение чтени  и Блок пам ти пуст приемника информации , установочный вход первого узла синхронизации соединен с установочными входами первого, второго счетчиков , первого, второго регистров, второго узла синхронизации, узла задани  блока обмена, сумматора степени заполнени  пам ти со вторыми входами первого, второго элементов ИЛИ, с первым входом третьего .элемента ИЛИ и  вл етс  установочным входом устройства, при этом первый сии- хровыход первого узла синхронизации соединен со счетными входами первого , п того счетчиков с управл ющим входом мультиплексора и с входом записи блока пам ти, вход чтени  которого соединен с вторым синхроны-1 ходом первого узла синхронизации, со счетными входами четвертого счетчика и со счетным входом второго
20
25
30
35
счетчика, выход и информационный
вход которого соединен соответственно с информационными входами и выходом второго регистра, вход записи которого соединен с первым синхровыхо- - дом второго узла синхронизации,, с третьим входом второго элемента ИЛИ с вторым входом третьего элемента ИЛИ и .с первым входом записи сумматора степени заполнени  пам ти, второй вход записи которого соединен с вторым синхровыходом второго узла синхронизации , с третьим входом первого элемента ИЛИ и с входом записи первого регистра,-информационные входи выход которого соединены соответственно с выходом и с информационным входом первого счетчика, выход первого элемента ИЛИ соединен с входом первого элемента задержки, выход которого
соединен с установочным входом п того счетчика, выход которого соединен с первым информационным рходом сумматора степени заполнени  пам ти, второй информационный вход которого соединен с вторым выходом узла задани  блока обмена и с информационным входом четвертого счетчика, вход записи которого соединен с выходом второго элемента задержки, вход которого соединен с выходом второго элемента ИЛИ, выход третьего элемента ИЛИ соединен с установочным входом третьего сметчика
2.Устройство по п,1, отличающеес  тем, что узел задани  блока обмена содержит посто нную пам ть и счетчик, причем установочный и счетный входы счетчика  вл ютс  соответственно установочным и счетным входами узла, первый и второй информационные выходы посто нной пам ти  вл ютс  соответственно первым и вторым выходами узла, при этом в узле задани  блока обмена выход счетчика соединен с адресным входом посто нной пам ти„
CPUS. 1
SU884637569A 1988-12-20 1988-12-20 Устройство дл сопр жени источника и приемника информации SU1647579A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884637569A SU1647579A1 (ru) 1988-12-20 1988-12-20 Устройство дл сопр жени источника и приемника информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884637569A SU1647579A1 (ru) 1988-12-20 1988-12-20 Устройство дл сопр жени источника и приемника информации

Publications (1)

Publication Number Publication Date
SU1647579A1 true SU1647579A1 (ru) 1991-05-07

Family

ID=21422862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884637569A SU1647579A1 (ru) 1988-12-20 1988-12-20 Устройство дл сопр жени источника и приемника информации

Country Status (1)

Country Link
SU (1) SU1647579A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР К 723563, кл. G 06 F J3/00, 1980. Авторское свидетельство СССР 1298757, «л. G 06 F 13/00, 1987. *

Similar Documents

Publication Publication Date Title
KR100290944B1 (ko) 복합 유니버설 시리얼 버스 제어기에 인터페이스를 제공하기 위한 장치 및 방법
US4056851A (en) Elastic buffer for serial data
JPS61156954A (ja) バツフアメモリシステム
US5818886A (en) Pulse synchronizing module
JPH06244827A (ja) 2つの信号のビットレートを適合調整するための回路装置
JPH0331928A (ja) フレーム変換回路
US7437593B2 (en) Apparatus, system, and method for managing errors in prefetched data
SU1647579A1 (ru) Устройство дл сопр жени источника и приемника информации
JPS585867A (ja) デ−タ伝送方法および装置
JP3220749B2 (ja) メモリー制御装置及びメモリー制御方法
JPH0326583B2 (ru)
US4233669A (en) Redundant bubble memory control system
CN219179825U (zh) 时间去偏差电路、系统及电子设备
JP2834948B2 (ja) データ転送方式
JP2885538B2 (ja) 固定長データ転送用バッファの誤動作検出方式および復旧方式
JP3338791B2 (ja) 送信バッファ回路
JP2736820B2 (ja) データ通信機インタフェース回路
SU1541676A1 (ru) Запоминающее устройство с идентификацией ошибок
JPH038040A (ja) 1ビット誤リ情報記憶装置
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
SU1354199A1 (ru) Устройство дл сопр жени вычислительной машины с общей магистралью
SU1571602A2 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1462328A1 (ru) Устройство дл сопр жени ЦВМ с лини ми св зи
SU1548848A1 (ru) Устройство Нисневича дл контрол двоичной информации
JPH0423119A (ja) アレイディスクおよびそのデータ復元方法