SU1644123A1 - Device for data input - Google Patents
Device for data input Download PDFInfo
- Publication number
- SU1644123A1 SU1644123A1 SU894695713A SU4695713A SU1644123A1 SU 1644123 A1 SU1644123 A1 SU 1644123A1 SU 894695713 A SU894695713 A SU 894695713A SU 4695713 A SU4695713 A SU 4695713A SU 1644123 A1 SU1644123 A1 SU 1644123A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- inputs
- group
- outputs
- input
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и предназначено дл использовани при обработке цифровой информации радиолокационных систем. Целью изобретени вл етс повышение быстродействи устройства. Дл этого в устройство, содержащее клавиатуру I, мультиплексор 2, счетчик 6, генератор 5 импульсов , элемент НЕ 7, группу элементов НС 8, группы 9, 10 элементов И элементы ИЛИ 11, введены регистр 3 и блок 4 пам ти. Это позвол ет при формировании двоичного кода использовать не только тактовые импульсы генератора 5, но и паузы между ними, и тем самым повысить быстродействие в два раза. 3 ил.The invention relates to automation and computing and is intended for use in the processing of digital information of radar systems. The aim of the invention is to improve the speed of the device. To do this, a device containing a keyboard I, multiplexer 2, counter 6, pulse generator 5, element NOT 7, group of elements HC 8, groups 9, 10 elements AND elements OR 11, is entered register 3 and memory block 4. This allows the formation of a binary code to use not only the clock pulses of the generator 5, but also pauses between them, and thereby increase the speed twice. 3 il.
Description
двоичного кода, соответствующего но- де ционным входом регистра, инсЬормационмеру нажатой кнопки клавиатуры 1, с первого выхода мультиплексора 2 поступает сигнал в виде уровн логического нул на первый вход записи регистра 3. Со второго выхода мультиплексора 2 поступает сигнал в виде уровн логической единицы на второй вход записи первого регистра 3 и на управл ющий вход блока 4 пам ные входы группы которого соединены с выходами элементов ИЛИ, выходы регистра соединены с адресными входами блока пам ти и мультиплексора, 5о первый выход которого соединен с первым входом записи регистра,второй выход мультиплексора соединен с вторым входом записи регистра и управл ющим входом блока пам ти.the binary code corresponding to the register's input, the in- struction button of the keyboard 1 button, from the first output of multiplexer 2, receives a signal in the form of a logical zero level to the first input of a register 3 recording. From the second output of a multiplexer 2, a signal in the form of a logical one is sent to the second the input of the first register 3 and the control input of the unit 4 memory inputs of a group of which are connected to the outputs of the OR elements, the outputs of the register are connected to the address inputs of the memory unit and the multiplexer, 5o the first output otorrhea connected to the first input of register entries, the second output of the multiplexer is connected to the second register-writing input and a control input of the memory unit.
ные входы группы которого соединены с выходами элементов ИЛИ, выходы регистра соединены с адресными входами блока пам ти и мультиплексора, первый выход которого соединен с первым входом записи регистра,второй выход мультиплексора соединен с вторым входом записи регистра и управл ющим входом блока пам ти.The group's inputs are connected to the outputs of the OR elements, the register outputs are connected to the memory and multiplexer address inputs, the first output of which is connected to the first register record input, the second multiplexer output is connected to the second register record input and the control input of the memory block.
a cTLT(a cTLT (
s s
JonjiJiJiJnjijnLjajTnjTJiJiJi nJonjiJiJiJnjijn LjajTnjTJiJiJi n
Фиг. 2FIG. 2
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894695713A SU1644123A1 (en) | 1989-05-23 | 1989-05-23 | Device for data input |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894695713A SU1644123A1 (en) | 1989-05-23 | 1989-05-23 | Device for data input |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1644123A1 true SU1644123A1 (en) | 1991-04-23 |
Family
ID=21449656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894695713A SU1644123A1 (en) | 1989-05-23 | 1989-05-23 | Device for data input |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1644123A1 (en) |
-
1989
- 1989-05-23 SU SU894695713A patent/SU1644123A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 935776, кл. G 06 F 3/02, 1980. Авторское свидетельство СССР № 1376077, кл. G 06 F 3/02, 1936. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1644123A1 (en) | Device for data input | |
SU1691833A1 (en) | Apparatus for sorting numbers | |
SU842775A1 (en) | Interface | |
SU1387004A2 (en) | N-sensors-to-computer interface | |
SU991405A1 (en) | Data output device | |
SU869034A1 (en) | Pulse distributor | |
SU667966A1 (en) | Number comparing device | |
SU894681A1 (en) | Device for detecting pulse loss | |
SU1633529A1 (en) | Device for majority sampling of asynchronous signals | |
SU560228A1 (en) | Device for transferring information from main memory to input / output channels | |
SU1462281A1 (en) | Function generator | |
SU938413A1 (en) | Frequency divider | |
SU1280600A1 (en) | Information input device | |
SU1037258A1 (en) | Device for determination of number of ones in binary code | |
SU982036A2 (en) | Device for selection of object images | |
SU888121A1 (en) | Device for shaping execution addresses | |
SU966685A2 (en) | Interface | |
SU1709293A2 (en) | Device for information input | |
SU1714612A1 (en) | Data exchange device | |
SU1439748A1 (en) | Coder | |
SU926689A1 (en) | Device for reading data | |
SU670958A2 (en) | Telemetry information processing device | |
SU1695386A1 (en) | Digital delay device | |
SU881725A1 (en) | Device for interfacing computer with peripheral units | |
SU739509A1 (en) | Digital functional converter |