SU1587524A1 - Устройство дл сопр жени ЭВМ с каналом св зи - Google Patents

Устройство дл сопр жени ЭВМ с каналом св зи Download PDF

Info

Publication number
SU1587524A1
SU1587524A1 SU884468993A SU4468993A SU1587524A1 SU 1587524 A1 SU1587524 A1 SU 1587524A1 SU 884468993 A SU884468993 A SU 884468993A SU 4468993 A SU4468993 A SU 4468993A SU 1587524 A1 SU1587524 A1 SU 1587524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
data
unit
Prior art date
Application number
SU884468993A
Other languages
English (en)
Inventor
Марк Борисович Куперман
Константин Анатольевич Красников
Владимир Александрович Рукавичкин
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU884468993A priority Critical patent/SU1587524A1/ru
Application granted granted Critical
Publication of SU1587524A1 publication Critical patent/SU1587524A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах сбора, обработки и отображени  информации. С целью сокращени  аппаратурных затрат в устройство, содержащее блок управлени  приемопередачей, блок приема, блок передачи, регистр приема запросов, регистр запроса модема, управл емый делитель частоты, коммутатор, приемопередатчик данных, селектор адреса и регистр признака операции, введены блок коммутации сигналов прерывани  и пр мого доступа, блок синхронизации пр мого доступа, регистр признака данных и регистр сдвига. 7 ил.

Description

Изобретение относитс  к вычислительной технике, в частности к устройствам сопр жени  электронно-вычислительной машины (ЭВМ) и аппаратуры передачи данньк (АПД), и может быть использовано в системах сбора, обработки и отображени  информации.
Целью изобретени   вл етс  сокращение аппаратурных затрат устройства.
На фиг. 1 представлена структурна  блок-схема устройства; на фиг. 2 функциональна  схема регистра признака операции; на фиг. 3 - функциональна  схема блока коммутации сигналов прерываний и пр мого доступа; на фиг. 4 - функциональна  схема блока синхронизации пр мого доступа; на фиг. 5 и 6 - функциональные схемы блоков передачи и приема; на фиг. 7 - Г схема включени  блока управлени  прие- мопередачей.
Устройство содержит селектор t адреса управл емый делитель 2 частоты, приемопередатчик 3 данных, регистр 4 признака данных, регистр 5 признака операции, блок 6 синхронизации пр мого доступа, коммутатор 7, блок 8 згаравлени  приемопередачей, блок 9 коммутации сигналов прерываний и пр мого- доступа, регистр 10 запроса мог: дема, регистр 11 приема запросов, регистр 12 сдвига, блок 13 передачи, блок 14 приема, шины 15-17 адреса, данных и управлени , образукщие магистраль процессора.
Регистр 5 признака операции содержит (фиг. 2) триггеры 18 - 20 и мультиплексор 21.
Блок 9 (фиг. 3) состоит из элементов И 22 - 25, триггера 26, элемен- iTOB ИЛИ 27 и 28, элементов И 29 и 30.
СП
эо
VJ л
У
10
На элементы И 22 - 25 поступают сигналы запроса прерьшани  приемником, запроса прерывани  передатчиком, запроса пр мого доступа передатчиком бло-5 ка 8, запроса пр мого доступа приемником . На триггер 26 поступает сигнал режима работы от блока 3 и сигнал разрешени  с шины 17. С элементов ИЛИ 27 и 28 поступают сигналы запроса пр мого доступа и запроса прерывани  на шину 17. На элемент И 29 поступает сигнал запроса пр мого доступа с шины 17, с выхода элемента 29 снимаетс  выходной сигнал разрешени  пр мого tS доступа на шину 17. На вход элемента И 30 поступают сигналы разрешени  пр мого доступа с пины 17 и триггера 26, с выхопа элемента 30 подаетс  сигнал разрешени  пр мого доступа на блок 8,
Блок 6 (фиг. 4) состоит из регистра 31 адреса, регистра 32, триггера 33, элемента (линии) 34 задержки,
1587524
.пагадими с делител  2 частоты или блока 14 приема, в зависимости от режима вычислительной системы.
В режиме передачи данных от ЭВМ процессор выдает на селектор-1 адреса с шины 15 адреса адрес устройства, на приемопередатчик- 3 с шины 16 данных байт данных и с регистра 4 сигналы работы в сторону блока 8, на регистр 4 признака данных с шины 16 данных слово признака данных, на регистр 5 признака операции с шины 17 управлени  код признака операции. Вс  эта информаци  стробируетс  одним или несколькими сигналами с шины 17 управлени , а запись в эти регистры может осуществл тьс  одновременно или последовательно в зависимости от программы- ЦП. После того, как вс  информаци  в эти регистры записана, в блок 8 поступают сигналы: с селектора 1 адреса - сигнал разрешени , с приемопередатчика 3 - байт данных, с регистра 4 приз20
;„:г„;.Ги1г„ 3. ,..- -L--г--:- Г™/- ментов (линий) 38 и 39 задержки.
Регистр 31 адреса подучает адрес исполнител  и вьщает его на шину 15 адреса; регистр 32 состо ни  выдает управл кщие сигналы режима работы, характеризующие -типинтерфейса на блоки 1,5,13 и 14 итриггер 35.Триггер 33 устанавливаетс  по сигналу синхронизации адреса блока 8 и вьщает сигнал на триггер 35, который вьщает сигналы синхрони- зации адреса и синхронизации задатчи- ка в зависимости от состо ни  триггера . 32. Сигналы с триггера 33 также устанавливают элементы И 36.и 37,
с регистра 5 признака операции - код операции. После прихода сигнала стро- бировани  с коммутатора 7 происходит .запись байта данных в блок 8, в кото- 30 ром происходит обработка данных в соответствии с установленным режимом, буферизаци  и преобразование данных из параллельного кода в последовательный .
Передача данных в канал проводитс  блоком 8 через регистр 10 запросов модема, сдвиговый регистр 12 и блок
35
13 передачи.
В режиме приема данных из канала
Г ;„-оио -ко™рь.к с™-;--. -- ,0 ,Г рГеГГ:е™с,р да операвди. С ш ь, 17 J™. ,, „р„е,а запросов модема. В блоке 8 ответа или ™« « °™ « ™™проводитс  обработка принимаемого бай5Г|в °Г9 зб: з7Тиг нГ , -«ГГера- rl Скадра) в соответствии с вь«ра„- И, jja, jy, JO, J/ V, режимом (протоколом) приема. ДаW™ - .г. лее возможны два варианта.
Если блок 8 запрограммирован в режиме пр мого доступа, от него через блок 9 на шину 17 управлени  поступа- сп ет сигнал запроса пр мого доступа. С шины 17 на блок 9 поступает сигнал
г в
Структурные схемы блока 13 приема и блока 14 передачи приведены на фиг. 6 и 7 соответственно. Блок 14 передачи (фиг. 5) состоит из передатчиков (формирователей ) 40 - 42 линейных сигналов.
Блок 13 приема (фиг. 6) состоит из ,приемников 43-45 линейных сигналов.
Бпок 8 может быть вьтолнен на БИС типа 1818ВГ01 (фиг. 7).
Устройство работает следующим об-
разом.
Все операции производ тс  синхронно в соответствии с сигналами, постуразрешени  пр мого доступа. После этого на шину 17 выставл етс  сигнал зан тости , записьшаетс  начальш.1й ад- ., рес в регистр 31 и подаетс  сигнал обмена на блок 6 и байт данных на приемопередатчик 3. Блок 6 формирует сигналы управлени  интерфейсом в соответствии с содержимым регистра 32.
-L--г--:- Г™/- с регистра 5 признака операции - код операции. После прихода сигнала стро- бировани  с коммутатора 7 происходит запись байта данных в блок 8, в кото- ром происходит обработка данных в соответствии с установленным режимом, буферизаци  и преобразование данных из параллельного кода в последовательный .
Передача данных в канал проводитс  блоком 8 через регистр 10 запросов модема, сдвиговый регистр 12 и блок
Если блок 8 запрограммирован в режиме пр мого доступа, от него через блок 9 на шину 17 управлени  поступа- ет сигнал запроса пр мого доступа. С шины 17 на блок 9 поступает сигнал
разрешени  пр мого доступа. После этого на шину 17 выставл етс  сигнал зан тости , записьшаетс  начальш.1й ад- рес в регистр 31 и подаетс  сигнал обмена на блок 6 и байт данных на приемопередатчик 3. Блок 6 формирует сигналы управлени  интерфейсом в соответствии с содержимым регистра 32.
После этого на блок 6 поступает с шины 17 сигнал готовности, сигнализиру- ющий о том, что данный байт считан, блок 8 выставл ет на приемопередатчик 3 новый байт и новый сигнал обмена на блок 6.
Если блок 8 запрограммирован в режиме прерывани , через блок 9 от блока 8 выставл етс  на шину 17 сигнал запроса прерьшани . После прихода сигнала разрешени  с шины 17 блок 8 выставл ет через приемопередатчик 3 на шину 16 данных вектор прерывани , после чего обмен с ЦП идет аналогично предьщущему циклу.

Claims (1)

  1. Формула изобретени 
    Устройство дл  сопр жени  ЭВМ с каналом св зи, содержащее селектор адреса, регистр признака операции, коммутатор, регистр приема запросов, приемопередатчик данных, управл емый делитель частоты, блок приема,блок передачи и регистр запроса модема и блок управлени  приемопередачей, входы выборки, кода операции, готовности канала и синхронизации канала которого соединены соответственно с выходами селектора адреса, регистра признака операции, коммутатора и регистра приема запросов, а вход-выход данных - с первым информационным входом-выходом приемопередатчика данных, второй информационньй вход-выход которого  вл етс  входом-выходом устройства дл  подключени  к шине данных магистрали ЭВМ, причем вход синхронизации процессора блока управлени  приемопередачей , входы синхронизации приемопередатчика данных управл емого делител  частоты и селектора адреса, информационный вход регистра признака операции образуют группу входов устройства дл  подключени  к шине управлени  магистрали ЭВМ, информационный вход селектора адреса  вл етс  входом устройства дл  подключени  к шине ад- реса магистрали ЭВМ, информационный вход и синхровход коммутатора соединены соответственно с выходом управл емого делител  частоты и первым выходом блока приема, вторым выходом подключенного к входу регистра приема запросов, информационный вход блока передачи соединен с выходом регистра запроса модема, информационным входом
    0
    соединенного с первым выходом блока управлени  приемопередачей, информа- ционный вход блока приема и выход блока передачи  вл ютс  соответствук ци- ми входом и выходом устройства дл  подключени  к информационным выходу и входу канала св зи, отличающеес  тем, что, с целью сокращени 
    аппаратурных затрат устройства, в него введены блок синхронизации пр мого Доступа, регистр сдвига, регистр признака данных и блок коммутации сигналов прерывани  и пр мого доступа,
    5 причем разрешагацие входы блоков приема и передачи соединены разрешающими входами чтени  селектора адреса и регистра признака операции и первым выходом блока синхронизации пр мого доступа, вход режима которого соединен с входом-выходом регистра признака операции, второй выход блока синхронизации пр мого доступа  вл етс  выходом устройства дл  подключени  к шине
    5 адреса магистрали ЭВМ, управл кщий вход регистра запросов модема соединен с входом регистра сдвига, выходом соединенного с первым выходом регистра признака данных, вторым выходом
    0 подключенного к адресному входу блока . управлени  приемопередачей, а третьим выходом - к управл ющим входам коммутатора и управл емого делител  частоты , вход готовности процессора и втоc рой выход блока управлени  приемопередачей соединены соответственно с первым выходом и первым информационным входом блока коммутации сигналов прерьшани  и пр мого доступа, управл - кищй вход которого соединен с выходом соответствующего разр да первого информационного входа-выхода приемопередатчика данных, а второй информационный вход и второй выход блока кбмму- тации сигналов прерывани  и пр мого доступа  вл ютс  соответствующими входом и выходом устройства дл  подключени  к шине управлени  магистрали ЭВМ, синхронизирующий вход и третий выход блока синхронизации пр мого доступа  вл ютс  соответствующими входом и выходом устройства дл  подключени  к шине управлени  магистрали ЭВМ, синхронизируюшрй и информационный вхо5 ды регистра признака данных  вл ютс  соответствующими входами устройства дл  подключени  к шине управлени  и шине данных магистрали ЭВМ.
    0
    5
    0
    15 е 7
    ОтП
    t
    18
    т:
    /5
    т:
    W
    фиг. 2
    Фиг.1
    21
    к8.
    22
    23
    Ы
    25
    ОтЗ
    ,
    От 17
    26
    От Л
    27
    кП
    ОтП
    29
    28
    30
    к 8.
    фигЗ
    к 15 .
    фиг. ft
    ОтЮ
    W
    W
    Off 6
    ffZ
    Физ.
    Редактор A. Шандор
    Фиг.7
    Составитель В. Вертлиб
    Техред л.Сердюкова Корректор м. Кучер ва 
    Заказ 2421
    Тираж 567
    ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ С(СР 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101
    К 11,6
    5
    if if
    0m 6
    5
    Фиг. 6Подписное
SU884468993A 1988-08-01 1988-08-01 Устройство дл сопр жени ЭВМ с каналом св зи SU1587524A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884468993A SU1587524A1 (ru) 1988-08-01 1988-08-01 Устройство дл сопр жени ЭВМ с каналом св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884468993A SU1587524A1 (ru) 1988-08-01 1988-08-01 Устройство дл сопр жени ЭВМ с каналом св зи

Publications (1)

Publication Number Publication Date
SU1587524A1 true SU1587524A1 (ru) 1990-08-23

Family

ID=21393367

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884468993A SU1587524A1 (ru) 1988-08-01 1988-08-01 Устройство дл сопр жени ЭВМ с каналом св зи

Country Status (1)

Country Link
SU (1) SU1587524A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1125617, кл. G 06 F 13/00, 1984. Электроника МС0585. Комплекс вычислительный персональный. Модуль сис- темш,}й НС1. Техническое описание 2.791.026.Т02. Схема электрическа принципиальна 3.858.230 ЭЗ. *

Similar Documents

Publication Publication Date Title
US5968158A (en) Apparatus including a host processor and communications adapters interconnected with a bus, with improved transfer of interrupts between the adapters and host processor
GB2394323A (en) High-throughput UART interfaces
CA2015214C (en) Computer system high speed link method and link and means
KR100291409B1 (ko) 컴퓨터 시스템내의 동일 버스상에 두 개의 부 디코드 에이전트를 지원하는 방법 및 장치
SU1587524A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
KR0140571B1 (ko) 버스제어수단을 구비한 다중프로세서시스템
CN111104353B (zh) 基于fpga的多功能航空总线接口卡
JPH07131504A (ja) データ転送装置
KR0146326B1 (ko) 전전자 교환기용 프로세스 정합보드와 퍼스널 컴퓨터를 정합시키기 위한 인터페이스 회로
SU1675896A1 (ru) Устройство дл обмена информацией ЭВМ с внешними устройствами
SU1160422A1 (ru) Устройство дл сопр жени каналов ввода-вывода с абонентом
RU1839259C (ru) Многоканальное устройство дл сопр жени ЭВМ с последовательными лини ми св зи
SU1474661A1 (ru) Многоканальное устройство сопр жени вычислительных машин
SU794630A1 (ru) Устройство дл обмена информацией
SU1513465A1 (ru) Устройство дл сопр жени абонентов с эвм
JP2564550B2 (ja) 統合交換機
SU736086A1 (ru) Устройство дл сопр жени
SU1658159A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU911499A1 (ru) Устройство дл обмена
JPH07191934A (ja) 二重バス装置
SU1151976A1 (ru) Устройство дл управлени обменом
SU1425699A1 (ru) Устройство дл сопр жени периферийных устройств с ЭВМ
SU1474659A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
JPS61245735A (ja) 多重伝送監視制御システム
SU1229765A1 (ru) Устройство дл сопр жени магистрали эвм с магистралью внешних устройств