SU1675896A1 - Устройство дл обмена информацией ЭВМ с внешними устройствами - Google Patents
Устройство дл обмена информацией ЭВМ с внешними устройствами Download PDFInfo
- Publication number
- SU1675896A1 SU1675896A1 SU894744190A SU4744190A SU1675896A1 SU 1675896 A1 SU1675896 A1 SU 1675896A1 SU 894744190 A SU894744190 A SU 894744190A SU 4744190 A SU4744190 A SU 4744190A SU 1675896 A1 SU1675896 A1 SU 1675896A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- inputs
- outputs
- information
- output
- Prior art date
Links
Landscapes
- Computer And Data Communications (AREA)
Abstract
Изобретение относитс к цифровой вычислительной технике и может быть использовано дл обмена информацией управл ющей ЭВМ с большим количеством внешних устройств или микроЭВМ, имеющих интерфейс типа Стык С2 и сопр женных в однородную вычислительную систему. Цель изобретени - сокращение аппаратурных затрат устройства. Цель достигаетс тем, что в устройство , содержащее группу линейных передатчиков , группу линейных приемников, мультиплексор, буферный регистр и дешифратор , введены линейный приемник, блок последовательной передачи, линейный передатчик , группа элементов И и группа элементов ИЛИ. 1 ил.
Description
(Л
С
Изобретение относитс к цифровой вычислительной технике и может быть использовано дл обмена информацией центральной ЭВМ с большим количеством внешних устройств или ЭВМ, имеющих интерфейс типа Стык С2 и сопр женных в однородную вычислительную систему.
Целью изобретени вл етс сокращение аппаратурных затрат устройства при подключении групп внешних устройств.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство подключено между ЭВМ 1 и внешними устройствами 2-й содержит дешифратор 3, элементы И 4 группы, элементы ИЛИ 5 группы, линейные передатчики 6 группы, линейный приемник 7, блок 8 последовательной передачи, линейные приемники 9 группы, мультиплексор 10, линейный передатчик 11 и буферный регистр 12.
Блок 8 последовательной передачи вл етс стандартным средством св зи ЭВМ с последовательными каналами (например, по стыку С2) и может быть выполнено по схеме известного устройства И12. Линейный передатчик 11 и линейный приемник 7 имеют физический стык, удовлетвор ющий требовани м информационных входа и выхода блока 8 (например, стык 2С). Линейные приемники 9 и передатчики 6 должны быть согласованы по физическим параметрам с линейными характеристиками внешних устройств 2,
Буферный регистр 12 служит дл хранени адресов и режимов работы каналов устройства и может быть выполнен по схеме устройства И2.
Устройство работает следующим образом .
О
XI
ю о
При обмене информацией между центральной ЭВМ 1 и сопр женными с ней внешними устройствами 2 возможны три режима: режим передачи информации от ЭВМ 1 выборочно в одно из сопр женных с ней внешних устройств 2, режим передачи информации от ЭВМ 1 одновременно во все сопр женные с ней внешние устройства 2, режим приема информации от ЭВМ 1 от одного из сопр женных с ней внешних устройств 2.
В первом режиме ЭВМ помещает слово данных в буферный регистр 12, из которого на вторые входы элементов И 4 подаетс сигнал логической 1, на разрешающий вход дешифратора 3 - сигнал логического О (это разрешает работу дешифратора), а на его адресные входы - код, соответствующий выбранному внешнему устройству 2. При этом на соответствующем выходе дешифратора 3 устанавливаетс сигнал логического О, а на остальных выходах дешифратора 3 сигнал логической 1,
Информаци от ЭВМ 1 через блок 8 и приемник 7 поступает одновременно на первые входы элементов ИЛИ 5. Выдача сигналов на выходах элементов ИЛИ 5 возможна только при установке на его вторых входах сигнала логического О,
Следовательно, информаци с ЭВМ 1 пересылаетс на вход соответствующего передатчика 6 через соответствующий элемент ИЛИ 5. С выхода соответствующего передатчика информаци поступает на выбранное внешнее устройство 2,
Во втором режиме в буферный регистр 12 ЭВМ 1 заносит информацию, так что на вторые входы элементов И 4 подаетс сигнал логического О и независимо от состо ни дешифратора 3 на вторых входах элементов ИЛИ 5 устанавливаетс сигнал логического О. При этом информаци от ЭВМ 1 через блок 8 и приемник поступает одновременно на первые входы всех элементов ИЛИ 5. Следовательно, с выходов всех элементов ИЛ И 5 информаци поступает одновременно на входы всех передатчиков 6. С выходов последних информаци поступает на входы соответствующих мм сопр женных внешних устройств 2.
В третьем режиме информаци от передающих сопр женных внешних устройств 2 через приемники 9 поступает на информационные входы мультиплексора 10. Из ЭВМ через буферный регистр 12 на стро- бирующий вход мультиплексора 10 подаетс сигнал логического О, при этом мультиплексор 10 устанавливаетс в состо ние готовности дл пересылки информации .
При передаче ЭВМ в буферный регистр 12 заносит соответствующий код внешнего
устройства 2, поступающий на адресные входы мультиплексора 10. Информаци с выхода соответствующего приемника 9 пересылаетс через мультиплексор 10 на вход передатчика 11. С выхода последнего информаци через информационный вход блока 8 поступает в ЭВМ 1,
Claims (1)
- Формула изобретени Устройство дл обмена информацией ЭВМ с внешними устройствами, содержащее буферный регистр, информационный вход-выход которого вл етс входом-выходом устройства дл подключени к шинам ЭВМ, а группа выходов соединена с группой информационных входов дешифратора,мультиплексор, группу линейных передатчиков , выходы которых образуют группу выходов , устройства дл подключени к информационным входам внешних устройств , и группу линейных приемников, входы которых образуют группу входов устройства дл подключени к группе информационных выходов внешних уст- ройст в, отличающеес тем, что, с целью сокращени аппаратурных затрат,при подключении групп внешних устройств, в устройство введены линейный приемник, линейный передатчик, блок последовательной передачи, группа элементов И и группа элементов ИЛИ, причем информационныйвход-выход блока последовательной передачи соединен с входом-выходом устройства дл подключени к шинам ЭВМ, а информационные вход и выход подключены соответственно к выходу линейного передатчика и входу линейного приемника, выходом соединенного с первыми входами элементов ИЛИ группы, выходы которых подключены к входам соответствующих линейных передатчиков группы, а вторые входы - к выходам соответствующих элементов И группы, первые входы которых соединены с группой выходов дешифратора, а вторые входы - с первым разр дным выходом буферного регистра, вторым разр дным выходом подключенного к разрешающему входу дешифратора, группа выходов буферного регистра соединена с группой адресных входов мультиплексора, группа информационных входов и выход которого подключенысоответственно к выходам линейных приемников группы и входу линейного приемника, управл ющие входы мультиплексора соединены соответственно с первым и вторым разр дными выходами буферного регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894744190A SU1675896A1 (ru) | 1989-10-02 | 1989-10-02 | Устройство дл обмена информацией ЭВМ с внешними устройствами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894744190A SU1675896A1 (ru) | 1989-10-02 | 1989-10-02 | Устройство дл обмена информацией ЭВМ с внешними устройствами |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1675896A1 true SU1675896A1 (ru) | 1991-09-07 |
Family
ID=21472094
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894744190A SU1675896A1 (ru) | 1989-10-02 | 1989-10-02 | Устройство дл обмена информацией ЭВМ с внешними устройствами |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1675896A1 (ru) |
-
1989
- 1989-10-02 SU SU894744190A patent/SU1675896A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1221656, кл. G 06 F 13/00, 1985. Авторское свидетельство СССР № 1264196, кл. G 06 F 13/14, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4807282A (en) | Programmable P/C compatible communications card | |
US4149238A (en) | Computer interface | |
EP0164495A2 (en) | Duplex cross-point switch | |
WO1995019596A1 (en) | Addressable communication port expander | |
US5481678A (en) | Data processor including selection mechanism for coupling internal and external request signals to interrupt and DMA controllers | |
US5564061A (en) | Reconfigurable architecture for multi-protocol data communications having selection means and a plurality of register sets | |
SU1675896A1 (ru) | Устройство дл обмена информацией ЭВМ с внешними устройствами | |
GB1415021A (en) | Communication line multiplexing apparatus | |
US5640570A (en) | Information handling system for transmitting contents of line register from asynchronous controller to shadow register in another asynchronous controller determined by shadow register address buffer | |
SU1166123A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи | |
SU1160426A1 (ru) | Устройство дл сопр жени ЭВМ с магистралью ввода-вывода периферийных устройств | |
SU1487057A1 (ru) | Устройство для сопряжения магистрали эвм с внешними устройствами | |
SU1013939A1 (ru) | Устройство дл сопр жени вычислительной машины с внешними устройствами | |
SU1587524A1 (ru) | Устройство дл сопр жени ЭВМ с каналом св зи | |
SU641433A1 (ru) | Устройство дл сопр жени электронной вычислительной машины (эвм) с внешними абонентами | |
SU911499A1 (ru) | Устройство дл обмена | |
SU1624468A1 (ru) | Устройство дл сопр жени двух ЦВМ | |
KR0128197Y1 (ko) | 분산 제어 시스템의 펄스 적산값 입력 회로 | |
SU1377865A1 (ru) | Устройство дл сопр жени ЭВМ с внешними устройствами | |
JPS5992653A (ja) | デ−タ伝送装置 | |
SU1264196A1 (ru) | Устройство дл обмена информацией | |
KR950010948B1 (ko) | 베사 로컬 시스템에서의 데이타 중계 방법 및 장치 | |
SU708342A1 (ru) | Устройство дл обмена данными | |
SU693364A1 (ru) | Устройство сопр жени с магистралью | |
SU1262511A1 (ru) | Устройство дл сопр жени двух вычислительных машин |