SU1567078A1 - Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации - Google Patents

Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации Download PDF

Info

Publication number
SU1567078A1
SU1567078A1 SU884609401A SU4609401A SU1567078A1 SU 1567078 A1 SU1567078 A1 SU 1567078A1 SU 884609401 A SU884609401 A SU 884609401A SU 4609401 A SU4609401 A SU 4609401A SU 1567078 A1 SU1567078 A1 SU 1567078A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
counter
elements
Prior art date
Application number
SU884609401A
Other languages
English (en)
Inventor
И.А. Бодреев
Д.М. Лернер
Original Assignee
Предприятие П/Я Р-6155
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6155 filed Critical Предприятие П/Я Р-6155
Priority to SU884609401A priority Critical patent/SU1567078A1/ru
Application granted granted Critical
Publication of SU1567078A1 publication Critical patent/SU1567078A1/ru

Links

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  статистических исследований дискретных каналов св зи и устройств накоплени  информации . Цель изобретени  - повышение достоверности регистрации ошибок. Устройство содержит блок 1 обнаружени  ошибок , регистр 2 сдвига, m элементов ЗИ, m счетмиков 4, элемент ИЛИ 5. гп-1 элементов ИЛИ-НЕ б, Формирователь 7 импульсов, блок 8 промежуточной пам ти, блок 9 управлени , регистратор 1C, счетчик 11 с пересчетом на m счетчик 12 ошибок. 5 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  статистических исследований дискретных каналов св зи и устройств накоплени  информации .
Цепь изобретени  - повышение достоверности регистрации ошибок.
На фиг. 1 приведена структурна  схема устройства; на фиг, 2 функциональна  схема блока обнаружени  ошибок, на фиг. 3 схема блока управлени ; на фиг. А схема счетчика на т; на фиг. 5 - схема счетчика ошибок.
Устройство дл  обнаружени  и регистрации ошибок содержит блок 1 обнаружени  ошибок, регистр 2 сдвига, m элементов И 3, m счетчиков 4. элемент ИЛИ 5, т-1 элементов ИЛИ-НЕ б, формировательь 7 импульсов, блок 8 промежуточной пам ти. блок 9 управлени , регистратор 10 и счетчик 11 с пересчетом на т. счетчик 12 ошибок. Блок обнаружени  ошибок (см. фиг. 2) содержит генератор 13 тактовых импульсов. сумматоры 14 по модулю деа. мажооигарный элемент 15, сумматор по модулю два 16
и регистр 17 сдвига. Блок управлени  (см. фиг. 3).содержит формирователи импульсов 18-21, триггеры 22, 23 и элемент задержки 24 m-Счетчиков (см. фиг. 4) содержит элемент ИЛИ 25, элемент И 26, счетчик 27, формирователь 28 импульсов и дешифратор 29. Дешифратор 29 представл ет собой набор логических элементов, на выходе которого имеетс  логинеска  единица только при наличии на входе двоичного числа, равного т, в остальных случа х на выходе дешифратора 29 логический наблюдаетс  нуль. Счетчик ошибок (см. фиг. 5) содержит элемент И 30 и счетчик 31. Формирователи блока 9 управлени , счетчика 11 на m и формирователь 7 представл ют собой ждущие мультивибраторы.
Устройство работает следующим образом .
Тестовый сигнал, представл ющий собой псевдослучайную последовательность импульсов, поступает на вход регистра 17 блока 1 обнаружени  ошибок. Сдвиг информации в регистре 17 осуществл етс  с помощью импульсов тактовой частоты
Ё
01
о
3
VJ
00
генератора 13 тактовых им, а длина регистра соотзетстпуе дгиие п :евдоспу чайной последовательности и равнап 2 1 где k - 3. ,l Состо ние регистра 17 анализируетс  после каждого очередною такто вого импульса сумматорами 14 по модулю два количество которых рзрно (п 1)/2 и которые подключен между ссответстпук ци ми в .ходами региогрл 17 и входами мажоритарною элемента 15 с выхода которого результат поступает на вход сумматор 16 по модулю дра енно с выходной информацией регистра 17, где и формируетс  поток оч ибок причем п )гцческои единице сооте тстпуст ошибка, логическом/ нулю - отсутствие ошибки в данном р -р де входной информации Поток ошибок из бго- ка 1 оби фужи ;и  ошибок поступает ,а ре гистр2 сдтига длина которого соответствует максимальной априорной длине пакета
Ошибок i 1 ПТКРТНСИ 01) Пкс ДЛИНЫ 1П ООТветствуст последовательность ошибочной информации, сграничгнной ошибочными битами Например ПЗКРТНГ.Ч ошибка дл  m- 5 и сетвид
11111
10001
100. i
10101
1 0 1 1 i
1 1 J 0 1
11iOi
Пакеты сыт бок разделеим мажд/
СОбГ Й ,ЗОШИбО 1ЧЫМИ «Н , 2 сЗЛоММ ИН
формации дпичой не ,енее заранее оговоррнчой величины Я ПричемД т при максимальной ве/пчине т Например , при А- 9 информаци  t, виде 000000000011030000000010001001000000 000000 содержит одну пакетную ошибк/ длини 2 и одну пакетную ошибку /пины 8. Импул стми тактовой частоты генератора 1 со втс рого ьыхсдз бток 1 сон ружочил
ОШГбок ПРОИЗВОДИТСЯ СДВИГ nCTGf а ОШИбоК
в регистре 2 сдзига Выходы гсг разр дов рсгистоа 2 сдвига поступают ш т, опемснтов И 3 при (ем на элемент И 3 1 поступает си.- нал с выхода 1-го разр да регистр 2 сдвига что соответствует прохождению одиночной ошибки на элемент И 3 2 поступают сигналы с РЫХОДПЛ 1-го и 2-го разр дов регистра 2 сдвига что соответствует про охде(- ию двойных ошибок и i д. На элемент И Зт поступают сигналы с 1-го и m ro разр дов регистра 2 сдвига что соответствует прохождению пакета ошибок длины гч Рыходные сигнглы на m ЧЛРМ HTOL И 3 стробированнне импульсами такттчой частоты г генератора 13 блока А
обнаружени  ошибок, поступают на входы С ютве ствующи/ m счетчиков 4 с помощью которых подсчитываетс  количество одиночных -1 1, двсйнь.х 4 2 и т д до длины m
п-чкетных ошибок На -входы .элементов ИЛИ-f L 6 поступают сигналы п выходов регистра 2 сдвига причем на элемент ИЛИ lt б 1 поступают сигналы с 2 го по т-ый выход регистра сдвига на элемент 14Л110 НЕ 6 К поступают сигналы с КН по т-ь й регистра 2 сдвига на элемент ИЛИ- НЕ 6 m-й поступает сигнал с т-ю выхода сс,гистр 9 2 сдвига Сигналы с выходов эле ментов ИЛИ-НЕ 6 поступают на входы со5 стпеггт-зующи.у элементов 14 3 Когда в 1, .К разр дах регистра 2 сдвига расположитс  пакет ошибок длины К но выходах элементов ИЛИ ЧЕ 6 К ,6 л-1 установ тс  логи (вскис единицы, a i,o выходах элементов
0 НС Г 1 6 К-1 установ тс  логические нули которыми будут закрыты выходы леменюв И 3 , .3 К-1 Таким образом, в счетчиках 1 зарегистрируетс  только пакет ошибок длины К, и не произойдет регистраЬ ци  более коротких пакетоо ошибок, образуемых ошибочными битами пакета длины К Первый бит пакета ошибок с 1-го выхода регистра 2 сдьиг а ча второй вход элемента И 26 счетчика 11 г пересчетом на т, где
: i тррбир/ютс  импул сом тактовой частоть оступаю ц ид с ген раторч 13 тактоаых им- iTj n,s i- 1 обнаоужени  ошибок на первый пход элемента И 26, с выхода которого 441 нйл поступает на вход формировател  28
И /пульсов Формирователь 28 по заднему сЬрснту поступающего на него импульса фор- миоует импульс дл  обнулени  счетчика 27 Обнуление происходит в момент времени i огдз ткет ошибок уже будет зарегистриро0 в соответствующем счетчике 4 При этом CHI нал логи еского нул  с дешифратора 29 открывает выход элемента t/1 ЛИ 25 закрывает выхо,1 элемента И 26 и закрывает выходы j -эментов I/1 3 на врем  достаточное дл  выь ода из регистра 2 сдвгга зарегистоированно- п пакетт ошибок. Таким образом этот пакет ошибок не фиксируетс  при из реги- cipa 2 сдвига как -руппа более коротких пакетов ошибок Счетчик 27 считает импульсы
0 тактовой частоты поступающие на его счет ный вход от генератора 13 тактовых импульсов чгрез элемент И ПИ 25, Когда на выходе счетчика 27 по витс  число m сигнал с де шифратора 29 через элемент ИЛИ 25 бло
Ь мтует счетный вход счетчика 27 и открывает выходы элементов И 3 и элемента И 26, Сигнал с выхода 1-го разр да регистра 2 сдвига поступает на вход элемента И 30 читчика 12 ошибок, который регистрирует riGiuee копичестпо ошибочных бит При таполнении какого-либо счетчика 4 или счетчика 12, а в случае равной длины всех счетчиков, это будет счетчик 12, сигнал переполнени  этого счетчика поступает через элемент ИЛИ 5 в блок 8 промежуточной пам ти, в котором записываетс  содержимое счетчиков 4 и счетчика 12. Сигнал с элемента ИЛИ 5 поступает также на вход ормирсвател  7, который формирует короткий задержанный импульс, обнул ющий счетчики 4 и счетчик 12 п момент времени, когда информаци  из счетчиков 4 и 12 переписываетс  в блок 8. Сигнат с элемента ИЛИ 5 поступает на вход формировател  19 имульсов блока 9 управлени , который переключает триггер 23 блока 9 управлени . Триггер 3 включает триггер 23 блока 9 управлени . Триггер 23 включает регистратор 10, который выдает сигнал готовности. Этот сигнал запускает формирователь 18 блока 9 управлени , им- п, лье с которого запускает триггер 22. Триггер 22 дает разрешение на перезапись информации с блока 8 промежуточной пам ти в регистратор 10. Врем  записи на регистраторе 10 задаетс  с помощью элемента 24 задержки блока 9 управлени , который запускаетс  сигналом разрешени  с триггера 22 через формирователь 20 импульсов. По окончании времени задержки сигнал с элемента 24 задержки, сформированный в короткий импульс с помощью формировател  21v, устанавливает в исходное положение триггеры 22, 23.
Таким образом, предлагаемое устройство позвол ет раздел ть пакетные ошибки различной длины, что повышает достоверность регистрации информации с возможностью оптимального выбора помехоустойчивого кода с минимальной избыточностью при требуемой достоверности.
Фор мул а изобретени  Устройство дл  обнаружени  и регистрации ошибок дискрет ного канала передачи и накоплени  информации, содержащее блок обнаружени  ошибок, вход которого  вл етс  входом устройства, первый выход соединен с информационным входом регистра сдвига длины m (где m - максимальна  длина пакетной ошибки), первый выход которого соединен с первыми входами m элементов И,- второй выход блока обнаружени 
ошибок соединен с тактовым входом регистра сдвига длины m и вторыми входами m элементов И, выходы которых соединены со счетными входами соответствующих m счет- 5 чиков. выходы разр дов которых соединены с соответствующими информационными входами блока промежуточной пам ти, выходы которого соединены с информационными входами регистратора, выход
0 которого соединен с первым входом блока управлени , первый выход которого соединен с управл ющим входом регистратора, второй выход - соединен с входом разрешени  чтени  блока промежуточной пам ти,
5 выходы переполнени  m счетчиков соединены с соответствующими входами элемента ИЛИ, выход которого соединен с втор м входом блока управлени , входом разрешени  записи блока промежуточной пам ти и
0 входом формироватрл  импульсов, выход которого соединен с входами сброса m счетчиков k-e выходы (где k 2m) регистра
сдвига длины m соединены соответственно с третьими входами одноименных элемен5 тов И, отличающеес  тем, что, с целью повышени  достоверности регистрации ошибок, в него введены счетчик с пересчетом на т, счетчик ошибок и т-1 элементов ИЛИ-НЕ. j-e входы (где j 1...(m-1)) элемен0 тов ИЛИ-НЕ объединены и подключены к (m+1-j)-M выходам регистра сдвига длины т. выход первого элемента ИЛИ-НЕ подключен к третьему входу первого элемента И, выходы второго (т-1) элементов ИЛИ-НЕ
5 соединены с четвертыми входами одноименных элементов И. первые входы счетчика с пересчетом на гп и счетчика ошибок объединены и соединены с тактовым входом регистра сдвига длины т. вторые входы
0 счетчика с пересчетом на m и счетчика ошибок объединены и подключены к первому выходу регистра сдвига длины т. выход счетчика с пересчетом на m соединен с четвертыми входами первого и т-го элементов
5 И и п тыми входами второго (т-1)-го элементов И, третий вход счетчика ошибок соединен с выходом формировател  импульсов, параллельные выходы счетчика ошибок соединены с соответствующими информационными
0 входами блока промежуточной пам ти, выход переполнени  соединен с соответствующим входом элемента ИЛИ
1 Ыф
8IOA991
ФигЛ
J0
fl
J/
;
Фиг.$
R

Claims (1)

  1. Формула изобретения Устройство для обнаружения и регистрации ошибок дискретного канала передачи и накопления информации, содержащее блок обнаружения ошибок, вход которого является входом устройства, первый выход соединен с информационным входом регистра сдвига длины m (где m - максимальная длина пакетной ошибки), первый выход которого соединен с первыми входами m элементов И,- второй выход блока обнаружения ошибок соединен с тактовым входом регистра сдвига длины m и вторыми входами m элементов И. выходы которых соединены со счетными входами соответствующих m счетчиков. выходы разрядов которых соединены с соответствующими информационными входами блока промежуточной памяти, выходы которого соединены с информационными входами регистратора, выход которого соединен с первым входом блока управления, первый выход которого соединен с управляющим входом регистратора, второй выход - соединен с входом разрешения чтения блока промежуточной памяти, выходы переполнения m счетчиков соединены с соответствующими входами элемента ИЛИ, выход которого соединен с втор м входом блока управления, входом разрешения записи блока промежуточной памяти и входом формирователя импульсов, выход которого соединен с входами сброса гл счетчиков k-е выходы (где к = 2.....гл) регистра сдвига длины m соединены соответственно с третьими входами одноименных элементов И, отличающееся тем, что, с целью повышения достоверности регистрации ошибок, в него введены счетчик с пересчетом на т, счетчик ошибок и т-1 элементов ИЛ И-НЕ. J-e входы (где j = 1 ...(m-1)) элементов ИЛИ-HE объединены и подключены к (гп+1-))-м выходам регистра сдвига длины гл, выход первого элемента ИЛИ-HE подключен к третьему входу первого элемента И, выходы второго (т-1) элементов ИЛИ-НЕ соединены с четвертыми входами одноименных элементов И. первые входы счетчика с пересчетом на m и счетчика ошибок объединены и соединены с тактовым входом регистра сдвига длины т. вторые входы счетчика с пересчетом на m и счетчика ошибок объединены и подключены к первому выходу регистра сдвига длины гл. выход счетчика с пересчетом йа m соединен с четвертыми входами первого и m-го элементов И и пятыми входами второго (гл-1)-го элементов И, третий вход счетчика ошибок соединен с выходом формирователя импульсов, параллельные выходы счетчика ошибок соединены с соответствующими информационными входами блока промежуточной памяти, выход переполнения соединен с соответствующим входом элемента ИЛИ.
    в*<лT
    Фиг.2
    Фиг.З
SU884609401A 1988-11-25 1988-11-25 Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации SU1567078A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884609401A SU1567078A1 (ru) 1988-11-25 1988-11-25 Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884609401A SU1567078A1 (ru) 1988-11-25 1988-11-25 Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации

Publications (1)

Publication Number Publication Date
SU1567078A1 true SU1567078A1 (ru) 1991-11-30

Family

ID=21411133

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884609401A SU1567078A1 (ru) 1988-11-25 1988-11-25 Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации

Country Status (1)

Country Link
SU (1) SU1567078A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 862375. кл. Н 04 L 1/10, 1981. Авторское свидетельство СССР М; 1378757, кл. Н 03 М 13/02. 1987. *

Similar Documents

Publication Publication Date Title
SU1567078A1 (ru) Устройство дл обнаружени и регистрации ошибок дискретного канала передачи и накоплени информации
SU640284A1 (ru) Устройство дл приема командной информации
SU1037238A1 (ru) Устройство дл ввода информации
SU1068927A1 (ru) Устройство дл ввода информации
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU1501283A1 (ru) Устройство дл исправлени ошибок
SU1156110A1 (ru) Устройство дл приема и обнаружени комбинации двоичных сигналов
SU1148116A1 (ru) Многовходовое счетное устройство
SU1580568A1 (ru) Устройство дл обнаружени и исправлени ошибок в кодовой последовательности
SU535585A1 (ru) Аппаратура передачи данных
RU2076455C1 (ru) Селектор импульсов заданной кодовой комбинации
SU1485245A1 (ru) Устройство для обнаружения ошибок 2
SU805315A1 (ru) Устройство дл исправлени ошибокВ КОдОВОй КОМбиНАции
SU1365104A1 (ru) Устройство дл счета изделий
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
RU1827718C (ru) Дешифратор врем импульсных кодов
SU1167713A1 (ru) Цифровое устройство дл задержки импульсов
SU734662A1 (ru) Устройство дл приема информации
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU1540005A1 (ru) Многоканальное декодирующее устройство
RU2089043C1 (ru) Накопитель импульсных сигналов
SU1084775A1 (ru) Устройство дл ввода информации
SU1008750A1 (ru) Устройство дл перебора сочетаний
SU1522415A1 (ru) Декодирующее устройство
SU1640814A1 (ru) Устройство дл обнаружени и исправлени ошибок