SU1552360A1 - Многофазный тактовый генератор - Google Patents

Многофазный тактовый генератор Download PDF

Info

Publication number
SU1552360A1
SU1552360A1 SU874325120A SU4325120A SU1552360A1 SU 1552360 A1 SU1552360 A1 SU 1552360A1 SU 874325120 A SU874325120 A SU 874325120A SU 4325120 A SU4325120 A SU 4325120A SU 1552360 A1 SU1552360 A1 SU 1552360A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
multiplexer
selector
Prior art date
Application number
SU874325120A
Other languages
English (en)
Inventor
Михаил Геннадьевич Кулаков
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU874325120A priority Critical patent/SU1552360A1/ru
Application granted granted Critical
Publication of SU1552360A1 publication Critical patent/SU1552360A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах управлени , распределител х импульсов. Цель изобретени  - расширение области применени  за счет управлени  периодом и скважностью следовани  групп формируемых вложенных импульсов и введение режима одиночного запуска. Управление периодом и скважностью осуществл етс  путем задани  частоты опорной импульсной последовательности и введени  регистра 7, который управл ет селектором-мультиплексором 9, и использовани  всех выходов счетчика 1. Управление режимом работы достигаетс  подачей кода управлени  на шину 18 режима и введением D-триггера 12, элемента И 10, элементов ИЛИ 11 и 13. Устройство также содержит элемент 2 задержки, селектор-мультиплексор 3, регистр 4 сдвига, регистр 5, D-триггер 6, элемент И 8, шину 14 тактовых импульсов, шину 15 кода, входную шину 16, шину 17 записи, шину 19 сброса, выходную шину 20 и шину 21 признака. 2 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в устройствах управления, распределителях импульсов, вычислительных устройствах и т.д.
Цель изобретения - расширение функциональных возможностей устройства за счет введения режима одиночного запуска, обеспечивающего генера- -| цию одиночных групп вложенных импульсов.
На фиг. 1 представлена функциональная cxefoa многофазного тактового генератора; на фиг. 2 - временные ι диаграммы его работы.
Устройство содержит счетчик 1, элемент 2 задержки, селектор-мультиплексор 3, регистр 4 сдвига, регистр 5, D-триггер 6, регистр 7, эле- ; мент И 8, селектор-мультиплексор 9, элемент И 10, элемент ИЛИ 11, D-триггер 12, элемент ИЛИ 13, шину 14 так-, товых импульсов, шину 15 кода, входную шину 16, шину 17 записи, шину 18 2 режима, шину 19 сброса, выходные шины 20 и шину 21 признака.
Шина 14 тактовых импульсов соединена с тактовыми входами регистра 4 сдвига и регистра 5, а через элемент τ 2 задержки - с тактовым входом.счетчика 1 и первым входом элемента И 10. Выходы счетчика-1 соединены с соответствующими входами селектора-мультиплексора 9, выход которого соединен с информационным входом регистра 4 сдвига,'с входом управления селектора-мультиплексора 3 и с тактовыми входами D-триггеров 6 и 12, Выходы регистра 4 сдвига соединены соответствующим образом с входам^ селекто'рамультиплексора 3, выходы которого соединены с входами регистра 5, выходы которого являются выходной шиной 20. Входы регистра 7 являются шиной 15 кода. Выходы регистра 7 соединены с входами селектора-мультиплексора 9.
Входная шина 16 соединена с входами сброса счетчика 1, регистра 7, а также с входом сброса и D-входом D-триггера 6, прямой выход которого соединен с ,входом сброса регистра 5. Инверсный выход D-триггера 6 соединен с первым входом элемента ИЛИ 13, выход которого соединен с входом сброса D-триггера 12, прямой выход которого соединен с первым входом элемента И 8, вторым входом сброса счетчика 1, вторым входом элемента И 10 и является шиной 21 признака.
Шина 17 записи соединена с первым входом элемента ИЛИ 11 и вторым входом элемента И 8, выход которого соединен с входом разрешения записи регистра 7. Шина 18 режима соединена с вторым входом элемента ИЛИ 11, выход которого соединен с D-входом D-триггера 12, вход сброса которого соединен с выходом элемента ИЛИ 13, второй вход которого соединен с выходом элемента И 10, третий вход которого является шиной 19 сброса.
Устройство работает в режиме одиночного запуска и режиме непрерывной генерации импульсов.
При подаче на шину 18 режима сигнала высоким уровнем (логическая единица) устанавливается режим одиночного запуска.
При подаче на шину 18 режима сигнала низким уровнем (логический ноль) устанавливается режим непрерывной генерации импульсов.
В режиме непрерывной генерации импульсов устройство работает следующим образом.
На вход элемента 2 задержки, тактовый вход регистра 4 сдвига, тактовый вход регистра 5, являющийся входом опорной частоты, поступают импульсы опорной частоты с шины 14 тактовых импульсов (фиг.2а). После элемента 2 задержки (фиг.26) импульсы поступают на счетчик 1 и элемент И
10. Счетчик 1 и регистр 4 срабатывают по отрицательному фронту импульса (срезу), регистры 5 и 7 - по положительному фронту. Счетчик 1 осуществляет деление опорной частоты в К раз. Информация с выхода счетчика 1 поступает на вход селектора-мультиплексора 9. Выход счетчика 1 имеет N разрядов. Каждый разряд выхода счетчика 1 соединен с соответствующим разрядом входа селектора-мультиплексора 9.
Счетчик 1 осуществляет деление сигналов опорной частоты. На первом разряде выхода счетчика 1 имеется последовательность импульсов с частотой в К{ раз меньше, чем на его входе, на втором разряде выхода счетчика 1 имеется последовательность импульсов с частотой в К2 раз меньше, чем на его входе и^т.д., на последнем разряде счетчика 1 имеется последо5 вательность импульсов с частотой в Kj раз меньше, чем на входе счетчика
1. Между коэффициентами деления имеется соотношение К< < < ... < Кв.
Счетчик 1 обладает запаздыванием на срабатывание по сравнению с регистром 4, т.е. имеющаяся задержка от прихода импульса на вход элемента 2 задержки до изменения сигналов на выходах счетчика 1 обеспечивает надежное срабатывание регистра 4.
Селектор-мультиплексор 9 осуществляет коммутацию сигналов с каждого разряда выхода счетчика 1 на вход регистра 4, чем обеспечивается управление периодом следования импульсов на выходной шине (фиг.2г). Выбор входной (информационной) линии селектора-мультиплексора 9 производится кодом, поступающим на его управляющие входы с выхода регистра 7.
Регистр 7. хранит код, который управляет коммутацией информации с входных линий селектора-мультиплексора 9 на его выход. Информация на выходе селектора-мультиплексора 9 предназначена для управления формированием вложенных последовательностей импульсов, формирование останова счетчика 1 при работе в режиме одиночного запуска и осуществления надежного пуска при включении устройства.
Информация с выхода селекторамультиплексора 9 поступает на С-вход D-триггера 6, последовательный вход данных регистра 4, управляющий вход селектора-мультиплексора 3 и С-вход D-триггера 12. Регистр 4 выполняет запись информации, присутствующей на последовательном входе данных. Эта запись выполняется по срезу импульса опорной частоты на шине 14 тактовых импульсов. Информация на первом выходе регистра 4 изменяется с задержкой на один такт опорной частоты по отношению к последовательному входу данных, информация на втором выходе регистра 4 изменяется с задержкой на два такта и т.д., информация на Р-м выходе регистра 4 изменяется с задержкой на Р тактов (фиг.2д,з). Между коэффициентом деления счетчика 1 и числом выходов регистра 4 должно соблюдаться соотношение 3 < Ρέ К,.
Р-канальный селектор-мультиплексор 3 коммутирует информацию из двух направлений в одно направление. Первое направление образуется путем коммутации информации с выходов регист5 ра 4 на входы регистра 5 в прямом коде (т.е. младший разряд на младший разряд и т.д., старший разряд на стар ший разряд). Второе направление образуется путем коммутации информации с 10 выходов регистра 4 на входы регистра в обратном порядке (старший разряд на младший разряд и т.д., младший разряд регистра 4 на старший разряд регистра 5) через селектор-мульти15 плексор 3 (фиг,2и-м).
Для этого на первую группу входов селектора-мультиплексора 3 поступает информация таким образом, что первый выход регистра 4 коммутируется на первый вход первой группы входов селектора-мультиплексора 3, второй выход регистра 4 коммутируется на второй вход селектора-мультиплексора 3 и т.д., Р-й выход регистра 4 ком- мутируется на Р-й вход селекторамультиплексора 3, на вторую группу входов селектора-мультиплексора 3 поступает информация из регистра 4 в обратном порядке, т.е. Р-й выход регистра 4 коммутируется на первый вход второй группы входов селекторамультиплексора 3, (Р-1)-й выход регистра 4 коммутируется на второй вход селектора-мультиплексора 3 и
т.д. Первый выход регистра 4 коммутируется на Р-й вход селектора-мультиплексора 3- Если на выходе, селектора-мультиплексора 9 присутствует нулевая информация, то в первый, вто.0 рой, ..., Р-й выходные каналы селектора-мультиплексора 3 поступает информация с первого, второго, ..., . Р-го выходов регистра 4. Если на выходе селектора-мультиплексора 9 при45 сутствует единичная информация, то в первый, второй, ..., Р-й выходные каналы селектора-мультиплексора 3 поступает информация с Р-го (Р-1)-го, ..., первого выходов регистра 4.
За счет управления мультиплексором 9 перекоммутацией информации селектором-муЛьтиплексором 3 на выходах селектора-мультиплексора 3 присутствует вложенная последовательность импуль55 сов.
Информация с выходных каналов селектора-мультиплексора 3 параллельным кодом поступает на Р входов параллельных данных регистра 5. Запись информации параллельным кодом в выходной регистр 5 производится по переднему фронту импульса на тактовом входе регистра 5, чем исключаются помехи в сигналах выходной шины 20 (фиг.2а-с), вызванные особенностями -.работы селекторов-мультиплексоров 3.
D-триггер 6 обеспечивает формирование устойчивой временной диаграммы после подачи сигнала Включено, При отсутствии этого сигнала на входной шине 16 D-триггер 6 и счетчик 1 находятся в нулевом состоянии, на вход Установка нуля регистра 5 с выхода D-триггера 6 поступает сигнал Установка нуля, с инверсного выхода Dтриггера 6 через элемент ИЛИ 13 на Р~вход D-триггера 12 поступает сигнал обнуления. После прихода сигнала Включено на входную шину 16 (высоким уровнем) разрешается работа счетчика 1 и установка D-триггера 6. Счетчик 1 выполняет деление импульсов опорной частоты с шины 14 тактовых импульсов. С R-входа (входа установки нуля) D-триггера 6 снимается сигнал Установка нуля, а на его D-вход подается сигнал высокого уровня, с входа установки нуля регистра 7 снимается сигнал обнуления. На С-вход D-триггера 6 подается сигнал с выхода селектора-мультиплексора 9. По переднему фронту сигнала на С-входе D-триггера 6 он устанавливается в единичное состояние, при этом разрешается работа регистра 5 и Dтриггера 12. .На выходных шинах 20 формируются импульсы.
В режиме непрерывной генерации импульсов изменение частоты генерации происходит следующим образом.
На шину 15 кода выставляется код частоты, затем на шину 17 записи подается сигнал высокого уровня. Этим разрешается установка D-триггера 12, на его D-вход (данных) через элемент ИЛИ 11 подается сигнал высокого уровня. Этим обеспечивается надежное завершение последнего формируемого импульса старой частоты. По срезу импульса на выходе селектора-мультиплексора 9 D-триггер 12 установится в единичное состояние, по фронту импульса на его выходе в регистр 7 будет записан код новой частоты, а счетчик импульсов 1 будет сброшен. В результате обнуления счетчика 1 импульсов при переходе на более низ10 кую частоту следования импульсов на выходных шинах 20 будет исключено появление отдельных импульсных помех. На шине 21 признака появляется сигнал высокого уровня, свидетельствующий о записи кода, а на входе’ элемента И 10 появляется сигнал высокого уровня, разрешающий сброс Dтриггера 12. Затем формируется сигнал сброса высоким уровнем на шине 19 сброса, при появлении импульса на выходе элемента 2 задержки на выходе элемента И 10 появляется импульс, который через элемент ИЛИ 13 поступает на R-вход D-триггера 12 и обнуляет его. При этом разрешается работа счетчика 1, на выходных шинах 20 формируется последовательность импульсов с новой частотой. Таким образом, при смене частоты происходит останов генерации и асинхронный запуск по сигналу на шине сброса. *
В режим одиночного запуска - одиночной генерации групп вложенных импульсов устройство переводится путем подачи сигнала высоким уровнем на шину 18 режима. При этом на D-вход Dтриггера 12 непрерывно подается сигнал высокого уровня, обеспечивающий установку D-триггера 12 в единичное состояние по срезу каждого импульса на выходе селектора-мультиплексора 9. При установке D-триггера 12 обнуляется счетчик 1, на шине 21 признака появляется сигнал высокого уровня, свидетельствующий о записи кода,, а на входе элемента И 10 появляется сигнал высокого уровня, разрешающий сброс D-триггера 12. Для формирования следующей группы вложенных импульсов на выходных шинах 20 формируется сигнал сброса высоким уровнем на шине 19 сброса, при появлении импульса на выходе элемента 2 задержки на выходе элемента И 10 появляется импульс, который через элемент ИЛИ 13 поступает на R-вход D-триггера 12 и обнуляет его. При этом разрешается работа счетчика 1, на выходных шинах 20 формируется группа вложенных импульсов и вновь устанавливается D-триггер 12 и т.д.
Смена частоты следования импульсов на выходных шинах 20 в режиме одиночной генерации групп вложенных импульсов выполняется аналогично смене частоты следования импульсов в режиме непрерывной генерации импульсов.
вательность импульсов с частотой в Кg раз меньше, чем на входе счетчика
1. Между коэффициентами деления имеется соотношение К< < < ... К3.
Счетчик 1 обладает запаздыванием на срабатывание по сравнению с регистром 4, т.е. имеющаяся задержка от прихода импульса на вход элемента 2 задержки до изменения сигналов на выходах счетчика 1 обеспечивает надежное срабатывание регистра 4.
Селектор-мультиплексор 9 осуществляет коммутацию сигналов с каждого разряда выхода счетчика 1 на вход регистра 4, чем обеспечивается управление периодом следования импульсов на выходной шине (фиг.2г). Выбор входной (информационной) линии селектора-мультиплексора 9 производится кодом, поступающим на его управляющие входы с выхода регистра 7.
Регистр 7. хранит код, который управляет коммутацией информации с входных линий селектора-мультиплексора 9 на его выход. Информация на выходе селектора-мультиплексора 9 предна'значена для управления формированием вложенных последовательностей импульсов, формирование останова счетчика 1 при работе в режиме одиночного запуска и осуществления надежного пуска при включении устройства.
Информация с выхода селекторамультиплексора 9 поступает на С-вход D-триггера 6, последовательный вход данных регистра 4, управляющий вход селектора-мультиплексора 3 и С-вход D-триггера 12. Регистр 4 выполняет запись информации, присутствующей на последовательном входе данных. Эта запись выполняется по срезу импульса опорной частоты на шине 14 тактовых импульсов. Информация на первом выходе регистра 4 изменяется с задержкой на один такт опорной частоты по отношению к последовательному входу данных, информация на втором выходе регистра 4 изменяется с задержкой на два такта и т.д., информация на Р-м выходе регистра 4 изменяется с задержкой на Р тактов (фиг.2д,з). Между коэффициентом К; деления счетчика 1 и числом выходов регистра 4 должно соблюдаться соотношение 3 <· Р
Р-канальный селектор-мультиплексор 3 коммутирует информацию из двух направлений в одно направление. Первое направление образуется путем коммутации информации с выходов регист5 ра 4 на входы регистра 5 в прямом коде (т.е. младший разряд на младший разряд и т.д., старший разряд на стар ший разряд) . Второе направление образуется путем коммутации информации с выходов регистра 4 на входы регистра 5 в обратном порядке (старший разряд на младший разряд и т.д., младший разряд регистра 4 на старший разряд регистра 5) через селектор-мульти15 плексор 3 (фиг,2.и-м).
Для этого на первую группу входов селектора-мультиплексора 3 поступает информация таким образом, что первый выход регистра 4 коммутируется на первый вход первой группы входов селектора-мультиплексора 3, второй выход регистра 4 коммутируется на второй вход селектора-мультиплексора 3 и т.д., Р-й выход регистра 4 ком25 мутируется на Р-й вход селекторамультиплексора 3, на вторую группу входов селектора-мультиплексора 3 поступает информация из регистра 4 в обратном порядке, т.е. Р-й выход регистра 4 коммутируется на первый вход второй группы входов селекторамультиплексора 3, (Р-1)-й выход регистра 4 коммутируется на второй вход селектора-мультиплексора 3 и
т.д. Первый выход регистра 4 коммутируется на Р-й вход селектора-мультиплексора 3. Если на выходе селектора-мультиплексора 9 присутствует нулевая информация, то в первый, вто10 рой, ..., Р-й выходные каналы селектора-мультиплексора 3 поступает информация с первого, второго, ..., . Р-го выходов регистра 4. Если на выходе селектора-мультиплексора 9 при45 сутствует единичная информация, то в первый, второй, ..., Р-й выходные каналы селектора-мультиплексора 3 поступает информация с Р-го (P-l)-ro, ..., первого выходов регистра 4.
За счет управления мультиплексором 9 перекоммутацией информации селектором-мультиплексором 3 на выходах селектора-мультиплексора 3 присутствует вложенная последовательность импуль55 сов.
Информация с выходных каналов селектора-мультиплексора 3 параллельным кодом поступает на Р входов параллельных данных регистра 5. Запись информации параллельным кодом в выходной регистр 5 производится по переднему фронту импульса на тактовом входе регистра 5, чем исключаются помехи в сигналах выходной шины 20 (фиг.2а-с), вызванные особенностями работы селекторов-мультиплексоров 3.
D-триггер 6 обеспечивает формирование устойчивой временной диаграммы после подачи сигнала Включено. При отсутствии этого сигнала на входной Шине 16 D-триггер ’6 и счетчик 1 находятся в нулевом состоянии, на вход Установка нуля регистра 5 с выхода D-триггера 6 поступает сигнал Установка нуля, с инверсного выхода Dтриггера 6 через элемент ИЛИ 13 на Р-вход D-триггера 12 поступает сигнал обнуления. После прихода сигнала Включено на входную шину 16 (высоким уровнем) разрешается работа счетчика 1 и установка D-триггера 6. Счетчик 1 выполняет деление импульсов опорной частоты с шины 14 тактовых импульсов. С R-входа (входа установки нуля) D-триггера 6 снимается сигнал Установка нуля, а на его D-вход подается сигнал высокого уровня, с входа установки нуля регистра 7 снимается сигнал обнуления. На С-вход D-триггера 6 подается сигнал с выхода селектора-мультиплексора 9. По переднему фронту сигнала на С-входе D-триггера 6 он устанавливается в единичное состояние, при этом разрешается работа регистра 5 и Dтриггера 12, На выходных шинах 20 формируются импульсы.
В режиме непрерывной генерации импульсов изменение частоты генерации происходит следующим образом.
На шину 15 кода выставляется код частоты, затем на шину 17 записи подается сигнал высокого уровня. Этим разрешается установка D-триггера 12, на его D-вход (данных) через элемент ИЛИ 11 подается сигнал высокого уровня. Этим обеспечивается надежное завершение последнего формируемого импульса старой частоты. По срезу импульса на выходе селектора-мультиплексора 9 D-триггер 12 установится в единичное состояние, по фронту импульса на его выходе в регистр 7 будет записан код новой частоты, а счетчик импульсов 1 будет сброшен. В результате обнуления счетчика 1 импульсов при переходе на более низкую частоту следования импульсов на выходных шинах 20 будет исключено появление отдельных импульсных помех. На шине 21 признака появляется сигнал высокого уровня, свидетельствующий о записи кода, а на входе’ элемента И 10 появляется сигнал высокого уровня, разрешающий сброс Dтриггера 12. Затем формируется сигнал сброса высоким уровнем на шине 19 сброса, при появлении импульса на выходе элемента 2 задержки на выходе элемента И 10 появляется импульс, который через элемент ИЛИ 13 поступает на R-вход D-триггера 12 и обнуляет его. При этом разрешается работа счетчика 1, на выходных шинах 20 формируется последовательность импульсов с новой частотой. Таким образом, при смене частоты происходит останов генерации и асинхронный запуск по сигналу на шине сброса. *
В режим одиночного запуска - одиночной генерации групп вложенных импульсов устройство переводится путем подачи сигнала высоким уровнем на шину 18 режима. При этом на D-вход Dтриггера 12 непрерывно подается сигнал высокого уровня, обеспечивающий установку D-триггера 12 в единичное состояние по срезу каждого импульса на выходе селектора-мультиплексора 9. При установке D-триггера 12 обнуляется счетчик 1, на шине 21 признака появляется сигнал высокого уровня, свидетельствующий о записи кода,, а на входе элемента И 10 появляется сигнал высокого уровня, разрешающий сброс D-триггера 12. Для формирования следующей группы вложенных импульсов на выходных шинах 20 формируется сигнал сброса высоким уровнем на шине 19 сброса, при появлении импульса на выходе элемента 2 задержки на выходе элемента И 10 появляется импульс, который через элемент ИЛИ 13 поступает на R-вход D-триггера 12 и обнуляет его. При этом разрешается работа счетчика 1, на выходных шинах 20 формируется группа вложенных импульсов и вновь устанавливается D-триггер 12 и т.д.
Смена частоты следования импульсов на выходных шинах 20 в режиме одиночной генерации групп вложенных импульсов выполняется аналогично смене частоты следования импульсов в режиме непрерывной генерации импульсов.
1552360 10

Claims (1)

  1. Формула изобретения
    Многофазный тактовый генератор, содержащий счетчик, тактовый вход ко- 5 торого через элемент задержки соединен с тактовыми входами регистра сдвига и первого регистра, входы которого соединены с соответствующими выходами первого селектора-мульти- ю плексора, входы которого соединены соответствующим образом с выходами регистра сдвига, вход сброса первого регистра соединен с прямым выходом первого D-триггера, вход сброса и ,5 D-вход которого объединены и соединены с первым входом сброса счетчика, отличающийся тем, что, . с целью расширения функциональных возможностей, в него введены второй 20 регистр, первый, второй элементы И, второй селектор-мультиплексор, первый, второй элементы ИЛИ, второй Dтриггер, причем выход второго селектора-мультиплексора соединен с вхо- 25 дом регистра сдвига, с входом управления первого селектора-мультиплексо ра и с тактовыми входами первого и второго D-триггеров, инверсный выход первого D-триггера соединен с первым входом первого элемента ИЛИ, выход которого соединен с входом сброса второго D-триггера, прямой выход которого соединен с вторым входом сброса счетчика и с первыми входами первого, второго элементов И, выход второго элемента И соединен с вторым входом первого элемента ИЛИ, выходы счетчика соединены' с соответствующими входами второго селектора-мультиплексора, входы управления которого соединены с выходами второго регистра , вход сброса которого соединен с первым входом сброса счетчика, вход разрешения записи второго регистра соединен с выходом первого элемента И, второй вход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с D-входом второго D-триггера, второй вход второго элемента И соединен с выходом элемента задержки.
    фиг. 2
SU874325120A 1987-11-06 1987-11-06 Многофазный тактовый генератор SU1552360A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874325120A SU1552360A1 (ru) 1987-11-06 1987-11-06 Многофазный тактовый генератор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874325120A SU1552360A1 (ru) 1987-11-06 1987-11-06 Многофазный тактовый генератор

Publications (1)

Publication Number Publication Date
SU1552360A1 true SU1552360A1 (ru) 1990-03-23

Family

ID=21335060

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874325120A SU1552360A1 (ru) 1987-11-06 1987-11-06 Многофазный тактовый генератор

Country Status (1)

Country Link
SU (1) SU1552360A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № , кл. Н 03 К ЗМ, 12.09.84. *

Similar Documents

Publication Publication Date Title
SU1552360A1 (ru) Многофазный тактовый генератор
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
RU1815652C (ru) Коррел ционное устройство
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU1689953A1 (ru) Устройство дл резервировани генератора
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU1091159A1 (ru) Устройство управлени
SU809132A1 (ru) Устройство дл синхронизации вычис-лиТЕльНОй СиСТЕМы
SU1218455A1 (ru) Формирователь импульсов
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1539973A1 (ru) Формирователь импульсных последовательностей
SU1050114A1 (ru) Распределитель импульсов
SU1381509A1 (ru) Устройство дл контрол логических блоков
SU1175020A1 (ru) Устройство регулируемой задержки
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1758646A1 (ru) Трехканальное резервированное устройство дл приема и передачи информации
SU1182696A1 (ru) Мажоритарно-резервированное устройство
SU1506435A1 (ru) Цифровой измеритель отношени временных интервалов
RU1820385C (ru) Устройство дл мажоритарного выбора асинхронных сигналов
RU1791806C (ru) Генератор синхросигналов
SU1188846A1 (ru) Умножитель частоты следовани импульсов
SU1578714A1 (ru) Генератор тестов
SU1629969A1 (ru) Устройство дл формировани импульсов
SU1109803A1 (ru) Блок формировани тактирующих сигналов дл доменного запоминающего устройства
SU1264315A1 (ru) Многофазный генератор тактовый