SU1550605A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1550605A1 SU1550605A1 SU874281528A SU4281528A SU1550605A1 SU 1550605 A1 SU1550605 A1 SU 1550605A1 SU 874281528 A SU874281528 A SU 874281528A SU 4281528 A SU4281528 A SU 4281528A SU 1550605 A1 SU1550605 A1 SU 1550605A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- base
- resistor
- emitter
- collector
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в устройствах вычислительной техники. Цель изобретени - расширение области применени - достигаетс путем уменьшени задержек включени и выключени формировател при одновременном обеспечении стабильности их значений. При подаче входного сигнала открываетс N-P-N-транзистор 2, обеспечива протекание тока P-N-P-транзистора 3, шунтирующего резистор 6. Происходит включение P-N-P-транзисторов 4, 5 и повышаетс потенциал на выходной клемме формировател . По мере его увеличени уменьшаетс шунтирующее действие P-N-P-транзистора 3 и уменьшаетс ток P-N-P-транзисторов 4, 5. При установившемс выходном уровне P-N-P-тр 4 находитс на границе насыщени , поэтому его выключение происходит значительно быстрее. 1 ил.
Description
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники.
Цель изобретения - расширение об- $ ласти применения за счет уменьшения задержек включения и выключения формирователя при одновременном обеспечении стабильности их значений.
На чертеже представлена принципиальная схема предлагаемого формирователя.
Формирователь импульсов содержит транзисторы 1 и 2 n-p-n-типа проводимости, транзисторы 3-5 p-n-p-типа проводимости, резисторы 6-11.
Эмиттер п-р-п-транзистора 1 соединен с входной клеммой формирователя, база через резистор 9 соединена с шиной питания, коллектор соеди- jo нен с базой п-р-п-транзистора 2, эмиттер которого соединен с общей шиной, коллектор соединен с коллектором р-п-р-транзистора 3 и через резистор 6 соединен с эмиттером р-п-р-транзис- 25 тора 3 и базой р-п-р-транзистора 4, эмиттер которого соединен с базой р-п-р-транзистора 5 и через резистор 8 соединен с эмиттером р-п-р-транзистора 5 и шиной питания, база р-п-ртранзистора 4 соединена через резисгор 10 с шиной питания, база р-п-ртранзистора 3 через резистор 7 соединена с выходной клеммой φopмиpoвaτeля^ коллекторы р-п-р-транзисторов 4 и 5 соединены с выходной клеммой формиро- 35 вателя и через резистор 11 соединены с общей шиной.
Устройство работает следующим образом.
При подаче на входную шину формиро·40 вателя положительного импульса транзистор 1 переходит в инверсный режим работы, обеспечивая быстрое запитывание базы транзистора 2 током от источника питания через резистор 9 и 45 переход коллектор - база транзистора 1, транзистор 2 открывается, замыкая коллектор транзистора 3 на общую шину. Транзистор 3 включается и шунтирует своим переходом коллектор - эмит-50 тер резистор 6, обеспечивая в этот момент протекание большого тока от источника питания через резистор 10 и переход коллектор - эмиттер транзисторов 2 и 3 на общую шину, что при- 55 водит к быстрому появлению необходимого смещения на переходе база - эмит· тер транзистора 4. Транзисторы 4 и 5, представляющие собой составной транзистор, включаются, формируя на выходной клемме вершину прямоугольного импульса, что приводит к выключению транзистора 3 и расшунтированию резистора 6 из-за выравнивания потенциалов базы и коллектора транзистора 4, переходящего в режим насыщения. В установившемся режиме работы формирователя резистор 6 обеспечивает необходимое значение тока базы транзистора 4.
При снятии входного сигнала транзистор 1 выходит из инверсного режима работы, ток его базы через переход база - эмиттер и внутренее сопротивление источника сигнала ответвляется на общую шину, обесточивая тем самым цепь базы транзистора 2, что приводит к выключению транзистора 2 и обесточиванию цепи базы транзистора 4, который при этом выключается вместе с транзистором 5 и обесточивает цепь нагрузки.
Claims (1)
- Формула изобретенияФормирователь импульсов, содержащий первый, второй и третий транзисторы p-n-p-типа.проводимости, первый, второй, третий и четвертый резисторы, эмиттер первого р-п-ртранзистора соединен с шиной питания и через первый резистор - с эмиттером второго р-п-р-транзистора, коллектор 'первого р-п-р-транзистора соединен с выходной клеммой формирователя и через второй резистор - с общей шиной, база второго р-п-р-транзистора соединена с первыми выводами третьего и четвертого резисторов, отличающийся тем, что, с целью расширения области применения за счет уменьшения задержек включения и выключения формирователя при одновременном обеспечении стабильности их значений, в формирователь введены два транзистора п-р-п-типа проводимости, пятый и шестой резисторы, эмиттер первого п-р-п-транзистора соединен с входной клеммой формирователя, база через пятый резистор соединена с шиной питания, коллектор соединен с базой второго п-р-п-транзистора, эмиттер которого соединен с общей шиной, коллектор соединен с коллектором третьего р-п-р-транзистора и вторым выводом третьего резистора, второй вывод четвертого резистора соединен с шиной’ питания, эмиттер третьего р-п-ртранзистора соединен с базой второго р-п-р-транзистора, база третьего р-п-р-транзистора через шестой резистор соединена с выходной клеммой формирователя, коллектор второго р-п-р-транзистора соединен с коллектором первого р-п-р-транзистора, база первого р-п-р-транзистора соединена с эмиттером второго р-п-р-транзистора.I Составитель В.Бутин
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874281528A SU1550605A1 (ru) | 1987-07-10 | 1987-07-10 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874281528A SU1550605A1 (ru) | 1987-07-10 | 1987-07-10 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1550605A1 true SU1550605A1 (ru) | 1990-03-15 |
Family
ID=21318414
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874281528A SU1550605A1 (ru) | 1987-07-10 | 1987-07-10 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1550605A1 (ru) |
-
1987
- 1987-07-10 SU SU874281528A patent/SU1550605A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 307505, кл. Н 03 К 5/01, 19&9. Авторское свидетельство СССР № 683001, кл. Н 03 К 5/01, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900013509A (ko) | 온도보상회로 | |
NO933658D0 (no) | Elektrisk spenningsomvandler | |
SU1550605A1 (ru) | Формирователь импульсов | |
JPS5951178B2 (ja) | パルス信号制御回路 | |
SE7700465L (sv) | Forsterkaranordning | |
SU1198486A1 (ru) | Импульсный стабилизатор посто нного напр жени | |
SU1626307A1 (ru) | Формирователь импульсов | |
SU1721807A1 (ru) | Формирователь импульсов | |
KR940020691A (ko) | 집적 회로 증폭기(integrated circuit amplifiers) | |
JPS62253216A (ja) | 出力電流駆動回路 | |
KR960005617A (ko) | 고입력 임피던스 회로 및 반도체 장치 | |
SU1083340A1 (ru) | Усилитель мощности | |
SU613482A1 (ru) | Транзисторный усилитель мощности | |
SU1637003A1 (ru) | Формирователь импульсов | |
SU1550581A1 (ru) | Устройство дл формировани разр дных токов записи | |
SU418976A1 (ru) | ||
JPS61224727A (ja) | 出力回路 | |
JPH01305609A (ja) | 出力回路 | |
KR900004095A (ko) | 전류 증폭기 | |
JPH0793567B2 (ja) | 電流切換型論理回路の定電流源制御用電源回路 | |
SU471640A1 (ru) | Источник тока | |
JPH01115205A (ja) | 最大値出力回路 | |
JPS6127210Y2 (ru) | ||
SU587598A1 (ru) | Импульсный усилитель | |
SU440742A1 (ru) | Устройство дл переключени корректора частоты |