SU1456994A1 - Программатор дл посто нных запоминающих устройств - Google Patents
Программатор дл посто нных запоминающих устройств Download PDFInfo
- Publication number
- SU1456994A1 SU1456994A1 SU874192477A SU4192477A SU1456994A1 SU 1456994 A1 SU1456994 A1 SU 1456994A1 SU 874192477 A SU874192477 A SU 874192477A SU 4192477 A SU4192477 A SU 4192477A SU 1456994 A1 SU1456994 A1 SU 1456994A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- inputs
- block
- adapter
- address
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл программировани ПЗУ с совмещенной шиной Адрес/данные. Программатор содержит адаптер 1, регистры адреса 2 и данных 4, блок 3 управлени , программируемый источник 5 питани , блок 6 пам ти временных диаграмм, блок 7 ключей. 2 ил.
Description
ОД
о
со 4
L.
Фие.1
25
Изобретение относитс к вычисли- ельной технике и может быть испольовано дл записи информации в прогаммируете посто нные запоминающие 5 стройства (ГОУ),
Цель изобретени - расширение ункциональных возможностей устройства за счет оперативного изменени рограммировани дл новых типов ЭВМ,10
На фиг,I приведена структурна схема программатора; на фиг,2 --структурна схема блока пам ти временных иаграмм,
Программатор ГОУ содержит адаптер 15 1, регистр 2 адреса, блок 3 управлени , регистр 4 данных, програмируе- мый источник 5 питани , блок 6 пам ти временных диаграмм, блок 7 ключей. Блок 6 пам ти временных диаграмм со- 20 держит генератор 8, делитель 9 с про- гpaммиpye ым коэффициентом делени , регистр 10 хранени с переменным коэффициентом делени , гфограммируемлй таймер 11, блок 12 запуска, блок 13 оперативной пам ти.
Программатор работает следующим образом.
Из микроэвм через адаптер I в блок 6 пам ти записываетс программа 30 программировани конкретной микро- схекы, установленной посредством разъема на плате 8. В блок 5 программируемого источника питани по сигналу от блока 3 управлени записыва- 35 етс код, устанавливающий необходимые напр жени программировани , В регистр .2 адреса записываетс адрес программируемой чейки, В регистр 4 данных записываютс данные, подлежа- 40 щие программированию в ПЗУ, Обмен информацией между микроЭВМ и блоками программатора проиг-водитс при помощи блока 3 управлени . После занесени в программатор всей предваритель-45 ной информации из микроЭВМ блоком 3 управлени выдаетс команда запуска программы, записанной в блоке 6 пам т ти, В соответствии с временной диаграммой программировани на микросхе- JQ му ПЗУ подаетс адрес чейки из регистра 2 адреса, программируемые данные из регистра 4 данных и высоковольтные импульсы программировани 2 из программируемого источника 5 пи- 55 тани через ключи блока 7, При этом перед, программированием конкретной микросхем ПЗУ из обслуживающей программы заноситс в регистр 10 блока
5
0
5 0
30 35 40 45 JQ 55
6 необходи№1й коэф(|ициент делител исходной частоты генератора 8, Это нужно дл различнрй дискретизации частоты при формировании временных диаграмм в диапазоне 0,1 - 10 мкс (дл прораммировани различных типов микросхем ПЗУ), В блок 6 записываетс программа временной диаграмм 1, В програмируе1 1Й таймер I 1 заноситс код необходим)1х временных задержек в соответствии с частотой дискретизации . После этого происходит запуск таймера 11 по сигналу от микроЭВМ, который включает блок 12, Информаци с выхода блока 13 управл ет силовыми ключами блока 7 и выдачей информации с регистров 2 и 4,
Длительность интервалов временной диаграммы формируетс с помощью программируемого таймера 11, который на заданное врем блокирует прохождение тактовой частоты дл считывани оперативной пам ти. Блок 12 запуска содержит триггер признака программирог вани , который устанавливаетс при запуске блока оперативной пам ти и переключаетс обратно по окончании цикла программировани по сигналу с таймера 11,
По окончании цикла программировав ни управление снова передаетс мик- роЭВМ, Следугаций цикл программировани начинаетс после записи новых значений в регистры 2 и 4 адреса и данных. Информаци с выхода этих регистров передаетс на программируемую микросхему только по сигналам с выхода блока 6. пам ти, т,е, по программе . Это дает возможность программировать микросхему ПЗУ с совмещенной шиной Адрес/данные,
Формул а изобрет-ени
Программатор дл посто нных запоминающих устройств, содержащий адаптер, регистры адреса и данных, блок ключей, программируе14)1й источник питани , блок управлени , блок пам ти временных диаграмм, состо щий из генератора и таймера, перва и втора группа входов адаптера вл ютс входами программатора, перва группа выходов адаптера соединена с информационными входами регистров адреса и данных, и программируемого источника питани и таймера, втора группа выходов адаптера соединена с входами задани режима блока управФаг .2
Claims (1)
- Формула изобретения45 Программатор для постоянных запоминающих устройств, содержащий адаптер, регистры адреса и данных, блок ключей, программируем^ источник питания, блок управления, блок 50 памяти временных диаграмм, состоящий из генератора и таймера, первая и вторая группа входов адаптера являются входами программатора, первая группа выходов адаптера соединена с55 информационными входами регистров адреса и данных, и программируемого источника питания и таймера, вторая группа выходов адаптера соединена с входами задания режима блока управ1456994 ления, выходы регистров адреса и данных являются информационными выходами программатора, выходы программируемого источника питания соединены с , первой группой входов блока ключей, выходы которого являются выходами программатора, первый выход блока уп• рявления соединён с входом синхронизации адаптера, второй, четвертый, 1 пятый и шестой выходы - с входами управления записью регистров адреса и ' таймера, регистра данных и программируемого источника питания соответственно, отличающийся тем, 1 что, с целью расширения функциональных возможностей за счет оперативно. го изменения программирования для новых типов микросхем, в программатор введены делитель, регистр хране- 2 ния, блок запуска и блок оперативной памяти, причем выход генератора соединен с тактовым входом делителя, входы задания коэффициента деления которого соединены с информационными выходами регистра хранения, выход, делителя соединен с тактовым входом блока запуска, входы задания режима которого соединены с выходами таймера, выход блока запуска соединен с управляющими входами блока оперативной памяти, вход управления записью которого соединен с седьмом выходом блока управления, а информационные входы - с первой группой выходов адаптера, первый, второй, третий и четвертый выходы блока оперативной памяти соединены с вторыми входами блока ключей, пятый и шестой выход блока оперативной памяти соединены с входами управления чтением регистр ров адреса и данных, третий вход блока управления соединен с входом управления записью регистра хранения, информационные входы которого соединены с первой группой выходов ад ап-, тера.Фиг.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874192477A SU1456994A1 (ru) | 1987-01-09 | 1987-01-09 | Программатор дл посто нных запоминающих устройств |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874192477A SU1456994A1 (ru) | 1987-01-09 | 1987-01-09 | Программатор дл посто нных запоминающих устройств |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1456994A1 true SU1456994A1 (ru) | 1989-02-07 |
Family
ID=21284776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874192477A SU1456994A1 (ru) | 1987-01-09 | 1987-01-09 | Программатор дл посто нных запоминающих устройств |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1456994A1 (ru) |
-
1987
- 1987-01-09 SU SU874192477A patent/SU1456994A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1134964, кл. G 11 С 7/00, 1982. Лукь нов Д.А. Схемотехника универсальных программаторов ПЗУ. - Микро-, процессорные средства и системл, 1985, № 3, с.84-88, рис.1. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW368656B (en) | Semiconductor memory device using asynchronous signal | |
SU1456994A1 (ru) | Программатор дл посто нных запоминающих устройств | |
SU1541669A1 (ru) | Программатор | |
RU2047920C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
SU1564689A1 (ru) | Устройство дл программировани микросхем посто нной пам ти | |
RU2047918C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
SU1501160A1 (ru) | Устройство дл контрол доменной пам ти | |
AU643512B2 (en) | A sequencer for generating binary output signals | |
SU1513514A1 (ru) | Формирователь импульсных последовательностей дл контрол запоминающих модулей на цилиндрических магнитных доменах | |
SU1327110A1 (ru) | Устройство дл задани тестов | |
SU1379785A1 (ru) | Устройство дл формировани тестовых воздействий | |
JPS5538604A (en) | Memory device | |
SU1417015A1 (ru) | Устройство ввода информации | |
SU1364093A1 (ru) | Аналоговое запоминающее устройство | |
SU1442990A1 (ru) | Устройство дл адресации пам ти | |
SU712943A1 (ru) | Устройство дл управлени чейкой регистра | |
SU1274127A1 (ru) | Генератор импульсов | |
SU1571786A1 (ru) | Датчик испытательных текстов | |
SU1478193A1 (ru) | Перепрограммируемое устройство дл микропрограммного управлени | |
SU1098002A1 (ru) | Устройство управлени обращением к пам ти | |
SU1647922A1 (ru) | Многоканальный временной коммутатор | |
SU1509908A1 (ru) | Устройство дл контрол ЦВМ | |
SU1238068A1 (ru) | Генератор многомерных случайных величин | |
SU869000A1 (ru) | Программируемый генератор импульсов | |
SU1113845A1 (ru) | Устройство дл цифровой магнитной записи |