SU1425694A1 - Адаптер канал-канал - Google Patents

Адаптер канал-канал Download PDF

Info

Publication number
SU1425694A1
SU1425694A1 SU874209537A SU4209537A SU1425694A1 SU 1425694 A1 SU1425694 A1 SU 1425694A1 SU 874209537 A SU874209537 A SU 874209537A SU 4209537 A SU4209537 A SU 4209537A SU 1425694 A1 SU1425694 A1 SU 1425694A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
outputs
adapter
elements
Prior art date
Application number
SU874209537A
Other languages
English (en)
Inventor
Вера Рэмовна Михайлова
Сергей Олегович Попов
Константин Дальвиевич Шагов
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU874209537A priority Critical patent/SU1425694A1/ru
Application granted granted Critical
Publication of SU1425694A1 publication Critical patent/SU1425694A1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/17Interprocessor communication using an input/output type connection, e.g. channel, I/O port

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах. Цель изобретени  - повышение производительности адаптера за счет непосредственной асинхронной передачи управл ющих и информационных сигналов из канала в канал путем введени  в адаптер, содержащий два по- луадаптера 1, 2 и блок 7 микропрограммного управлени , блока 8 коммутации обмена и сокращени  времени реакции адаптера на сбои путем введени  таймера 9. 2 з.п. ф-лы, 7 ил.

Description

ф1/г.
Изобретение относитс  к вычислительной технике и может быть использовано как системное устройство дл  св зи цифровых вычислительных машин в многомашинном вычислительном комплексе .
Целью изобретени   вл етс  повышение производительности адаптера за счет непосредственной асинхронной передачи управл ющих и информационных сигналов из канала в канал путем введени  блока коммз тации обмена и за счет новой организации св зей в адаптере и сокращени  времени реакции адаптера на сбойные ситуации путем введени , таймера.
На фиг, 1 представлен адаптер канал-канал; на фиг 2 - блок микропрограммного з правлени ; на фиг.З - таймер; на фиг, 4 - блок коммутации обмена; на фиг,, 5 - схема формировани  адреса микрокоманду на фиг 6 - временна  диагра: 1ма последовательное ти сигналов при передаче одного байта данных из канала I в канал II; на фиг S 7 - блок-схема, алгоритма выполнени  адаптером канал-канал команды Записать.
Адаптер канал-канал (фиг,1) содержит два полуадаптера 1 и 2 каждый из которых включает регистр 3,1(3.2) команд, схему 4.1(4„2) сравнени  ад-- pecoB, регистр 5,1 (5о2) состо ни  и мультиплексор 6.1(6,2) выходных сигналов ,, блок 7 MHKponporpaiycMHoro управлени , блок 8 коммутации обмена таймер 9s информационные входы 10 и 11, адресные входы 12 и 13, управл ющие входы 14 и 15 соответственно первой и второй групп входов адапте- ipa, первые и вторые входы 14.1 и 15„ ИНФ-К (информаци  от канаила), 14,2 и 15.2 УИР-К (управление от канала),, И 4,3 и 15.3 АДР-К (адрес от канатш), 14,4 и 15.4 ВБР-К (выборка)S 14,5 и 15о5 РВБ-К (разрешение выборки) 14,6 и 15,6 БЛК-К (блокировка), 14,/7 и 15о7 РАБ-К (работа канала) блока 7 информационные выходы 16 tT управл ющие выходы 18 и 19 первой и второй групп выходов адаптера соответрт венно, первые и вторые вьпюды 18,1 и 19.1 РАБ-А (работа абонемента) 18,2 и 19„2 УПР-А (управление от абонемек та), 18,3 и 19.3 АДР-А (адрес от абонемента ), 18,4 и 19„4 ВБР-А (обратна выборка),.. 18,5 и 19,5 ТРБ--А (требование от абонента).. 18,6и19„6 ffiio -A
0
5
0
5
0
0
(информаци  от абонента) блока 7,входы 20 и 21 Адрес опознан, с первого по шестой управл юЕдие выходы 22-27 и управл ющие выходы 28-31 первой, второй , третьей и четвертой групп выходов блока 7,, вход 32 синхронизации адаптера, информационные входы 33 и 34 блока 7, выходы 35 и 36 признаков первой и второй групп выходов блока 7: 35,1 и 36,1 ПГ01, ПГ02 (признак готовности к обмену полуадаптеров 1 и 2), 35.2 и 36,2 ЗГИ, ЗП2 (признак выполнени  команды Записать в полуадаптерах 1 и 2), 35.3 и 36Л ВН2-1 (признак Внимание от другого полуадаптера ), 35.4 и 36.4 ЧТ1.5 ЧТ2 (признак выполнени  команды Считать в полуадаптерах 1 и 2), 35,5 и 36.5 УПР1, УПР2 (признак выполнени  команды Управление з полуадаптерах 1 и 2), 35,6 и 36.6 KOI, К02 (признак окончани  команды обмена данными в полуадаптерах 1 и 2), седьмой и восьмой управл ющие выхо.ды 37 и 38, пер- вь.й и второй входы 39 и 40 команд, вход 41 синхронизации блока 7,
Входь5 10j12 к выходы 16 адаптера  вл ютс  информационными, адресными входами групп входов и информационными выходами группы выходов первого полуадаптера. Входы 11, 13 и выходы 17 адаптера  вл ютс  информационными, адресными входами групп входов и информационными выходами группы выходов второго полуадаптера.
Блок микропрограммного управлени  (фиг,2) содержит схемы 42 и 43 формировани  адреса микрокоманд, регистры 44 и 45 адреса микрокоманд, мультиплексор 46, блок 47 пам ти микрокоманд , регистры 48 и 49 микрокоманд, выходы 50 и 51 анализа групп выходов
регистров 48 и 49; 50.. 1, 51,1 - АН КОМ1 (анализ команды 1); 50.2s 51,2 - АН,КОМ2 (анализ команды 2); 50,3, 51Л - АН.К01, АН.К02 (анализ завершени  операции передачи данных в полуадаптерах 1 и 2); 50.4, 51,4 - АН, (анализ признака Внимание от другого полуадаптера); 50,5s, 51,5- АН.А, (анализ наличи  сигнала АДР- К Б полуадаптерах 1 и 2) | 50,б, 51,,6-- АН.УПР-К (анализ наличи  сигнала УПР-К в полуадаптерах 1 и 2); 50,7,, 5К7 - АН,ИНФ-К (анализ наличи  сигнала ИНФ-К в полуадаптерах 1 и 2); 50.8, 51,8 - АН,ВБР-К (анализ наличи  сигналов ВБР-К в полуадаптерах 1 и
2); 50,9, 51.9 - АН.ЧТ (анализ выполнени  команды Считать в полуадаптерах 2 и 1); 50.10, 51.10 - АН.УПР (анализ выполнени  команды Управление в полуадаптерах 2 и 1); 50.11, 51.11 - АН.ЗП (анализ выполнени  команды Записать в полуадаптерах 2 и 1); 50.12, 51.12 - АН.РВБ-К (анализ наличи  сигналов РВБ-К в полуадаптерах 1 и 2); 50.13, 51.13 - АН.5ЛК-К (анализ наличи  сигналов БЛК-К в полуадаптерах 1 и 2), выходы 52 и 53 адреса следующей микрокоманды регистров 48 и 49.
Блок 8 коммутации обмена (фиг.4) содержит элементы НЕ 54-57, элементы И 58-66, элементы ИЛИ 67-70, RS-триг геры 71 и 72.
Таймер 9 (фиг.З) содержит триггеры 73 и 74, счетчики 75 и 76, триггеры 77 и 78.
Схема 42(43) формировани  адреса микрокоманд (фиг.5) блока 7 содержит с- первого по одиннадцатый элементы И 79 первой группы, с первого по четвертый элементы И 80 второй группы, с первого по второй элементы И 81 третьей группы, элементы ИЛИ.82 группы элементов, выход 83. .
На фиг. 6 изображена временна  диаграмма последовательности сигналов при передаче одного байта данных из
канала 1 в канал 2; на фиг. 7 - блок схема алгоритма выполнени  адаптером канал-канал команды Записать.
Регистры 3.1 и 3.2 предназначены дл  приема кода команды с информационных входов полуадаптеров 2 и 1 соответственно по управл ющим сигналам ШК1-РК2 (шина канала I - регистр команд 2) с выходов 23 и 26 блока 7 микропрограммного управлени  и передачи его на один из информационных входов мультиплексоров 6.1 и 6.2 соответственно .
Схемы 4.1 и 4.2 сравнени  адресов осуществл ют сравнение адресов, поступающих с информационных и адресны входов полуадаптеров 1 и 2 соответственно , при отсутствии на управл ющих входах сигналов Блокировка, поступающих с выходов 22 и 25 блока 7 соответственно .
Регистры 5.1 и 5.2 предназначены дл  формировани  байтов состо ни  по сигналам сброса с выходов 24 и 27 и сигналам установки с выходов 29 и 31 блока 7 и передачи байтов состо ни 
0
0
5
на один из информационных входов мультиплексоров 6.1 и 6.2 соответственно .
Адаптер указывает свое состо ние каналу, использу  п ть битов байта: состо ни : нулевой - указатель Внимание , третий - указатель Зан то, четвертый - указатель Конец работы канала, п тый - указатель Конец работы устройства и седьмой - указатель Особый случай.
Мультиплексоры 6.1 и 6.2 предназначены дл  приема информации на один из информационных входов в зависимости от управл ющих сигналов с выходов 28 и 30 блока 7 и передачи ее на информационные выходы 16 и 17 адаптера соответственно.
По сигналу PK-l lA (регистр команд в шину адаптера) на управл ющих входах мультиплексоров 6.1 и 6,2 команды из регистров 3.1, 3.2 передаютс  на выходы 16 и 17 соответственно. По сигналу ШК2-ША (шина канала 2 в шину адаптера) на управл ющих входах мультиплексоров 6.1, 6.2 данные с входов 11 и Ю адаптера, выданные в полуадаптеры 2.1, передаютс  на выходы 16 и 17 соответственно.
По сигналу РА-ША (регистр адреса в шину адаптера) на управл ющих входах мультиплексоров 6.1, 6.2 адрес с входов 12 и 13 адаптера передаетс  на выходы 16 и 17 соответственно. По сигнапу РС-ША (регистр состо ни  в шину адаптера) на управл ющих входах мультиплексоров 6.1, 6.2 передаетс  байт состо ни  на выходы 16 и 17 соответственно .
Блок 7 микропрограммного управлени  осуществл ет управление работой полуадаптеров 1 и 2 в соответствии с записанным в блоке 47 посто нной пам ти микрокоманд алгоритмом работы.
Блок 8 коммутации обмена состоит из схемы коммутатора и двухразр дного регистра и осуществл ет в режиме передачи данньгх преобразование управ- Q л ющих сигналов ИНФ-К полуадаптером 1.2 в управл ющие сигналы ИНФ-А от полуадаптеров 2.1 соответственно и запись их на триггеры 71 и 72. При- этом сигнал ИНФ-А от полуадаптера, выполн ющего команду Записать, образуетс  инверсией сигнала ИНФ-К от канала, в котором выполн етс  команда Считать, а сигнал ИНФ-А от полуадаптера, выполн ющего команду
5
0
5
Считать, образуетс  сигналом ИНФ- К от канала, в котором выполн етс  команда Записать. Установки и сбросы сигналов ИНФ-А в полуадаптерах, выполн ющих команду Уточнить байт команды, осуществл ютс  сигналами МУ ИНФ-А, МС ИНФ-А с входов 37 и 38 блока 8 соответственно,
Таймер 9 предназначен дл  сокра- щени  времени реакции адаптера на сбойные ситуации за счет выработки ; на счетчиках 75 и 76 сигналов пере- I полнени , записи их на триггерах 77, 78 с последующей передачей в блок 7. ; Адаптер работает следующим обра- зом,
; В исходном состо нии каждьг { полу- I адаптер находитс  в ожидании команды I от канала или признака Внимание от I другого полуадаптера (фиг,6), I Последовательность начальной вы- I борки полуадаптёра 1 начинаетс  с I выдачи каналом I на вход 10 адреса адаптера, сопровождаемого сигналами ДЦР-К,, ВБР-К, РВБ-К, После сн  :тин сигнала Блокировка на управл - ;ющем входе 22 схемы 4,1 в случае сравнени  адреса, выданного каналом I на вход 10, с адресом полуадаптера, :поступающим с входа 12, на выходе i схемы 4.1 вырабатываетс  сигнал Ад-- I рее опознан, В этом случае блок 7 прерывает распространение, сигнала | ВБР-К, выставл ет на выходе 18.1
I сигнал РАБ-А который передаетс 
I на вход разрешени  счета счетчика |75 9, и начинает работать |по записанной в посто нной пам ти Iблока 47 микропрограмме. При этом организаци  условных и безусловных переходов по микропрограмме образу- етс  модификацией адреса микрокоманды .
Модифицированный адрес,, записыва- емый в регистры 44 и 45 блока 7, образуетс  на выходах элементов И 80 группы схем 42 и 43 после подачи на их входы адресов микрокоманд с выходов 52.и 53 регистров 48 и 49, сигналов Адрес опознан, Переполнение , РАБ-К с входов 20, 21, 33, 34-, 14,7 и 15,7 и результатов анализа сигналов с выходов элементов И 79 схем 42 и 43, Например, после выдачи РАБ-А каналу I на первый вход 50,5 четвертого элемента И 79,4 схемы 42 поступает сигнал АН,АДР-К и, пока на втором входе этого элемента И бу-
0 5 Q
5
,
0
дет сигнал АДР-К, адрес в регистре 44 не изменитс , т.е. полуадаптер 1 находитс  в ожидании сброса сигнала АДР-К. После сброса каналом сигнала АДР-К в модифицированный разр д регистра 44 запишетс  ноль, в регистр 48 из блока 47 пам ти занесетс  нова  микрокоманда, в адресном поле которой будет адрес следующей микрокоманды, а в информационном сниметс  сигнал АН. АДР-К и по витс  на выходе 28 блока 7 микроприказ РА-ША, С приходом сигнала РА-ША на управл ющий вход мультиплексора 6,1 на его выходе по-.  витс  адрес адаптера,
В следующем такте работы по новому адресу микрокоманды оруществл ет- с  выборка след тощей микрокоманды с сигналами АН.УПР-К и АДР-А на выходах 50,6 и 18,3 регистра 48 соответственно . Такт работы определ етс  частотой следовани  синхросигналов с входа 41,
Управление двум  полуадаптерами одним блоком 7 микропрограммного управлени  осуществл етс  следующим образом. В первой половине такта работы с мультиплексора 46 производитс  выборка микрокоманды цолуадапт.ера 1, во второй - полуадаптера 2,
Анализ кода команды канала, поступившего , например, на вход 39 блока 7, осуществл етс  посредством двух микроопераций анализа АН.КОМГ , АН.КОМ2 с выходов 50.1 и 50,2 регистра 48 соответственно.
По сигналу АН.КОМГ , подаваемому на вход 50.1 элементов И 80 группы, на выходах по вл етс  результат анализа четырех старших разр дов кода Команды, При этом однозначно определ ютс  команды Проверить ввод-вывод, Управление, Считать, Считать в- обратном направлении, Уточнить байт команды.
По сигналу АН.КОМ2 аналогично АН.КОМ1 происходит анализ двух младших разр дов кода команды, Со-четание микроопераций АН,КОМ1, АН.КОМ2 однозначно определ ет команды Холостой ход, Записать. Команды Записать , Считать, Считать в обратном направлении, .5 правление требуют д,п  выполнени  согласованной команды от другого канала. Например, команда Считать, посылаема  каналом I, может быть выполнена адаптером только после того, как каналом II будет послана в адаптер команда Записать, и наоборот.
Рассмотрим выполнение полуадаптером 1 команды Записать от канала I. После анализа кода команды полуадаптер 1 сбрасывает сигнал АДР-А на выходе 18.3 блока 7 и подает на входы 50.9, 50.10 и 50.11 дев того, дес то10
го и одиннадцатого элементов И 79 схемы 42 сигналы анализа. Логическое умножение сигналов АН.ЧТЛЛЧТ2, АН.УПР УПP2, АН.ЗПАЛЗП2 может быть равно логической единице, если в полуадаптере 2 выполн ютс  команды Считать, Считать в обратном направлении , Управление, Записать соответственно. Сигнал АН.ЧТ Л , если в полуадаптере 2 выполн етс  согласованна  команда Считать от 20 канала II. В этом случае команды обоих каналов выполн ютс  после передачи им байтов состо ний из регистров 5.1, 5.2. Если один из , сигналов
или полуадаптера 2 соответственно . Дл  этого на входы 50,6, 50.3 элементов И 79 из регистра 48 поступают сигналы АН.УТТР-К и АН.К02. Получив от полуадаптера 1 сигнал ВН2-1, полуадаптер 2 путем с выхода 31 блока 7 сигнала на вход регистра 5.2 устанавливает в единичное состо ние нулевой разр д Внимание этого регистра и выдает сигнал ТРБ-А с выхода 19.5 блока 8 каналу II. После приема байта состо ни  с указателем Внимание 15 канал II вводит команду Уточнить байт команды, по которой полуадаптер 2 с выхода 17 посылает в канал нулевой байт состо ни ; передает каналу код команды из регистра 3.2; посьтает байт состо ни  с указателем Конец работы канала (КРК), Конец работы устройства (КРУ) в 4,5 разр дах байта состо ни .
Обработав код команды, ЦВМ через
30
35
АН.ЗПЛЗП2 или АН.УПР ЛУПР2 равен 25 канал II вьщает в полуадаптер 2 согласованную команду Считать. Аналогично полуадаптеру 1 полуадаптер 2 провер ет в полуадаптере 1 присутствие необходимой дл  начала обмена команды Записать. При этом Логичес- кое умножение сигналов АН.ЗП. , В случае, если один из сигналов АН. ЧТЛЧТ1, АН.УПР. Л УПР1 равен логической единице, команда Считать отвергаетс  полуадаптером 2 с указател ми Зан то в третьем разр де регистра 5.2. При условии АН.ЗПАЗП1 1 полуадаптер 2 устанавливает сигналы ШК2-ША на управл ющем входе мультиплексора 6.2 ЧТ., ПГ02 на выходах 36.4, 36.1 регистра 49 блока 7 и выходит в ожидание сигналов УПР-К с входа 15.2 и К01 с входа 35.6 схемы 43. С установкой сигнала ПГ02 данные из канала I под управлением блока 8 коммутации обмена начинают передаватьс  в канал II.
Блок 8 работает следующим образом. В исходном состо нии, при отсутствии сигналов РАБ-А на входах 18.1, , 19.1 и ПГ01, ПГ02 на входах 35.1, 36.1 на R- и S-входы триггеров 71 и 72 поступает логический ноль, и триггеры наход тс  в состо нии хранени , на выходах 18.6, 19.6 блока 8 сигналы ИНФ-А отсутствуют. С приходом в блок 8 сигналов ЗПГ , ЗП2 на входы 35.2, 36.2 сигналов.ПГ01, ПГ02 при наличии сигнала РАБ-А на устаноединице , команда Записать отвергаетс  полуадаптером 1 с указателем Зан то в третьем разр де регистра 5.1. Если полуадаптер 2 свободен, из регистра 48 на вход 35.3 схемы -43 поступает сигнал ВЕ2-1. По сигналу ШК1-РК2 на управл ющем входе 23 регистра 3.2 команд в полуадаптер 2 записываетс  код команды Записать. После сброса сигнала УПР-К блок 7 формирует байт состо ни  на регистре 5.1 в зависимости от условий, сложившихс  в адаптере, выдает на управл ющий вход мультиплексора 6.1 сигнал РС-ША, а на выход 18.2 - сигнал дО УПР-А и выходит на ожидание сигнала ИНФ-К от канала I. Получив УПР- А и байт состо ни  канал I выдает ИНФ-К, заверша  тем самым последовательность начальной выборки. В от- д вет на ИНФ-К полуадаптер 1 сбрасывает сигналы РС-ША, УПР-А и выходит в ожидание сброса ИНФ-К. По сбросу ИНФ-К полуадаптер 1 устанавливает на выходах 35.2, 35.1 регистра 48 сигналы ЗП1, ПГ01, которые передаютс  на входы элемента НЕ 54 и на входы элементов И 58, 61 блока 8 и выходит в ожидание сигналов, указывающих на окончание передачи данных: уПР-К по выходу 14.2 п того элемента И 79 схемы 42 или К02 по входу седьмого элемента И 79 схемы 42 от канала .1
50
55
0
0
или полуадаптера 2 соответственно . Дл  этого на входы 50,6, 50.3 элементов И 79 из регистра 48 поступают сигналы АН.УТТР-К и АН.К02. Получив от полуадаптера 1 сигнал ВН2-1, полуадаптер 2 путем с выхода 31 блока 7 сигнала на вход регистра 5.2 устанавливает в единичное состо ние нулевой разр д Внимание этого регистра и выдает сигнал ТРБ-А с выхода 19.5 блока 8 каналу II. После приема байта состо ни  с указателем Внимание 5 канал II вводит команду Уточнить байт команды, по которой полуадаптер 2 с выхода 17 посылает в канал нулевой байт состо ни ; передает каналу код команды из регистра 3.2; посьтает байт состо ни  с указателем Конец работы канала (КРК), Конец работы устройства (КРУ) в 4,5 разр дах байта состо ни .
Обработав код команды, ЦВМ через
5 канал II вьщает в полуадаптер 2 согласованную команду Считать. Аналогично полуадаптеру 1 полуадаптер 2 провер ет в полуадаптере 1 присутствие необходимой дл  начала обмена команды Записать. При этом Логичес- кое умножение сигналов АН.ЗП. , В случае, если один из сигналов АН. ЧТЛЧТ1, АН.УПР. Л УПР1 равен логической единице, команда Считать отвергаетс  полуадаптером 2 с указател ми Зан то в третьем разр де регистра 5.2. При условии АН.ЗПАЗП1 1 полуадаптер 2 устанавливает сигналы ШК2-ША на управл ющем входе мультиплексора 6.2 ЧТ., ПГ02 на выходах 36.4, 36.1 регистра 49 блока 7 и выходит в ожидание сигналов УПР-К с входа 15.2 и К01 с входа 35.6 схемы 43. С установкой сигнала ПГ02 данные из канала I под управлением блока 8 коммутации обмена начинают передаватьс  в канал II.
30
25
дО д
35
25
дО д
дО д
50
дО д
55
вочный S-вхол триггера 71 с выхода элемента ИЛИ 68 передаетс  сигнал установки в единицу. При этом с выхода RS-триггера 71 сигнал ИНФтА передаетс  в канал (фиг.7) и на инверсный вход установки в нбль триггера 73 таймера 9, разреша  запись логической единицы по переднему фронту сигнала ИНФ-К с входа 14,1 в этот триггер. Канал отвечает выдачей байта данных на информационные входы 10 и с задержкой сигнал ИНФ-К , который поступает с входа 14.1 на элемент НЕ 57 и элементы И 63, 65 блока 8, По переднему фронту этого сигнала производитс  установка триггера 73 таймера , и на вход сброса счетчика 75 поступает сигнал сброса. Если сигнал ИНФ-К на входе 14,1 триггера 73 отсутствует, счетчик 75 продолжает работать в режиме счета, -и сигнал переполнени  с выхода 33 триггера 77 передаетс  в блок 7, инициализиру  занесение на регистр 44 начальный адрес подпрограммы отключени  адаптера от каналов
Таким образом, с помощью таймера 9 осуществл етс  временной контроль начальной выборки, окончани  обмена} передачи данных на установку и сброс сигналов управлени  и идентификации в течение заданного времени. Сигнал ИНФ-К от канала I с вхо/;а 14.1 узла 8 через элемент И 65 передаетс  на установочный вход RS-триггера 72, с выхода которого сигнал ИНФ-А пе- редает,с  на RS-триггер 74 таймера 9 и на выход 19.6 полуадаптера 2 в канал II. Принципы работы элементов 74, 76 78 аналогичны описанным вьше дл  элементов 73, 75, 77. Прин в данные с выхода 17 адаптера5 канал II выдает сигнал ИНФ-К, который поступает на вход 15.1 блока 8 и сбрасывает сиг- нал ИНФ-А с выхода 18.6 триггера 71
По сбросу ИНФ-А на выходе 18„6 канал I сбрасывает информацию и сигнал ИНФ-К с входов 10,14/1 соответственно , в результате чего сигнал ИНФ-А с выхода 19.6 снимаетс . После сброса каналом II сигнала передача первого байта данных завершаетс , с выхода 18.6 триггера 71 снова выдаетс  сигнал каналу I, и адаптер готов к передаче сле дующего байта данных.
После передачи последнего байта данных канал,  вл ющийс  инициатором
10
обмена в ответ на ИНФ-А
вьздает на вход 14.2 блока 7 сигнал УПР-К , например в полуадаптер 1.
По этому сигналу в блоке 7 на регистр 48 запишетс  микрокоманда с признаками ШК2-ША 0; МС. ИНФ-А 15 ПГОГ -0; . и полуадаптер 1 с выхода 16 передает в канал байт состо ни  с указател ми Конец работы канала, Конец работы устройства и сбрасывает сигнал РАБ-А и выходит в исходное состо ние. Получив сигнал КОГ , полуадаптер 2 сбрасы- . вает ПГ02 и также выходит на окончание команды Считать. По сбросу сигналов РАВ-А в обоих полуадаптерах работа счетчиков 75, 76 таймера 9 блокируетс .
Команда Считать от канала I выполн етс  полуадаптером 1 аналогично команде Записать, но сигнал ЗПГ 0, а сигнал и первым по вл етс  сигнал ИНФ--А на выходе 19„6 триггера 72 блока 8„ При вьтолнении команды Управление установка и сброс триггеров 71 и 72 производ тс  микропрограммно по входам 37.15 37.2
и 38.1, 38.2 соответственно с
При выполнении адаптером остальных команд сигнал ВН2-1 не выдаетс , и полуадаптеры работают независимо друг от друга по записанным в
блоке 47 посто нной пам ти микропро- rpat-шам.
0
5
0

Claims (3)

  1. Формула изобретени- 
    1 о Адаптер канал-канал, содержащий два полуадаптера, каждый из которых содержит регистр команд, схему сравнени  адресов, регистр состо ни  и мультиплексор выходных сигналов, блок микропрограммного управлени j причем входы первых групп входов схем сравнени  адресов первого и второго полуадаптеров соединены с информационными входами соответственно первой и вто- .рой групп входов адаптера, входы вторых групп входов схем сравнени  адресов первого и второго полуа,цаптеров соединены с адресными входами соответственно первой и второй групп входов управлени  адаптера, управл ющие входы первой и второй групп входов которого соединены соответственно с первыми и вторьши входами признаков ИНФ--К, УПР-К, АДР-К, ВБР-К, РВБ-К,
    БЛК-К, РАБ-К блока микропрограммного управлени , входы вторых групп входов схем сравнени  адресов первого и второго полуадаптеров соединены с пер выми информационными входами соответствующих мультиплексоров выходных сигналов, выходы которых соединены с информационными выходами соответственно первой и второй групп выходо адаптера, управл ющие выходы первой и второй групп которого соединены соответственно с первыми и вторыми выходами признаков РАБ-А, УПР-А, АДР-А ВБР-А, ТРБ-А блока микропрограммного управлени , первый и второй входы признака Адрес опознан которого Соединены с выходами схем сравнени  адресов первого и второго полуадаптеров -соответственно, управл ющие выходы блока микропрограммного управлени  с первого.по шестой соединены соответственно с входом признака Блокировка схемы сравнени  адресов входом сигнализации регистра команд и входом сброса регистра состо ни  первого полуадаптера, с входом признака Блокировка схемы сравнени  адресов, входом синхронизации регистра команд и входом сброса регистра состо ни  второго полуадаптера, управл ющие выходы первой-четвертой групп выходов блока микропрограммного управлени  соединены соответственно с входами управлени  мультиплексо ра выходных сигналов и входами установки регистра состо ни  первого полуадаптера , с входами управлени  мультиплексора выходных сигналов и входами установки регистра состо ни  второго полуадаптера, выходы регистров состо ни  в каждом полуадаптере соединены с вторыми информационными входами мультиплексоров выходных сигналов , отличающийс  тем, что, с целью повышени  производительности , в него введены блок коммутации обмена и таймер, причем первые и вторые входы признака ИНФ-К таймера и блока коммутации обмена. соединены с первым и вторым входами признака ИНФ-К блока микропрограммного управлени  соответственно, первые и вторые входы признака РАБ-А таймера и блока коммутации обмена соединены соответственно с первым и вторым выходами признака РАБ-А блока микропрограммного управлени , вход синхронизации которого соединен
    с входами синхронизации таймера и адаптера, первый и второй входы логических условий блока микропрограммного управлени  соединены с соответствующими выходами таймера, выход признака готовности к обмену данными первого полуадаптера и выход признака выполнени  команды Записать в первом полуадаптере первой группы выходов блока микропрограммного управлени , выход признака готовности к обмену данными второго полуадаптера и выход признака выполнени  команды Записать во втором полуалаптере второй группы выходов блока микропрограммного управлени  соединены соответственно с первым, вторым, третьим и четвертым входами признаков блока коммутации обмена, седьмой и восьмой управл ющие выходы блока микропрограммного управлени  соединены соответственно с входами установки и сброса блока коммутации обмена, первый и второй выходы которого соединены с соответствующими входами признака ИНФ-А таймера и с управл ющими выходами первой и второй групп выходов адаптера соответственно, информационные входы первой группы входов адаптера соединены с первым входом команд блока микропрограммного управлени , информационным входом регистра коман и с третьим информационным входом мультиплексора выходных сигналов второго полуадаптера, информационные входы второй группы входовадаптера соединены с вторым входом команд блока микропрограммного управлени , информационным входом регистра команд и третьим информационным входом мультиплексора выходных сигналов первого полуадаптера, выходы регистров команд в каждом полуадаптере соединены с четвертыми информационными входами мультиплексоров выходных сигналов.
  2. 2. Адаптер поп.1,отличаю- щ и и с   тем, что блок коммутации обмена содержит четыре элемента НЕ, дев ть элементов И, четыре злемента ИЛИ и два RS-триггера, причем первые входы с первого по четвертый элементов И соединены с первым входом РАЁ-А блока, вторые входы первого и четвертого элементов И соединены с вторым входом признака блока и входом первого элемента НЕ, выход которого соединен с вторыми входами второго и третьего элементов И, третьи входы
    13
    первого и третьего элементов И соединены с вторым входом ИНФ-К блока и входом второго элемента НЕ, выход которого подключен к третьим входам второго и третьего элементов И, выходы первого и второго элейентов И соединены соответственно с первым и вторым входами первого элемента ИЛИ. третий вход которого соединен с входом сброса блока, выходы третьего и четвертого элементов И соединены с первым и вторым входами второго элемента ИЛИ, третий вход которого соединен с входом установки блока, выхо ды первого и второго элементов ИЛИ соединены соответственно с R-входом и S-входом первого RS-триггера, первые входы с п того по восьмой элементов И соединенЬ с вторым входом при- знака РАБ-А блока, вторые входы шестого и седьмого элементов И-соединен с четвертым входом признака блока и входом третьего элемента НЕ, выход которого соединен с вторыми входами п того и восьмого элементов И, третьи входы шестого и восьмого элементов И соединены с первым входом признака ИНФ-К блока и входом четвертог элемента НЕ, выход которого соединен с третьим входом п того и седьмого элементов И, выходы п того и шестого элементов И соединены соответственно с первым и вторым входами третьего элемента ИЛИ, третий вход которого соединен с входом сброса блока, выхо ды седьмого и восьмого элементов И соединены с первым и вторым входами
    o
    5694
    5 0 5 О
    5
    14
    четвертого элемента ИЛИ, третий вход которого соединен с входом установки блока, выходы третьего и четвертого элементов ИЛИ соединены соответственно с R- и S-входами второго RS-триггера , четвертые входы элементов И с первого по восьмой соединены с выходом дев того элемента И, первый и второй входы которого соединены с первым и третьим входами признаков блока соответственно.
  3. 3. Адаптер по п.1, отличающий с   тем, что таймер содержит четыре триггера и два счетчика, инверсные входы установки в О первого и второго триггеров которого соединены с первым и вторым входами признака ИНФ-А таймера, а входы синхронизации соединены с первым и вторым входами признака ИНФ-К таймера соответственно , выходы первого и второго триггеров соединены с входами сброса соответственно первого и второго счетчиков , входы разрешени  счета которых соединены соответственно с первым и вторым входами признака РАБ-А таймера и с инверсными входами установки в О третьего и четвертого триггеров , установочные входы которых соединены с выходами переполнени  соответственно первого и второго счетчиков , счетные входы которых соединены с входом синхронизации таймера, выходы третьего и четвертого триггеров  вл ютс  первым и вторым выходами переполнени  таймера.
    Фиг.:
    фигЛ
    т
    W
    Фиг.5
    14256 дг,
    flfm
    wmoHoaumb. i
    J
SU874209537A 1987-03-11 1987-03-11 Адаптер канал-канал SU1425694A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874209537A SU1425694A1 (ru) 1987-03-11 1987-03-11 Адаптер канал-канал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874209537A SU1425694A1 (ru) 1987-03-11 1987-03-11 Адаптер канал-канал

Publications (1)

Publication Number Publication Date
SU1425694A1 true SU1425694A1 (ru) 1988-09-23

Family

ID=21290614

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874209537A SU1425694A1 (ru) 1987-03-11 1987-03-11 Адаптер канал-канал

Country Status (1)

Country Link
SU (1) SU1425694A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 734661, кл. G 06 F 13/00, 1980. Авторское свидетельство СССР № 1144114, кл. G 06 F 13/00, 1985. *

Similar Documents

Publication Publication Date Title
US3842405A (en) Communications control unit
US3551894A (en) Serial cross-bar bussing system
SU1425694A1 (ru) Адаптер канал-канал
SU1179359A1 (ru) Микропрограммное устройство сопр жени
SU1144114A1 (ru) Адаптер канал-канал
SU851391A1 (ru) Адаптер канал-канал
SU1631542A1 (ru) Мультимикропрограммна управл юща система
SU1056201A1 (ru) Устройство дл контрол последовательности микрокоманд
SU913361A1 (ru) Устройство ввода-вывода цвм1
SU1278866A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с группой внешних устройств
SU1341636A1 (ru) Устройство дл прерывани программ
SU1026138A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с накопителем на магнитной ленте
SU1288707A2 (ru) Устройство дл обмена данными между группой каналов ввода-вывода и оперативной пам тью
SU1037235A1 (ru) Адаптер канал-канал
SU1631549A1 (ru) Устройство обработки информации
SU955055A1 (ru) Микропрограммное устройство управлени
SU934464A1 (ru) Мультиплексный канал
SU943736A1 (ru) Микропрограммна система обработки данных
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1594553A1 (ru) Устройство дл сопр жени ЭВМ с внешним абонентом
SU1103218A1 (ru) Селекторный канал
SU1635188A1 (ru) Устройство дл сопр жени ЭВМ с периферийной системой
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
SU968798A1 (ru) Устройство дл сопр жени
SU1509861A2 (ru) Адаптер канал-канал