SU1322308A1 - Устройство дл решени дифференциальных уравнений - Google Patents

Устройство дл решени дифференциальных уравнений Download PDF

Info

Publication number
SU1322308A1
SU1322308A1 SU854030903A SU4030903A SU1322308A1 SU 1322308 A1 SU1322308 A1 SU 1322308A1 SU 854030903 A SU854030903 A SU 854030903A SU 4030903 A SU4030903 A SU 4030903A SU 1322308 A1 SU1322308 A1 SU 1322308A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
output
control unit
block
Prior art date
Application number
SU854030903A
Other languages
English (en)
Inventor
Иван Федорович Кабанец
Аркадий Евгеньевич Степанов
Игорь Иванович Петров
Александр Игоревич Яцунов
Original Assignee
Институт Проблем Моделирования В Энергетике Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Проблем Моделирования В Энергетике Ан Усср filed Critical Институт Проблем Моделирования В Энергетике Ан Усср
Priority to SU854030903A priority Critical patent/SU1322308A1/ru
Application granted granted Critical
Publication of SU1322308A1 publication Critical patent/SU1322308A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике, к устройствам обработки цифровых данных, и может быть использовано дл  решени  дифференциальных уравнений в частньк производных . Цель изобретени  - повышение точности решени  уравнений. Поставленна  цель достигаетс  тем, что устройство содержит блок 1 ввода-вывода , блок 2 управлени , буферные С/: с

Description

регистры 3,-Зр первой группы, блоки 4,-4р преобразовани  данных, буферные регистры 5,-5р второй грунпы, решающие блоки 6,-6р, блок 7 буферных регистров , блок 8 преобразовани  результата , буферньп регистр 9. Повы1
Изобретение относитс  к цифровой вычислительной технике, а именно к устрО 1Ствам дл  обработки цифролых данных, и можеэ быть использовано дл реиюни  дифференциальных ypaBneinri i D частных производных.
иель изобретени  - повышение точности решени  уравнений.
На фиг. 1 представле}иг структурна  схема устройства; на фиг, 2 - cx ма блока управлени  на фиг, 3 - схе па буферного регистра,- на (Ьиг, 4 - схема бло1са преобразовани  даннь х н 1} ,1Г, 5 - схема решающего блока; на (jjiu , 6- схема блока буферных регист ро}); на фиг, 7 - схема блока преобразовани  результата; ил фиг, 8 - алгоритм p.iooTbi блока преобразовани  д,апньгх; па ilnir, 9 - алг.)ритм работы решающего блока; на фиг, 10 - ал го- ри 1 м работы блока преобразовани  ре- зу.1И1 гата.
Устройство дл  решени  дИ11х1)ере}1- циальньк уравнений содержит блок 1 ввода-вывода, блок 2 управленш}, бу- ферн1ле регистры 3,-Зр первой группы, блоки 4|-Ар преобразовани  данных, буферные регистры 5,-5р второй группы , реишющие блоки 6,-6 г,, блок 7 буферных регистров, блок 8 преобразо вани  результата, буфернь регистр 9, второй и третий выходы 10 и 11 блока управлени , входы 12,-12р4, задани  ре ;ш-га блока 2 управлени , первый и второй управл ющие входы 13 и 14, первый управл ющий и первьш ип(1)ормационный входы 15 и 16 блока преобразовани  данных, выход 17 соп- ротивленшт информации, вход 18 записи , информационный вход 19 буферного регистра второй группы, информацион- ньм вход 20, у11равл юш,ий вход 21, nepBMii управл ющий выход 22, первый 1и1|1|Ормацион11ый выход 23, второй уп- раи:: |01цпГ1 в Гход 24, BTopoii информа-
шение точности решени  дифференциальных уравнений без понижени  производительности устройства обеспечиваетс  путем распараллеливани  вычислительного процесса и использовани  модул рной арифметики. 10 ил.
ционный выход 25 решающего блока, информационный выкод 26, вход 27 считывание , вход 28 выбора блока буферных регистров, с второго по (р+2)-1 управл ющие входы 29,-29р, первый информационный выход 30, второй информационный выход 31, первьш управл ющий вход 32 блока преобразовани  результата , вход 33 выбора, вход 34 считывани , информационный выхэд 35 буферного регистра.
Блок 2 управлени  содержит дешифраторы адреса, узел 37 пам ти , первую и вторую группы ключей 38, регистр 39 адреса, регистр 40 команд, счетчик 41 команд, дешифратор 42 команд, регистр 43, узел 44 управлени . Узел 44 управлени  может быть выполнен по известной схеме. Буферный регистр 3 первой группы содержит регистр 45, первую и вторую группы ключей 46, элемент И 47, дешифратор адреса 48.
Блок 4 преобразовани  данных содержит узел 49 управлени , регистр 50 пор дка, дешифратор 51 команд, счетчик 52 команд, сумматор 53, регистр 54 команд, регистр 55 адреса, регистр 56 константы, группу ключей 57, дешифратор 58 адреса, узел 59 пам ти, y3eji 49 управлени  может быть выполнен по известной схеме.
Решающий блок 6 содержит регистр 60 результата, узел 61 управлени , второй регистр 62, первый регистр 63, дешифратор 64 команд, счетчик 65 команд , сумматор 66, регистр 67 команд, регистр 68 адреса, третий регистр 69, первую и вторую группы ключей 70, дешифратор 71 адреса, узел 72 пам ти, Узел 61 управлени  может быть выполнен по известной схеме.
Блок 7 буферных регистров содержит группы ключей 73,-73р, регистры 74,74р , элементы И 75,-75р, дешифраторы 76,-76р адреса. ,
Блок 8 преобразовани  результата содержит узел 77 управлени , регистр 78 коэффициента, регистр 79 старшего модул , дешифратор 80 команд, счетчи 81 команд, сумматор 82, регистр 83 команд, регистр 84 адреса, регистр 85 младшего модул , две группы ключ 86, дешифратор 87 адреса, узел 88 пам ти. Узел 77 упра1влени  может быть выполнен по известной схеме.
Устройство работает следующим образом .
В исходном состо нии устройство подготовлено к работе, т.е. в узлах 37 пам ти блока 2 управлени  59,-59р блоков 4 преобразовани  данных, 72, - 72р решающих блоков 6, 88,-88р блоко 8 преобразовани  результата записаны управл ющие и обрабатывающие программы .
Рассмотрим работу устройства на примере одномерного уравнени  теплопроводности
аи
3t 9х
т + f(x,t).
заданного в области D | 0ixi1, О t t 5 т и удовлетвор ющего начальному условию
и(х, 0) tp (х), О X 6 1 и краевым услови м .
и(0, t) 4,(t)l
U(1, t) .f,(t)
Введ  в области D разностную сетку и заменив производные разностными отношени ми, получим систему линейных алгебраических уравнений г
.2G
К J
f -ч- .
(-
1,2n-1)v
4(х;); у
/tl
тГ
.
1 J
где Fi 4-у1/ (1 -С) (, - 2у; + yi, )/h j
Ф; f(x;, tj + 0,5t);
x; ih;
J-;
i 0,1,...,h, j 0,1 ,...,b ;
h
JL
По
ьтата егистр аршего 5 счетчик р 83 истр ы ключей 88 ет е.
им обство -5 злах ,-59р , 72, - блоков исаны огна епло25
i1, ачаль ,0
сеттными инейных г
-
t
50
55
Полученную систему уравнений необходимо решать на каждом временном слое (j 1 ,2 ,. . ., п ). Така  система может решатьс , например, методом Краута.
Алгоритм решени  задачи включает следующие этапы: загрузка исходных данных, представленных в формат с плавающей зап той, из блока 2 управлени  через буферные регистры 3,-Зр в блбХи 4,-4р преобразованных данных; преобразование исходных данных в блоках 4,-4р в рационально-модул рное представление (рационально-модул рна  арифметика представл етс  в виде дробей, а их числители и знаменатели - в модул рном представлении, которое сочетает в себе достоинства обеих арифметик: отсутствие ошибок округлени ; наличие операций с целыми числами и, как следствие, высокое быстродействие); пересылка преобразованных исходных данных из блоков 4,-4р преобразовани  через буферные регистры 5,-5р в решающие блоки 6,-6р; вычисление системы линейных алгебраическ1тх уравнений в решающих блоках 6,-6р,на примере метода Крау- та пересылка полученных результатов из решающих блоков 6,-6р через блок 7 буферных регистров в блок 8 преоб- . разовани  результата, в котором осуществл етс  преобразование чисел из рационально-модул рного представлени  в формат с плавающей точкой; пе- ресьшка результата решени  в исходном представлении из блока 8 преобразовани  результата через блок 9 в блок управлени  2 с последующим выводом в блок 1.
Дл  реализации описанного алгоритма блок 2 управлени  вьфабатывает по выходу 10 данные, адрес первого буферного регистра 3( и управл ющий сигнал Запись, которые поступают на вход дешифратора 36, , с выхода которого управл ющий сигнал поступает на вход синхронизации регистра 45 буферного регистра 3, . По этому управл ющему сигналу передаваема  информаци  с выхода 10 записываетс  в регистр 45 и одновременно сигнал Запрос поступает в узел управлени  45 блока 4, . По сигналу Запрос блок 4, преобразовани  данных пере
ходит на подпрограьпчу чтени  информации из регистра 45, Дл  этого блок 4, выставл ет на выходе 16 адрес бу- 4)ерного регистра 3, , которьш поступает на вход дешифратора адреса 48, а на выходе 15 активный сигнал Чтение . По совокупности активных сигналов на входа элемента И 47 ключи 46 подключают выходы регистра 45 к шинам 13 и информаци  через ключи 57 и регистр 50 блока 4 записываетс  в узел 59 пам ти.
По командам блока 2 управлени  исходные данные последовательно загружаютс  в блок 4j преобразовани  данных и последней командой передаваемого массива запускаютс  на выполнение программы преобразованию в ра- циолально-модул рную арпфмотику. Дл  этого в блок 4, передаетс  код, со- отпстствующий передаче управлени , и адрес перехода согласно алгоритму работы блока преобразовани  дшшых, прведенному на фиг. 8.
Затем блок 2 управлени  псрс клю- чаетс  через буферньи регистр 3 к иторому блоку 4,; преобразовани  даных , загружает исходной информацией и передает управление блоку 4 образовани  данных, которьп выполн ть собственную программу, а в это врем  блок 2 управлени  переключаетс  к следующему блоку 4 преоб разонлни  данных, TaKJn.i образом, все р блоков 4 преобразовани  данных па- piUijinjibHO со смещетишм во времени выполн ют пpoгpa гмы по иреобразовани псходньк данных в рационально-модул рное представление,
,. пре- начинает
После того, как вьпюлнено вычисление в л-юбом из блоков 4, происходит передача 1«1формации через соответствующий буферный регистр 5. Дл  этого блок 4 считывает информацию из узла 59 пам ти, котора  через выход 19 по активному сигналу с выхода дешифратора 58 адреса записываетс  в регистр 60 буферного регистра 5. При записи в регистр 60 формируетс  сигнал на выходе 21, который сообщает решающему блоку 6 о том, что необходимо переходить на под11рогр;1г. приема информации. Решающий блок 6 выдает с выхода 23 адрес бу(зерного регист ра 5, который поступает на вход дешифратора 63; на вьпчоде 22 - активный сигна; Чтение, По совокупнис .ти активных сигналов на входе элемента 62
0
23086
ключи 61 подключа от выходы регистра 60 к выходам 20 и информаци  записываетс  в узел 72 пам ти решающего блока 6. При чтении информации из регистра 60 формируетс  сигнал Запрос на выходе 17, который сообщает блоку 4 преобразовани  данных о том, что можно передавать следующее слово. После приема исходных данных, решаю- щш блок 6 приступает к вычислению функций.
Дл  этого сначала вычисл ютс  коэффициенты матриц с и Ь по формулам
5
-fi
«
0
1, 1 + 1,
-е + 1,
1 +
ей
F
k 1
., п) ,
Е-1 Ь;
kri
Т
- , . . .
(J (1)
)
п).
г (2)
Далее вычисл ютс  компоненты вектора у по формуле
Ь: (i 1,
п).
k
(3)
-
30
Затем вычисл ютс  искомые компоненты вектора х по формуле
п.
J
с; п
(у. а v
1).
(i (4)
-
35
Работы решающего блока 6 дл  вы -
числени  коэ(1к{)ициентов с
e,i
по фор
муле (1) осуществл етс  в соответствии с алгор11тмом, приведенным на
jQ фиг. 9. Вычислени  величин Ь, у и х выпоопшютс  в решающем блоке 6 аналогично в соответствии с формулами (2), (3) и (4).
Полученный результат из узла 72
пам ти соответствующего решающего блока 6 передаетс  через блок 7 буферных регистров в узел 88 пам ти блока 8 аналогично передачи данных через буферные регистры 3 и 5. В блоке В преобразовани  результата осуществл етс  перевод из рационально-модул рного в исходное представление в соответствии с алгоритмом, приведенным на фиг. 10.
Преобразованный результат записываетс  в регистр 45 блока 9 и через вход 12 , сигнал Запрос переводи блок 2 управлени  на подпрограмму чтени  результата. Блок управлени 
50
выставл ет на вход ГЗ адрес, а на вход 34 - актиичьп сигнал. По совокупности логических единиц на входе элемента И 47 ключи 46 подключают вькоды регистра 45 к выходам 35 и результат решени  через ключи 38, регистр 43 записываетс  п узел 37 пам ти блока 2 управлени . После получени  результата в блок 2 управлени  информаци  выводитс  в блок 1.

Claims (1)

  1. Формула изобретени 
    Устройство д. г  решени  дифферен- циальньгх уравнений, содержащее блок ввода-вывода, блок управлени , группу из р решающих блоков, где р - разр дность переме)и1ой в формате с плавающей зап той, первую группу из р буфер - Hi.ie выходы i-ro решающего блока подключены соответственно к входу записи и к информацио)ному входу i-ro буферного регистра второй гпугты, второй управл ющий i-ro решающего блоных регистров, первый выход блока 20 ка подключен к i-му входу записи бло- управлени  подключен к информационно- . буферных регистров, второй инфор- му входу блока ввода-вывода, выход которого подключен к первому информационному входу блока управлен) , второй выход блока управлени  подключен к информационным входам буфермационный выход 1-го решающего блока подключен к i-му информационному входу блока буферных регистров., вход записи и информационньп выход буферного регистра подключены соответственно к (р+1)-му входу задани  режима и к второму информадионпому входу блока
    управлени , вход выбора и вход счи- вои группы, выход сопровождени  ин- in , к. лтывани  буферного регистра подключены
    ных регистров первой группы, третий выход блока управлени  подключен к входам записи буферных регистров перформации 1-го буферног о регистра первой группы (i 1, 2, ..,, р) подключен к i-му входу задани  режима блока управлени , при этом блок управлени  содержит узел пам ти, регистр адреса , регистр команд,счетчик команд, и дешифратор команд, выход счетчика команд подключен к информационному входу регистра адреса, выход которого подключен к адресному входу узла пам ти, выход п
    НИН результата, управл к1щие входы с регистра команд подключен к входу
    дешифратора команд, отличающеес  тем, что, с целью повышени  точности решени  уравнений, в устройство введены р блоков преобра- 5 зовани  данных, втора  группа из р буферных регистров, блок беферньк регистров, блок преобразовани  результата , буферный регистр, первый управл ющий и первый информационный выходы i-ro блока преобразовани  данных подключены соответственно к входам считывани  и выбора 1-го буферного регистра первой группы, первый и второй управл ющие входы 1-го бло- гг регистров, р групп по р ключей в ка преобразрвани  данных подключены каждой, р элементов И, р дешифрато- соответственно к информационному вхо- ров, i-й информационньп вход блока ду и к входу записи i-ro буферного буферных регистров подключен к инфор- регистра первой группы, вход записи мационному входу i-ro регистра блока
    соответственно к четвертому и п то- rv выходам блокл управлени , первый и второй информационные выходы блока преобразовани  результата подключены 35 соответственно к информацисжному входу и входу записи буферного регистра, вькод сопровождени  информации буферного регистра подключен к первом управл ющему входу блока преобразовавторого по (р+2)-й блока преобразова- f,,M результата подключены соответственно к входам записи с первого по р-й блоки буферных регистров, информационный вход преобразовани  результата подключеп к информационному выходу блока буферных регистров, первый управл ющий и третий информационный выходы блока преобразовани 
    50
    результата подключены соответственно к входу считывани  и к входу выбора блока буферных регистров, при этом блок буферных регистров содержит р
    i-ro буферного регистра второй группы подключен к третьему управл ющем входу i-ro блока преобразовани  данных, вход считывани  и вход выбора i-ro
    буферного регистра второй группы подключены соотвественно к вторс му и третьему информационным выходам i-ro блока преобразовани  данных, ин(|юр- мапионный выход и выход сопровождени 
    информации i-ro буферногс jier-ucTpa второй группы подключены соответственно к информационному и управл ющему входам i-ro решающего блока, первый управл ющш1: и первьш информационHi .ie выходы i-ro решающего блока подключены соответственно к входу записи и к информацио)ному входу i-ro буферного регистра второй гпугты, второй управл ющий i-ro решающего блока подключен к i-му входу записи бло- . буферных регистров, второй инфор-
    соответственно к четвертому и п то- rv выходам блокл управлени , первый и второй информационные выходы блока преобразовани  результата подключены соответственно к информацисжному входу и входу записи буферного регистра, вькод сопровождени  информации буферного регистра подключен к первом управл ющему входу блока преобразова и НИН результата, управл к1щие входы с
    5 гг регистров, р групп по р ключей в каждой, р элементов И, р дешифрато- ров, i-й информационньп вход блока буферных регистров подключен к инфор- мационному входу i-ro регистра блока
    второго по (р+2)-й блока преобразова- f,,M результата подключены соответственно к входам записи с первого по р-й блоки буферных регистров, информационный вход преобразовани  результата подключеп к информационному выходу блока буферных регистров, первый управл ющий и третий информационный выходы блока преобразовани 
    0
    результата подключены соответственно к входу считывани  и к входу выбора блока буферных регистров, при этом блок буферных регистров содержит р
    буферных регистров, i-й вход записи блока буферных регистров подключен к входу записи/считывани  i-ro рег ист- ра блока бу4 ерных регистров, выход j-ro разр да (j 1, ..., р) i-ro регистра блока буферных регистров подключен к информационному входу j-ro i-й группы блока буферных регистров , выходы с первого по р-й ключей групп с первой по р-ю блока буферных рег истров объединены и подключены к информационному выходу блока буферных регистров, вход выбора блока буферных регистров подключеп к входам р дешифраторов блока буфер- ных регистров, вход считывани  блока буферных регистров нодк.гцочен ; первым входам р элементов И блока буферных регистров, выход i-ro дешифратора блока буферных регистров подключен к второму входу i-ro элемента И блока буферных регистров, выход i-ro элемента И блока буферных регистров подключен к упрПБ.ч ющи;. входам р ключе i-ii группы блока бу- ферньгх регистров, при этом блок управлени  дополнительно содержит две группы ключей, регистр, узел управлени , группу из р дешифраторов адреса , первы выход первой группы узла уп11авле11П)1 блока управлени  иодтслю- чеи к входу синхронизации регистра Ojjjica управлени , irropoii выход перв
    групп.. узла управлени  блока управлени  подключен к счетному входу счетчика команд блока управлени , третий nepBoii. узла управлени  блока управлени  подключен входу синхронизаци1 регистра адреса илок  управлени , четвертый iiepnoii г эугшы узла упр,:1влени  блока у11равле 1и  подк. шчен к управл ющим входам ктиочей первой грунпы блока управлени , п тый выход первой групп узла управлени  блока управле 1п  подключеп с управл ющим входам ключей второй групп) блока управлени , той 1ервой группы узла управ- лентш блока управлени  подключен к входу си1 хронизадии рег истра команд бло}са управлени , выходы де иифрато- ра команд блока упра)Ы1ени  подключены к входам первой группы узла уп- равле 11ш блока управлени , информа- н.ионные входы ключей первой группы блока управле 1и  подключены к дам регистра блока- управлени , выхо- ,цы ключей BTopoii блока управлени  подключены к информационным входам регистра команд и к информа- циопнь м входам регистра блока управлени , выход регистра адреса блока управлени  подключен к информационным входам каждого дешифратора адреса блока управлени  и к четвертому выходу блока управлени , первый выход второй группы узла управлени , блока управлени , второй выход второй группы узла управлени  блока управлени , выходы ключей первой группы блока управлени  и регистра адреса блока управлени  объединены и подключены к первому выходу блока управлени , выходы ключей первой группы блока управлени  объединены и подключены к информационному входу узла пам ти блока управлени  и к второму выходу унравлени , первьй выход второй группы узла управлени  блока управлени  подключен к входу чтени  узла пам ти блока управлени  и к п тому блока управлени , в торой выход второй группы узла управлени  блока управлени  подключен к входу записи узла пам ти и к синхровходу каждого де иифратора адреса блока управлени , третий выход второй группы вь ходов узла управлени  блока управлени  подключен к счетному входу счетчика команд блока управлени , вы- ходь дешифраторов блока управлени  объед1шены и подключены к третьему выходу блока управлени , входы с первого по (р+1)-й задани  режима блока управлени  подключены к входам второй группы узла управлени  блока управлени , первь Й информационный вход блока управлени , второй информационны вход блока управлени  и выход узла пам ти блока управлени  объединены и подключены к информационным входам ключей второй группы блока управлени , при этом каждый блок преобразовани  данных содержит узел управлени , регистр пор дка, де1 ифратор команд, счетчик команд, сумматор, регистр команд, регистр адреса, регистр константы, группы ключей дешифратор адреса, узел пам ти, в каждом блоке преобразовани  данных пер- БЬП1 выход первой группы узла управлени  подключен к счетному входу счетчика команд блока преобразовани  данных, второй выход первой группы узла управлени  преобразовани  данных подклочен к входу синхронизации ре
    гистра адреса блока преобразовани  данных, третий выход первоу группы узла упралени  блока преобразовани  данных подключен к управл ющим входам ключей первой группы блока преоб разовани  данных, четвертый выход первой группы узла управлени  блока преобразовани  данных подключен к управл ющим входам ключей второй группы блока преобразовани  данных, п тый выход первой группы узла управлени  блока преобразовани  данных подключен к входу синхронизации регистра команд блока преобразовани  данных, шестой выход первой группы узла управлени  блока преобразовани  данных подключен к входу синхронизации регистра пор дка блока преобразовани  данных, седьмой выход первой группы узла управлени  блока преобразовани  данных подключен к синхро- входу сумматора блока преобразовани  данных, восьмой выход первой группы узла управлени  блока преобразовани  данных подключен к входу синхро низации регистра константы блока преобразовани  данных, входы первой группы узла управлени  блока преоб
    гистра пор дка блока преобразовани  данных подключены к соответстгзующим информационным входам ключей первой группы блока преобразовани  данных, первый выход второй группы узла управлени  блока преобразовани  данных подключен к входу записи узла пам ти блока преобразовани  данньгх и к сипхровходу дешифратора адреса блока преобразовани  данных, второй выход второй груги1ы узла управлени  блока преобразовани  данньгх подключен к входу чтени  узла пам ти блока преобразовани  данных и к первому управ- (5 л ющему выходу блока преобразовани  данных, третш выход второй группы узла управлени  блока преобразовани  данных подключен к входу синхронизации счетчика команд блока преобразовани  данных, первый управл ющий вход блока преобразовани  данных объединен с выходом узла пам ти блока преобразовани  данных и подключен к информационным входам ключей первой группы блока преобразовани  данньк, выход регистра адреса блока преобразовани  данных подключен к входу узла блока преобразовани  данньгх, к входу дешифратора адреса блока преобразоваразовани  данньгх подключен к выходам дешифратора команд блока преобразова- 30 ни  данных и к первому информацион- ни  данных, вход которого подключен ному выходу блока преобразовани  дан- к выходу регистра команд блока преобразовани  данньгх, выходы ключей первой группы блока преобразовани  данных , выход дешифратора адреса блока преобразовани  данных подключен к второму информационному выходу блока
    ных, выходы .ключей первой группы бло- 35 преобразовани  данных, выходы ключей
    ка преобразовани  данньгх объединены и подключены к информационным входам регистра константы и с установочным входом регистра пор дка блока преобразовани  данных, информационный выход счетчика команд блока преобразовани  данных подключен к информационному входу регистра адреса блока преобразовани  данных, выходы
    первой группы регистра пор дка блока преобразовани  данных подключены к первым информационным входам сумматора блока преобразовани  данных, вторые информационные входы сумматора блока преобразовани  данных подключены к выходам регистра константы I блока преобразовани  данных, выходы
    сумматора блока преобразовани  данных подключены к входам второй группы узла управлени  блока преобразовани  данньгх и информационным входам регистра пор дка блока преобразовани  данных, выходы второй группы ре0
    гистра пор дка блока преобразовани  данных подключены к соответстгзующим информационным входам ключей первой группы блока преобразовани  данных, первый выход второй группы узла управлени  блока преобразовани  данных подключен к входу записи узла пам ти блока преобразовани  данньгх и к сипхровходу дешифратора адреса блока преобразовани  данных, второй выход второй груги1ы узла управлени  блока преобразовани  данньгх подключен к входу чтени  узла пам ти блока преобразовани  данных и к первому управ- 5 л ющему выходу блока преобразовани  данных, третш выход второй группы узла управлени  блока преобразовани  данных подключен к входу синхронизации счетчика команд блока преобразовани  данных, первый управл ющий вход блока преобразовани  данных объединен с выходом узла пам ти блока преобразовани  данных и подключен к информационным входам ключей первой группы блока преобразовани  данньк, выход регистра адреса блока преобразовани  данных подключен к входу узла блока преобразовани  данньгх, к входу дешифратора адреса блока преобразова0
    0 ни  данных и к первому информацион- ному выходу блока преобразовани  дан-
    ни  данных и к первому информацион- ному выходу блока преобразовани  дан-
    ных, выход дешифратора адреса блока преобразовани  данных подключен к второму информационному выходу блока
    второй группы блока блока преобразовани  данных объед1тены к информационному входу узла пам ти блока и к третьему информационному выходу блока
    преобразовани  данных, второй и третий управл ющие входы блока преобразовани  данных объединены и подключены к входу узла управлени  блока преобразовани  данных, при этом блок
    преобразовани  результата содержит узел управлени , регистр коэффициента , регистр старшего модул , дешифратор команд, счетчик команд, сумматор, регистр команд, регистр адреса, регистр младшего модул , две группы
    ключей, дешифратор адреса, узел пам ти , причем в каждом блоке преобразовани  результата первьп выход первой группы узла управлени  блока преоб- разовани  результата подключен к
    входу синхронизации регистра коэффициента блока преобразовани  результата , второй выход первой группы узла правлени  блока преобразовани  ре131322308
    зультата подключен к счетному входуционные входы, входы сумматора блока счетчика команд блока преобразовани преобразовани  результата подключены результата, третий выход перпой труп-к выходам регистра младшего модул  nfci узла управлени  блока преобразова-блока образовани  результата, информа- ни  результата подключен к входу i 5ционные выходы сумматора блока пре- синхронизации регистра адреса блокаобразовани  результата подключены к преобразовани  результата, четвертыйвторым информационным входам регистра выход первой группы узла управлени старшего модул  и к входам второй блока преобразовани  результата под-группы узла управлени  блока преобра- ключен к управл ющ17м входам ключей (Озовани  результата, выходы регистра первой группы блока преобразовани коэффициента блока преобразовани  результата, п тый выход первой группырезультата подкл}очены к входам треть- узла управлени  блока преобразовани ей группы узла управлени  блока пре- результата подключен к управл ющимобразовани  результата, первый вы- входам ключей второй группы блока - 15ход второй группы узла управлени  преобразовани  результата, шестой вы-блока преобразовани  результата подход пирвой групп, упла управлени ключен к входу записи узла пам ти блока преобразова и  результата под-блока преобразовани  результата и к ключей к входу сш1хроппзац1П1 рсгист-синхровходу дешифратора адреса блока ра команд блока преобразовани  рс- 20преобразовапи  результата, второй зх-1ьтлтл, седьмой выход перво; группывыход второй группы узла управлени  узлл управлени  блока преоОрсЧзопани блока преобразовани  результата под- резулругата подключен к входу синхро-ключей к первому-управл ющему выходу низации регистра старшего модул  бло-блока преобразовани  результата и к кп преобразовател  результат, весь- 25входам чтени  узла пам ти блока ире- MOI выход первой группы узла унрав-образовани  результата, третий выход лени  блока преобразовани  рсзульта-второй группы узла управлени  блока та пол глючен к синхровходу сумматорапреобразовани  результата подключен Плока преобразовани  репультлта, де-к информационному входу установки I l Ti-fi имход первой г 1унпм унрпв- 30счетчика команд блока преобразовани  . юппл блока прсобоаз( ре-зульта-результата, 1шформационный вход блока та тюлклгочен к Bxo. си; хптп; и1цги1преобразовани  результата объединен рогистра младшего модул  преоб- с выходом узла пам ти блока преобра- ра-зовани  результата, входы нервойзовани  результата и подключен к ин- групны узла управлени  блока прсобра- 35Формационным входам ключей первой .(окьани  результата подключены к вы-группы блока преобразовани  результа- ходам деппфратора команд пре-та, выходы ключей второй группы бло- образовани  результата, входы которо-ка преоб{Ьазовани  результата объеди- го подключены к вькодам регистра и подключены к информационному манд блока преобразовани  результа- 40входу узла пам ти блока преобразова- та, ВЫХОД.; ключей второй группы блока   результата и к первому информа- н)еобразовани  результата объедине-ционному выходу блока преобразовани  ны и подключены к информационнымрезультата, выход дешифратора адреса иходам регистра коэффициента блокаблока преобразовани  результата подк- :1 К1образопа1пш результата, регистра 45™чен к второму информационному выхо- команд блока преобразовапи  результа-МУ блока преобразовани  результата, та, регистра младшего модул  блокавыход регистра адреса блока преобра- прообразовани  результата и с первымзовани  результата подключен к адрес- ин-Ьормационным входом регистра стар- о У входу узла пам ти блока преобра- ;ие.го модул  блока преобразовани  ре- 50зовани  результата, к информационному зу.1 ьтата, выходы счетчика команд бло-входу дешифратора адреса блока пре- ка преобразовани  результата подклю-образовани  результата и к третьему чоиы к информационным входам регист-информационному выходу блока преоб- ра адреса блока преобразовани  ре-разовани  результата, управл ющие зультата, первые выходы регистра стар-55 ° первого по (р+2)-й блоков шего модул  блока преобразовани  ре-преобразовани  результата объединены зультата подключены к первым информа-и подключены к входу узла управлени  циоиным входам сумматора блока преоб-блока преобразовани  данных, выходы разовани  результата, Езторые информа-регистра старшего модул  блока пре15132230816
    .образовани  данных подключены к нн-чей второй группы блока преобразова-формационным входам одноименных клю-ни  данньк.
    Фиг 2
    Pae.J
    v
    /J / 15 tS t718 19
    фиг Л
    Фиг. 5
    Фиг.6
    29,29р
    фиг. 7
    (Преобразоба- шеданнь1к)
    (ynhPf -Р//
    (
    PniPKJ -Р/7
    /
    }- ЗМ-УП
    /
    (УП) -РП
    f
    SLgn(
    Ш-lPniPKj-pn
    (yfJhHp-PH
    i
    - л
    (РН)РП
    (
    f
    с Выход
    РП регистр пор дка РК-регистр константы УР- узел пам ти УУ-узел управлени  Mf-мантисса исходного часла Pf-пор док исходного ци.сла Ij-показатель степени 2. d/fи данного
    модули mj
    Зп знаменатель преодразобанного числ Ц{ -цаслитель преобразобанного числа L J-остаток от делени  Фиг. 8
    fB.biQucfienue Л ко эффиаиента}
    i-L-УП
    (yn)-t-j-yfj
    O-Ctj-УП
    Щ-BtK-PfJO т-Ск1-РЧР
    I
    ipnoHP4p)-pp
    -РПО
    (ynj-Cij-pno
    (yn)-nLL-P4P
    (рпоИР р)-рр
    iPP)-Ctj-yn
    m-j-pno
    iPfJO)+f-PP-j -yn
    f
    iynhCij-pyp
    (PnO)+()-PP -Ccj-УП
    (PBffJ+f-PBO
    УП-уз ел пам ти
    РПО- регистр пербого операнда
    РВО-регистр бторого операнда
    РЧР-регистр цастичного резу/ftmama
    РР-регистр peзljлtзmama
    J,« индексы - с 1 етчиии
    п -размер матрацы
    Фиг.9
    Hem
    да
    Hem
    (УП)-1-РПО {PnO)+i-PP-LС Конец J
    Редактор Е.Папп
    Составитель В.Смирнов
    Техред Л.Олийнык Корректор Г.Решетник
    2867/47
    Тираж 672Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д. А/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU854030903A 1985-12-11 1985-12-11 Устройство дл решени дифференциальных уравнений SU1322308A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU854030903A SU1322308A1 (ru) 1985-12-11 1985-12-11 Устройство дл решени дифференциальных уравнений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU854030903A SU1322308A1 (ru) 1985-12-11 1985-12-11 Устройство дл решени дифференциальных уравнений

Publications (1)

Publication Number Publication Date
SU1322308A1 true SU1322308A1 (ru) 1987-07-07

Family

ID=21224048

Family Applications (1)

Application Number Title Priority Date Filing Date
SU854030903A SU1322308A1 (ru) 1985-12-11 1985-12-11 Устройство дл решени дифференциальных уравнений

Country Status (1)

Country Link
SU (1) SU1322308A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 584314, кл. G 06 F 7/32, 1976. Авторское свидетельство СССР № 565299, кл. G 06 F 15/328, 1975. *

Similar Documents

Publication Publication Date Title
KR960018657A (ko) 픽셀 구동 회로
SU1322308A1 (ru) Устройство дл решени дифференциальных уравнений
JPS5843934B2 (ja) シンゴウヘンカンソウチ
SU555398A1 (ru) Устройство дл поиска информации на перфокартах
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
SU468369A1 (ru) Преобразователь код-аналог
SU1437875A1 (ru) Устройство дл анализа параметров графа
SU1043633A1 (ru) Устройство дл сравнени чисел
SU1411738A1 (ru) Цифровой функциональный преобразователь
SU1273917A1 (ru) Устройство дл суммировани @ -разр дных чисел
SU1022145A1 (ru) Устройство дл ввода информации
SU1464157A1 (ru) Устройство дл распаковки команд
JPH02291737A (ja) nビット多重分離変換回路
SU1254484A1 (ru) Устройство дл загрузки данных в вычислительной системе
SU898436A1 (ru) Устройство дл обслуживани за вок в пор дке поступлени
SU1501020A1 (ru) Генератор функций Уолша
SU1267412A1 (ru) Устройство микропрограммного управлени
SU1427380A1 (ru) Устройство дл моделировани вершины графа
SU1545327A1 (ru) Устройство дл формировани двоичного плоского кода посто нного веса
SU1642526A1 (ru) Устройство дл сдвига и преобразовани информации
JPS6332292B2 (ru)
SU1410055A1 (ru) Устройство дл анализа параметров предикатных сетей
SU596946A1 (ru) Устройство дл микропрограммного управлени
SU1661745A2 (ru) Генератор последовательности весов кода
JPS5840421Y2 (ja) デイジタル微分解析機