SU1305875A1 - Устройство дл преобразовани последовательного кода в параллельный - Google Patents
Устройство дл преобразовани последовательного кода в параллельный Download PDFInfo
- Publication number
- SU1305875A1 SU1305875A1 SU853944352A SU3944352A SU1305875A1 SU 1305875 A1 SU1305875 A1 SU 1305875A1 SU 853944352 A SU853944352 A SU 853944352A SU 3944352 A SU3944352 A SU 3944352A SU 1305875 A1 SU1305875 A1 SU 1305875A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- shift register
- trigger
- code
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
- Communication Control (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике. Его использование в системах передачи цифровых данных позвол ет повысить точность преобразовани . Устройство содержит регистр I сдвига, элемент ИЗ, триггеры 7,8 и генератор 6 тактовых 1шпульсов. Введение счетчика 2, триггера . 9 и элементов И 4,5 обеспечивает исправление ошибки, возникающей в процессе преобразовани вследствие сбо в регистре 1 сдвига. 1 ил. 13 с сл со о сл 00 C7I
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в системах передачи цифровых данных.
Цель изобретени - повьппенке точности преобразовани .
На чертеже приведена функциональна схемч устройства.
Устройство дл преобразовани последовательного кода в параллельный содержит регистр 1 сдвига, счетчик 2, nepBbtfi, второй и третий элементы И 3-5, генератор 6 тактовых импульсов , первый, второй и третий триггеры 7-9. На чертеже обозначены информационный О и управл ющий 11 входы, информдпионные выходы 12, первый 13 и второй 14 управл ющие выходы,
Регистр 1 сдвига выполнен (п+2)- разр дньм, где п - длина слова в последовательном коде.
Счетчик 2 имеет емкость п-1,т.е. сигнал на его выходе переполнени по вл етс при поступлении п-го импульса на вход счетчика 2.
На чертеже приведен вариант подключени триггеров 7-9, в котором их первыми входами вл ютс S-входы, а вькодами - пр мые выходы. В случае, если первыми входами триггеров 7-9 вл ютс их R-входь, то в качестве выходов используютс их инверсные выходы,
Устройство дл преобразовани последовательного кода в параллельный работает следующим образом
На вход 11 поступает управ1шющий сигнал, свидетельствующий о начале сообщени . По этому сигналу обнул етс счетчик 2, триггеры 8 и 9 и вс кроме первого, разр ды регистра 1 - сдвига, а в первый разр д этого регистра записываетс единица;, кроме того, перебрасываетс в единично состо ние триггер 7. В отсутствие кодового слова на информационном входе О присутствует уровень логической единицы. Благодар этому при перебросе триггера 7 по сигналу с входа 1 на вход генератора 6 поступает положительный перепад, которым запускаетс генератор 6. Единичные импульсы входного слова осуществл ю синхронизацию работы этого генератора 6 . По мере поступлени кодовых импульсов с входа 10 регистр 1 сдвига осуществл ет прием поступающей
0
информации, а тактовь е импульсы с генератора 6 тактовых импульсов заполн ют счетчик 2.
В случае приема ожидаемых п разр дов последовательного кода без сбо по окончании преобразовани в (п+1)-1 разр д регистра 1 сдвига записываетс 1, а на выходе счетчика 2 по вл етс положительный потенциал, которьш устанавливает триггер 9 в единичное состо ние. Триггер 9 формирует сигнал разрешени , открывающий третий элемент И 5, и с (п+1)-го разр да регистра 1 сдвига через открытый элемент И 5 на выход 13 поступает сигнал Конец кодовой комбинации . Этим же сигналом триггер 7 устанавливаетс в состо ние, при котором закрываетс первый элемент И 3,
запреща прием информации.
1
Если в процессе сдвига единицы, предварительно записанной в первый разр д регистра 1 сдвига, в этом ре5 гистре происходит сбой, привод щий к преждевременному по влению 1 в (n-t-l)-M разр де, то сигнал Конец кодовой комбинации на выходе 13 не формируетс , так как на счетчик 2 не поступает п тактовых импульсов и элемент И 5 закрыт выходным сигналом триггера 9. При этом генератор 6 тактовых импульсов продолжает вырабатывать тактовые и шyльcы, так как первый элемент И 3 открыт и поступление кодовых импульсов с входа 10 не закончилось . Поэтому сдвиг информации в регистре 1 сдвига и заполнение счетчика 2 продолжаетс . При по влении 1 в (п-«-2)-м разр де регистра 1 сдвига триггер 8 устанавливаетс в единичное состо ние и формирует на входе второго элемента И 4 сигнал разрешени . Если к этому моменту в
5 регистре 1 сдвига заверщено накопление ожидаемой п-разр дной кодовой комбинации, то на выходе счетчика 2 по витс положительный потенциал, а в (п+)-м разр де регистра 1 сдвига
Q ПОЯВИТСЯ та I, котора была предварительно записана в его первый разр д и сдвигалась по мере накоплени информации.
Триггер 9 устанавливаетс в еди ничное состо ние и формирует сигнал на входе элемента И 5, разрешающий прохождение с ()-го разр да регистра 1 сдвига по вившейс 1 на выход 13 и триггер 7. Триггер 7 ус0
5
0
313
тананливаетс в состо ние, при котором закрываетс первый элемент И 3, запреща прием информации, а на выход 14 через открытый элемент И 4 с (п+1)-го разр да регистра 1 сдвига поступит сигнал Сбой.
Если с по влением 1 в (п+2)-м разр де регистра 1 сдвига не завершено накопление ожидаемой ti -разр дной кодовой информации, то заполнение счетчика 2 будет продолжатьс до по влени на выходе счетчика 2 положительного потенциала и дальнейша работа устройства происходит аналогично .
.Таким образом, устройство позвол ет повысить достоверность преобразовани последовательного кода в параллельный , так как не только обнаружи- вает ошибки при преобразовании, но и исправл ет их, не прекраща дальнейшего приема информации.
Достигаетс это тем, ЧТОБ случае сбо , привод щего к преждевременному по влению 1 в (п+1)-мразр де регистра 1 сдвига, сигнал Конец кодовой комбинации формируетс на выходе 3 только в том случае, если на входах третьего элемента И 5 по вл етс код П. Это, в свою очередь, возможно , когда с генератора 6 тактовых импульсов на вход счетчика 2 поступит п тактовых импульсов, и положительный потенциал, по вившийс на. его выходе, установит триггер 9 в единичное состо ние, а в ()-й разр д регистра 1 сдвига те же п тактовых импульсов перемест т 1, котора была предварительно записана в его первый разр д. При этом 1, преждевременно по вивша с в (п+1)-м разр де регистра I сдвига, сдвинетс в (п+2)-й разр д и запомнитс на триггере 8. Такой прием позвол ет исправл ть ошибку, возникшую в результате сбо , не прекраща дальнейшего приема информации, при этом в устройстве накапливаютс все п разр дов ожидаемой кодовой комбинации, а ложный сигнал Конец кодовой комбинации преждевременно не формируетс ,
По окончании преобразовани последовательного кода в параллельный,т.е когда исправлен сбой и в регистре 1 сдвига накоплена вс ожидаема п-раз р дна кодова комбинаци , на входах второго элемента И 4 присутствует
754
код 11 и с его выхода на выход 14 поступит сигнал Сбой. Одновременно с исправлением ошибки, возникшей н результате сбо , происходит запоминание ее и выдача во внешнее устройство по окончании преобразовани . Благодар этому отпадает необходимость повтор ть кодовую комбинацию после каждого сбо , что обеспечивает возможность увеличить пропускную способность устройства.
Claims (1)
- Формула изобретениУстройство дл преобразовани последовательного кода в параллельный , содержащее первый триггер, выход которого подключен к первому входу первого элемента И, второй вход которого вл етс информационным входом устройства, выход первого элемента И подключен к входу генератора тактовых импульсов и информационному входу (п+2)-разр дного регистра сдвига , где п - разр дность слова в последовательном коде, выход (п+2)-го разр да регистра сдвига соединен с первым входом второго триггера, выход генератора тактовых и тульсов соединен с тактовым входом регистра сдвига, вход установки которого обье- динен с первым входом первого и вторым входом второго триггеров и вл етс управл ющим входом устройства, выходы первого п-го разр дов регистра сдвига вл ютс соответствующими информационными выходами устройства, отличающеес тем, что, с целью повышени точности преобразовани , в него введены третий триггер , второй и третий элементы 1 и счетчик, счетный вход которого под- .ключей к выходу генератора тактовых импульсов, выход переполнени счетчика соединен с первым входом третьего триггера, второй вход которого и вход обнулени счетчика объединены и подключены к управл ющему входу устройства , выходы второго и третьего триггеров соединены с первыми входами одноименных элементов И, выход (п+{)-го разр да регистра сдвига подключен к вторым входам ВТОРОГО и третьего элементов И, выход третьего элемента И соединен с вторым входом первого триггера и вл етс первым управл ющим выходом устройства, выход второго элемента И вл етс вторым управл ющим выходом устройства .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853944352A SU1305875A1 (ru) | 1985-08-13 | 1985-08-13 | Устройство дл преобразовани последовательного кода в параллельный |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853944352A SU1305875A1 (ru) | 1985-08-13 | 1985-08-13 | Устройство дл преобразовани последовательного кода в параллельный |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1305875A1 true SU1305875A1 (ru) | 1987-04-23 |
Family
ID=21194280
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853944352A SU1305875A1 (ru) | 1985-08-13 | 1985-08-13 | Устройство дл преобразовани последовательного кода в параллельный |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1305875A1 (ru) |
-
1985
- 1985-08-13 SU SU853944352A patent/SU1305875A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 809160, кл. Н 03 М 9/00, 1979. Авторское свидетельство СССР № 1081639, кл. Н 03 М 9/00, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4160154A (en) | High speed multiple event timer | |
SU1305875A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1378052A1 (ru) | Устройство дл контрол работоспособности счетчика | |
JPS63312754A (ja) | エラ−発生回路 | |
SU1658190A1 (ru) | Устройство дл контрол монотонно измен ющегос кода | |
SU445144A1 (ru) | Преобразователь двоичного кода во временной интервал | |
RU1775854C (ru) | Управл емый делитель частоты следовани импульсов | |
SU1310822A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1522414A1 (ru) | Устройство дл исправлени модульных ошибок | |
SU1174919A1 (ru) | Устройство дл сравнени чисел | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1282336A1 (ru) | Преобразователь дельта-модулированного сигнала в импульсно-кодомодулированный сигнал | |
SU1229970A1 (ru) | Устройство дл определени достоверности передачи бинарной информации | |
SU402156A1 (ru) | Распределитель импульсов | |
JP2690990B2 (ja) | カウンタ | |
SU1309304A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU383048A1 (ru) | Двухтактный регистр сдвига с обнаружением | |
SU1061275A1 (ru) | Устройство дл исправлени одиночных и обнаружени многократных ошибок | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
RU2076455C1 (ru) | Селектор импульсов заданной кодовой комбинации | |
SU1080132A1 (ru) | Устройство дл ввода информации | |
SU1689948A1 (ru) | Генератор случайных чисел | |
SU1241148A1 (ru) | Цифровое фазосдвигающее устройство | |
SU1193823A1 (ru) | Устройство преобразования времени в код | |
SU739654A1 (ru) | Парафазный сдвигающий регистр |