SU1278864A1 - Устройство дл сопр жени источника и приемника информации - Google Patents

Устройство дл сопр жени источника и приемника информации Download PDF

Info

Publication number
SU1278864A1
SU1278864A1 SU853901057A SU3901057A SU1278864A1 SU 1278864 A1 SU1278864 A1 SU 1278864A1 SU 853901057 A SU853901057 A SU 853901057A SU 3901057 A SU3901057 A SU 3901057A SU 1278864 A1 SU1278864 A1 SU 1278864A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
readiness
line
write
signal
Prior art date
Application number
SU853901057A
Other languages
English (en)
Inventor
Александр Николаевич Бучнев
Ольга Алексеевна Зимнович
Евгений Иванович Карпунин
Василий Иванович Песоченко
Original Assignee
Организация П/Я Г-4515
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Г-4515 filed Critical Организация П/Я Г-4515
Priority to SU853901057A priority Critical patent/SU1278864A1/ru
Application granted granted Critical
Publication of SU1278864A1 publication Critical patent/SU1278864A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к области вычислительной и информационноизмерительной техники и может быть использовано в системах сбора и обработки информации, в которых требуетс  организаци  обмена информацией между устройствами, работающими с разной скоростью, например между измерительным устройством, нерегул рно передающим массивы данньрс, и ЭВМ. Цель изобретени  - сокращение аппаратурньк затрат устройства.Цель достигаетс  тем, что в устройство, содержащее блок регистров пам ти, распределители импульсов записи и чтени  и первый элемент И, введены две группы элементов И-НЕ и второй элемент И. I ил. (Л с

Description

1C
«4j

Claims (2)

  1. 00 00 О5 i4 12 Изобретение относитс  к вычислительной и информационно-измерительной технике и может быть использовано в системах сбора и обработки информации , в которых требуетс  организаци  обмена информацией между устройствами, работающими с разной скоростью, например между измерительным устройством, нерегул рно передающим массивы данных, и ЭВМ. Цель изобретени  - сокращение аппаратурных затрат устройства. На чертеже представлена функциональна  схема устройства. Предлагаемое устройство содержит блок 1 пам ти, состо щий из группы регистров 2, распределители 3 и 4 импульсов записи и считывани , построенные на триггерах 5, вторую и первую группы элементов И-НЕ 6 и 7, элементы И 8 и 9, пины 10 и 11 информационных выхода источника и входа приемника информации, линии 12 и 13 выхода сигнала записи и входа готовности записи источника информации линии14 и 15 выхода сигнала чтени  и входа готовности чтени  приемника информации. Регистры 2 имеют третье состо ние на вьЕХоде, а элементы И-НЕ 6 и 7 выполнены по схеме с открытым кол лекторным выходом. Устройство работает следующим об разом. После включени  питани  по цеп м начальной установки (не показаны) первый триггер 5 распределителей 3 и 4 обнул етс . В этом положении устройство готово к записи информации . Ка линии 13 присутствует высокий уровень напр жени  Готовность записи устройства, на линии 14 сиг нал Готовность чтени  отсутствует так как первьй элемент И-НЕ 6 форми рует на эту линию нижний уровень на пр жени . Первый импульс записи по линии 1 ( высоким уровнем напр жени ) переписывает единицу из первого триггера 5 распределител  3 во второй три гер 5, в.результате чьго информаци  по шинам 10 записьгоаетс  во второй регистр
  2. 2. После одной процедуры за писи на линии 14 по вл етс  сигнал Готовность чтени , Если после это го происходит процедура чтени , то единица из последнего триггера 5 распределител  А переписьгоаетс  в первый триггер 5 и содержимое второ 2 го регистра 2 выдаетс  на шинах 11. аким образом, в распределител х 3 4 по кольцу двигаютс  единица заиси и единица чтени . Если единица чтени  догон ет единицу записи, то на линии 14 снимаетс  сигнал Готовность чтени  и блокируетс  поступление сигнала Чтение информации по линии 15, так как информаци  в регистрах 2 блока 1 отсутствует. Если единица записи догон ет единицу чтени , с линии 13 снимаетс  сигнал Готовность записи и блокируетс  поступление сигнала Запись информации по линии 12, так как пам ть переполнилась , т.е. во всех регистрах 2 имеетс  информаци . Формула изобретени  Устройство дл  сопр жени  источника и приемника информации, содержащее группу регистров пам ти, информационные входы и выходы которых соединены соответственно -с информационным выходом источника информации и информационным входом приемника информации, распределитель импульсов записи и распределитель импульсов считывани , выходы которых подключены соответственно к входам разрешени  записи и разрешени  считьшани  соответствующих регистров пам ти группы, и первый элемент И, отличающеес  тем, что, с целью сокращени  аппаратурных затрат, в него введены две группы элементов ИНЕ и второй элемент И, йричем тактовые входы распределителей импульсов записи и считывани  подключены соответственно к выходам первого и второго элементов И, первые входы которых соединены соответственно с выходом сигнала записи источника информации и выходом сигнала чтени  приемника информации, а вторые входы - соответственно с выходами элементов И-НЕ первой и второй групп и входами готовности записи источника информации и готовности чтени  приемника информации, первые входы i-x элементов И-НЕ первой и второй групп () подключены соответственно к i-M выходам распределителей импульсов записи и считьшани , а вторые входы - соответственно к i-м выходам распределителей импульсов считьшани  и записи, вторые входы М-х элементов И-НЕ первой и второй 3 групп подключены соответственно к первым выходам распределите12788644 - лей импульсов считьшани  и записи .
SU853901057A 1985-05-24 1985-05-24 Устройство дл сопр жени источника и приемника информации SU1278864A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853901057A SU1278864A1 (ru) 1985-05-24 1985-05-24 Устройство дл сопр жени источника и приемника информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853901057A SU1278864A1 (ru) 1985-05-24 1985-05-24 Устройство дл сопр жени источника и приемника информации

Publications (1)

Publication Number Publication Date
SU1278864A1 true SU1278864A1 (ru) 1986-12-23

Family

ID=21179202

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853901057A SU1278864A1 (ru) 1985-05-24 1985-05-24 Устройство дл сопр жени источника и приемника информации

Country Status (1)

Country Link
SU (1) SU1278864A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 913359, кл. G 06 F 3/04, 1978. Авторское свидетельство СССР № 1083175, кл. G 06 F 3/04, 1982. *

Similar Documents

Publication Publication Date Title
KR890002330B1 (ko) 멀티프로세서 시스템
CA2118995A1 (en) Arbitration Logic for Multiple Bus Computer System
SU1278864A1 (ru) Устройство дл сопр жени источника и приемника информации
SU760076A1 (ru) Устройство для сопряжения1
SU1283776A1 (ru) Устройство дл сопр жени ЦВМ с пам тью
SU1529239A1 (ru) Приоритетное устройство доступа к общей пам ти
SU1603362A1 (ru) Устройство дл ввода-вывода информации
SU1399750A1 (ru) Устройство дл сопр жени двух ЦВМ с общей пам тью
SU1387004A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1647581A2 (ru) Двухканальное устройство дл сопр жени двух электронно-вычислительных машин
SU1256034A1 (ru) Устройство дл сопр жени двух ЭВМ с общей пам тью
SU1559351A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1291998A1 (ru) Устройство дл сопр жени процессора с общей магистралью
SU1327114A1 (ru) Устройство дл сопр жени @ -датчиков с ЭВМ
RU2022345C1 (ru) Устройство сопряжения интерфейсов
SU1661778A1 (ru) Устройство дл сопр жени двух ЦВМ с общей пам тью
SU1527639A1 (ru) Устройство дл сопр жени внешних устройств с магистралью ЭВМ
SU1444794A1 (ru) Устройство дл синхронизации работы двух процессоров с общим блоком пам ти
SU1737454A1 (ru) Устройство дл запоминани трассы функционировани многопроцессорных систем
SU1425692A2 (ru) Двухканальное устройство дл сопр жени двух электронно-вычислительных машин
SU1566336A1 (ru) Устройство дл вывода информации
SU1751772A1 (ru) Устройство дл ввода в микроЭВМ дискретных сигналов
SU1465888A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU1672458A1 (ru) Устройство дл сопр жени ЭВМ с магистралью ввода-вывода периферийных устройств
SU1508227A1 (ru) Устройство дл сопр жени ЭВМ с магистралью