SU1277001A1 - Устройство сравнени мощности случайных процессов - Google Patents
Устройство сравнени мощности случайных процессов Download PDFInfo
- Publication number
- SU1277001A1 SU1277001A1 SU853884352A SU3884352A SU1277001A1 SU 1277001 A1 SU1277001 A1 SU 1277001A1 SU 853884352 A SU853884352 A SU 853884352A SU 3884352 A SU3884352 A SU 3884352A SU 1277001 A1 SU1277001 A1 SU 1277001A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- input
- channels
- adder
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение касаетс обработки случайных сигналов. Может быть использовано в радиосистемах различного назначени . Цель изобретени расширение функциональных возможностей устройства. Дл достижени поставленной цели в устройство, содержащее п каналов, в каждый из которых вход т усилитель 1, квадратор 2, интегратор 3 со сбросом, инвертор 5, элемент 6 пам ти, сумматор 7, а также генератор 15 тактовых импульсов , введены п элементов 4 пам ти, п ключей 8, сумматор 9 на п входов, фильтр 10 нижних частот, разделительна емкость 11, триггер Шмидта 12, формирователь 13 импульсов, счетчик 14 импульсов, лини 20 задержки с п отводами, элементы 16-19 задержки . На счетчике 14 фиксируетс число максимумов в различных измерени х с € мощности в п случайных нестационарных процессах, что расшир ет функциональные возможности устройства. 1 ил. С
Description
Изобретение относитс к обработке случайных сигналов и может быть использовано в радиосистемах различного назначени , а также в анализатора статистических характеристик нестационарных случайных процессов.
Целью изобретени вл етс расширение функциональных возможностей устройства за счет определени характера различий изменени мощностей нестационарных случайных процессов.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит п каналов, в каждый из которых вход т последовательно соединенные усилитель , квадратор 2, интегратор 3 со сбросом. Выход каждого интегратора 3 соединен с входом соответствующего дополнительного элемента А пам ти. Выход каждого элемента 4 пам ти соединен с входами соответствующего инвертора 5 и входом элемента 6 пам ти. Выход инвертора 5 и выход элемента 6 пам ти каждого канала соединены с соответствующими входами сумматора 7 на два входа. Выход сумматора 7 каждого канала соединен с входом соответствующего ключа 8, выходы которых соединены с соответствующими входами cy мaтopa 9 на h входов. Выход сумматора 9 соединен с входом фильтра 10 нижних частот, выход которого подсоединен к последовательно соединенным разделительной емкости 11, триггеру 12 Шмидта, формирователю 1-3 импульсов и счетчику 14 импульсов . Выход генератора 15 тактовых .импульсов, общего дл всех каналов, соединен с входом первого элемента 16 задержки и подсоединен к стираюцзму входу элементов 6 пам ти всех каналов. Выход первого элемента 17 задержки соединен с входами,управл ющими записью в элементах 6 пам ти всех каналов. Выход второго элемента 17 задержки соединен с входом третьего элемента 18 задержки и подсоединен к стирающему входу элементов 4 пам ти всех каналов. Выход третьего элемента 18 задержки соединен с входом четвертого элемента 19 задержки и с входами, управл ющими записью в элементах 4 пам ти всех каналов. Выход четвертого элемента
19задержки соединен с входом линии
20задержки нап входов, с входами сброса интеграторов 3 всех каналов.
а также с входом сброса счетчика 14. Выход счетчика 14 вл етс выходом устройства.
Устройство работает следующим образом .
С выходов усилителей 1 каждого канала сигнал поступает на квадраторы 2. Квадрированные напр жени сигналов каждого канала суммируютс в
интегратора);: 3 со с&росом, процесс суммировани в которых начинаетс после окончани импульса сброса с выхода четвертого элемента 19 задержки . Результат суммировани в интеграторах 3 запоминаетс соответственно в элементах 4 пам ти, на которые вначале поступает импульс стирани предшествующего значени с выхода второго элемента 17 задержки, а затем поступает {-мпульс, управл ющий записью с выхода третьего элемента 18 задержки. ПредшествуюБ ие значени , записанные в элементах 4 пам ти , переписываютс соответственно
в элементы 6 пам ти, дл чего на элементы пам ти 6 вначале поступает импульс стирани с выхода генератора 15 тактовых импульсов, а затем импульс, управл ющий записью с выхода первого элемента 16 задержки.
Предществующее значение и инвертированный в инверторе 5 результат последнего интегрировани Б интеграторе 3 каждого канала складываютс в
сумматоре 7. С выходов сумматора 7 каждого канала сигналы поступают соответственно на входы ключей 8. Импульсы на управл ющие входы ключей 8 поступают с п отводов линии 20
задер и ;и, на вход которой поступил импульс с выхода элемента 19 задержки . Причем с первого отвода линии 20 задержки поступает импульс на управл ющий вход ключа 8 первого канала.
С второго отвода линии 20 задержки поступает импульс на управл ющий вход ключа 8 второго канала и т.д.. Таким образом, считанные последовательно во времени через интервал at
значени сигналов в сумматорах- 7 по вл ютс на выходах ключей 8, и далее поступают соответственно на входы сумматора 9 на п входов. На выходе сумматора 9 образуетс развернутЬш во времени набор дискретных сигНалов различий изменений мощности нестационарных случайных процессов, зафиксированных в сумматорах 7.
Claims (1)
- Формула изобретениУстройство сравнени мощности случайных процессов, содержащее п каналов , в каждый из которых вход т последовательно соединенные усилитель,ВНИИПИ Заказ 6661/37Производств,-полиграф, пред-е, г. Ужгород, ул. Проектна , 42770014квадратор, интегратор, а также инвертор , элемент пам ти и сумматор на два входа, причем выход каждого инвертора и элемента пам ти соединен 5 с входом каждого сумматора на два входа, а их входы объединены, а также тактовый генератор, общий дл всех каналов, отличающеес тем, что, с целью расширени функцио- 10 нальных возможностей устройства за счет определени характера.различий изменени мощностей процессов, в него введены п элементов пам ти, п ключей, сумматор на п входов, последователь- 15 но соединенные фильтр нижних частот, разделительна емкость, триггер та, формирователь импульсов и счетчик импульсов., а также лини задержки с п отводами и четыре последова- 20 тельно с.оединенных элемента задержки , причем выход каждого интегратора- соединен с входом соответствующего дополнительного элемента пам ти, выход которого соединен с входом инвер- 25 тора, при этом выход сумматора на два входа каждого канала соединен с входом соответствующего из ключей, выходы которых соединены с соответствующими входами сумматора на п35зо входов, выход которого подсоединен д50к входу фильтра нижних частот, а выход счетчика импульсов вл етс выходом устройства, причем вход сброса счетчика объединен с входами сброса интеграторов всех каналов и с входом линии задержки на ь входов и подсоединен к выходу четвертого элемента задержки, выход генератора тактовых импульсов соединен с первым элементом задержки и подсоединен к стирающим входам элементов пам ти всех каналов, выход первого элемента задержки подсоединен к входам, управл ющим записью в элементах пам ти всех каналов, выход второго элемента задержки - к стирающим входам дополнительных элементов пам ти всех каналов, выход третьего элемента пам ти подсоединен к входам, управл ю- ш.им записью в дополнительных элементах пам ти всех каналов, причем каждый выход многоотводной линии задержки подсоединен к управл ющему входу соответствующего ключа каждого канала.Тираж 728 Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853884352A SU1277001A1 (ru) | 1985-04-13 | 1985-04-13 | Устройство сравнени мощности случайных процессов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853884352A SU1277001A1 (ru) | 1985-04-13 | 1985-04-13 | Устройство сравнени мощности случайных процессов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1277001A1 true SU1277001A1 (ru) | 1986-12-15 |
Family
ID=21173183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853884352A SU1277001A1 (ru) | 1985-04-13 | 1985-04-13 | Устройство сравнени мощности случайных процессов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1277001A1 (ru) |
-
1985
- 1985-04-13 SU SU853884352A patent/SU1277001A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №752173, кл. G 01 R 17/00, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1277001A1 (ru) | Устройство сравнени мощности случайных процессов | |
US3934097A (en) | Multifrequency tone detection | |
SU1589403A1 (ru) | Устройство подавлени помех | |
US3659051A (en) | Complex wave analyzing system | |
SU964979A1 (ru) | Цифровой согласованный фильтр дл импульсных эхо-сигналов | |
SU1429288A1 (ru) | Фазовый компаратор | |
SU686038A1 (ru) | Устройство дл вычислени свертки функций | |
RU2037190C1 (ru) | Многоканальная система для регистрации физических величин | |
SU1003350A1 (ru) | Делитель частоты следовани импульсов | |
SU943599A1 (ru) | Преобразователь сдвига фаз в код | |
SU572933A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU525033A1 (ru) | Цифровой периодомер | |
SU1580271A1 (ru) | Устройство сравнени мощности случайных сигналов | |
SU560329A1 (ru) | Устройство воспроизведени частоты входного сигнала | |
SU978198A1 (ru) | Запоминающее устройство с циркул цией информации | |
SU556437A1 (ru) | Частотно-импульсное множительно-делительное устройство | |
SU1270879A1 (ru) | Многоканальный программируемый генератор импульсов | |
SU1690182A1 (ru) | Адаптивный умножитель частоты следовани импульсов | |
SU1427365A1 (ru) | Генератор случайного процесса | |
SU898430A1 (ru) | Цифровой умножитель частоты | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU792559A1 (ru) | Цифровой коррел ционный фильтр | |
SU1367133A1 (ru) | Устройство дл задержки аналоговых сигналов | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU911704A1 (ru) | Преобразователь временного масштаба сигналов |