SU686038A1 - Устройство дл вычислени свертки функций - Google Patents

Устройство дл вычислени свертки функций

Info

Publication number
SU686038A1
SU686038A1 SU772490260A SU2490260A SU686038A1 SU 686038 A1 SU686038 A1 SU 686038A1 SU 772490260 A SU772490260 A SU 772490260A SU 2490260 A SU2490260 A SU 2490260A SU 686038 A1 SU686038 A1 SU 686038A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
memory
unit
functions
Prior art date
Application number
SU772490260A
Other languages
English (en)
Inventor
Виктор Гаврилович Осипенко
Александр Владимирович Мулеванов
Владимир Николаевич Тимофеев
Марина Евгеньевна Бочарова
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU772490260A priority Critical patent/SU686038A1/ru
Application granted granted Critical
Publication of SU686038A1 publication Critical patent/SU686038A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

Изобретение относитс  к области дискретно-аналоговой специализированной вычислительной техники и может быть использовано в радиотехнике электросв зи и измерительной технике дл  вычислени  свертки функций. Кроме того, оно может быть использо вано в радиолокационных и гидроакустических устройствах и систолах св зи дл  обнаружени , обработки   опо навани  сигналов и при исследованин систем автс 4атического регулировани  Известно устройство дл  вышслени свертки функций IJ, в котор « дл  создани  обратного хода времени в од ной из свертываемых функций использу етс  считьшание функции с графиков или магнитной ленты с замедлением. Наиболее близким техническим реше нк&л к ааннсму изобретению  вл етс  устройство дл  вычислени  свертки функций 2, содержащее блок управлени , первый выход которого соедине со входом генератора импульсов/ и линию задержки, состо щую из последовательно соединенных  чеек пам ти, выход каждой из которых соединен со входом последукмей  чейки пам ти и первьгм входом соответствующего блока умножени . Дедостаткaf«i известных устройств  вл етс  низка  точность вычислений и ограниченный частотой диапазон. Целью изобретени   вл етс  повышение точности и быстродействи  устройства . Это достигаетс  тем, что предлагаемое устройство содержит распределитель , сумматор, блок преобразовани  частоты, масштабный блок и блоки пам ти по числу блоков умножени , входы всех блоков пам ти соединены с первьм входом масштабного блока, второй выход которого соединен со входом первой  чейки пам ти линии задержки, третий выход - с первым входом блока преобразовани  частоты, а его вход  вл етс  входом устройства , управл юсщй вход каждого блока пам ти соединен с выходом распределител , управл ющий вход каждой  чейки пам ти линии задержки соединен с выходом генератора импульсов, дополнительный выход которого соединен со входом распределител , выход каждого блока пам ти соединен со вторь 1 входом соответствукадего блока умножени , выход которого подключен ко входу сумматора , дополнительный вход масштабного блока соединен со вторьм выходом блока управлени , второй вход блока преобразовани  частоты соединен с выходом сумматора, а его выход  вл етс  выходом устройства. На фиг, 1 приведена схема предлагаемого устройства; на фиг.2 - схема  чейки пам ти. Устройство дл  вычислени  свертки функций содержит блок управлени  1, первый выход которого соединен со входом генератора импуль сов 2, линию задержки 3, состо щую из последовательно соединенных  чеек пам ти 4) - 4f), выход каждой из которых сое;инен со входом последующей  чейки пам ти и первым входом соответствующего блока умножени  5н. Кроме того, устройство содержит распределитель 6, сумматор 7, блок преобразовани  частоты 8, масштабный блок 9 и блоки пам ти 10.- 10. Один из возможных вариантов выпол нени   чейки пам ти 4 приведен на фиг. 2. Ячейка пам ти 4 содержит аналоговые ключи 11, и llj записи, аналоговые ключи I2i и 1 2 2 считывани , аналоговые ключи 13 и 13 ускорени  раз р да накопительных элементов,запоминающие конденсаторы 14-5 и 14gH опе рационный усилитель 5 с большимвходным : и малым выходньв сопротив лени ми. При этом попарно соединенны управл ющие входы аналоговых ключей 13 и 12г., Ill 122., 13г и 12, ll 12 подключены соответственно к пер вому, второму, третьему и четвертом выходам генератора импульсов 2 управлени . Блок управлени  1 предназначен дл  отпирани  каналов масштабного блока 9, пуска генератора импульсов управлени  и автоматического изменени , например, по заданной програ ме частоты повторени  тактовых импульсов , и может быть выполнен на элементах дискретной техники. Генератор импульсов 2 предназначен дл  выработки импульсов управлени  работой линии задержки 3 и мо жет быть выполнен, например, из ге нератора тактовых импульсов с пере траиваемой .частотой, четырехканаль ного распределител  импульсов после довательного действи  и схемы ИЛИ, выход которой подсоединен к переклю чающему входу распределител  6 импульсов . Блоки пам ти 10 - 10п предназна чены дл  аналогового запоминани  и хранени  одного выборочного значени исходного сигнала и могут быть выполнены с использованием аналогового ключа записи, запоминающего к аналогового ключа считы деисатора, вани  и операционного усилител  с большим входным и малым выходным с ротивлени ми . Устройство работает следующим обазом . При поступлении сигналов f, (t) и fj ({) соответственно на входе масшабного блока 9 блок управлени  1 бует вырабатывать импульс отпирани  аналов масштабного блока 9 и импульс апуска генератора импульсов 2, В результате последний начинает вырабаывать импульсы управлени  работой инии задержки 3 импульсы переключеи  распределител  6.Одновременно с этим сигналы(0и f2()пocлe усилени  по амплитуде до заданных значений и преобразовани  средних частот их спектров поступают на входы соответ ственно блоков пам ти 101 - Юп и  чейки пам ти А линии задержки 3. При наличии сигнала f( (l на входах блоков пам ти 10 и т оследователы. ном во времени приходе на их управл ющие входы канальных импульсов распределител  6 импульсов через интервалы времени д1 ,..,(n-l)4t и и at на выходах соответственно блоков пам ти 10 10f,-i и следовательно , на первых входах соответственно блоков умножени  5-i , 5п-/и 5 по вл ютс  и существуют в течение всего интервала времениТ(л-1) it напр жени , пр мо пропорциональные соответственно выборкам ,(-) лЯ и{(цдЬ) сигнала {(t) При наличии сигнала на сигнальном входе  чейки 4 линии задержки 3 и выработке импульсов управлени  генератором 2 через интершальа времени д,... .v(n-i)ii;u п At по вл ютс  и существуют в течение интервала времени At на выходе  чейки пам ти 4. и, следовательно , втором входе блoka умножени  5-f напр жени , пр мо пропорциональные соответственно выборкам fg fdt),..., f ( -tUtj,),кoтopыe через интервал времени t, с момента их по влени  на выходе упом нутой  чейки, по вл ютс  и существуют в течение интервала времени дt на выходе  чейки пам ти 4 и, следовательно, втором входе блока умножени  5 , а еще через интервал времени дЬ,, с момента их по влени  на выходе  чейки пам ти 4g,они по вл ютс  и существуют в течение интервала времени/it на выходе  чейки пам ти 4з,и,следовательно,втором входе блока умножени  5д.Через интервал времени not указанные выборки по вл ютс  в той же последовательности и существуют в течение интервала времени/it на выходе  чейки пам ти 4п, и следовательно, втором входе блока умножени  5 , Таким образом, при наличии сигнала t0.(t)Ha входе  чейки пам ти 4 и выработке импульсов управлени  генератором 2 на выходе  чеек пам ти 4, .,4п-1 следовательно, на вторых выходах соответственно блоков 5 ) 5р, и 5 образовьшаютс  напр  жени , пр мо пропорциональные соответственно таким ступенчатьлм функци м: ( i l ---tfi fr- 2 f rit-n+DAtJ, где k i-ttn-li.B результате перемножени  этих ступенчатьк функций в блоках умножени  5i ,.../ и 5t соответственно на выборки , (йt),. ..., f (n-llatji f, (ц дЬ). на выходах этих блоков будут образованы соответ ственно значени , пр мо пропорционал ные следукицим величинс1м: |(ut)(iiut),. )Atl(;(fc-Mn)uiI,f; fut)J{({(j;-n.l)At, , которые после суммирова ни  в сумматоре 7 образуют на его вы ходе величину Y(t |iOAt)4;C()At, (m l-n), , совпадак цую с точностью до посто нного множител  с результатом, полученнь 1 после вычислени  интеграла свертки, Y(t) / {;ft)f;(t-c)dt, (оилт,,), по формуле пр моугольни ков или трапеций. После восстановлени  прежнего (ил заданного) значени  средней частоты спектра сигнала Y(t в блоке преобразовани  частота 8 на выходе устрой ства будет образовано следующее окон чательное значение уш-- г 4;(«At)Kc(  вл ющеес  прибли женным вычислением интеграла свертки Yf)/f,(t)f2(t-t)dr. Приведен ое описание работы устрой ства будет справедливо и тогда, когда /l(((0. в этом случае можно соединить между собой входы масштабного блока 9, а также первый и второй выходы этого блока. Таким образсми, введение новых элементов и установление новых св зей позвол ет повысить точность и увеличить быстродействие работы устройства В результате расшир етс  сфера применени  устройства и круг peшae ftJx с его помощью задач, и улу.чшаютсч технико-экономические показатели при его изготовлении |И эксплуатации. Форзмула изобре1-енип Устройство дл  вычислени  свертки функций, содержащее блок управлени , первый выход которого соединен со входом генератора импульсов и линию задержки, состо щую из последовательно соединенных  чеек пам ти, выход каждой из которгых соединен со входом последующей  чейки пам ти и первым входсм соответствующего блока умножени , отличающеес   тем, что, с целью повышени  точности и быстродействи , оно содержит распределитель , сумматор, блок преобразовани  чабтоты, масштабный блок и блоки пам ти по числу блоков умножени , входы всех блоков пам ти соединены с первым выходом масштабного блока, второй выход которого соединен со входом первой  чейки пам ти линии задержки, третий выход - с первым входом блока преобразовани  частоты, а его вход  вл етс  входом устройства, управл ющий вход каждого блока пам ти соединен с выходом распределител , управл ющий вход каждой  чейки пам ти линии задержки соединен с выходом генератора импульсов, дополнительный выход которого соединен со входом распределител , выход каждого блока пам ти соединен со вторьм входом соответствующего блока умножени , выход которого подключен ко входу сумматора , дополнительный вход масштабного блока соединен со вторым выходом блока управлени , второй вход блока преобразовани  частоты соединен с выходом сумматора, а его вьсход  вл етс  выходом устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР №301008, кл. G 06 G 7/00, 1971. 2.Авторское свидетельство СССР №306471, кл. G 06 G 7/16, 1971.
SU772490260A 1977-05-26 1977-05-26 Устройство дл вычислени свертки функций SU686038A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772490260A SU686038A1 (ru) 1977-05-26 1977-05-26 Устройство дл вычислени свертки функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772490260A SU686038A1 (ru) 1977-05-26 1977-05-26 Устройство дл вычислени свертки функций

Publications (1)

Publication Number Publication Date
SU686038A1 true SU686038A1 (ru) 1979-09-15

Family

ID=20710774

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772490260A SU686038A1 (ru) 1977-05-26 1977-05-26 Устройство дл вычислени свертки функций

Country Status (1)

Country Link
SU (1) SU686038A1 (ru)

Similar Documents

Publication Publication Date Title
SU686038A1 (ru) Устройство дл вычислени свертки функций
SU922736A1 (ru) Генератор случайной импульсной последовательности
SU1211758A1 (ru) Устройство дл определени параметра степенной модели среднего значени случайного сигнала
SU646339A1 (ru) Устройство дл вычислени коэффициентов р да фурье
SU369672A1 (ru) Цифровой умножитель частоты
SU610128A1 (ru) Множительно-делительное устройство
SU868769A1 (ru) Цифровой линейный экстрапол тор
SU1451722A1 (ru) Коррелометр
SU928610A1 (ru) Умножитель частоты
SU1265735A1 (ru) Цифровой регулируемый преобразователь напр жени
SU813458A1 (ru) Устройство дл вычислени корре-л циОННыХ фуНКций
SU1277001A1 (ru) Устройство сравнени мощности случайных процессов
SU1179332A1 (ru) Генератор случайного потока импульсов
SU748270A1 (ru) Цифровой измеритель отклонени измер емой частоты от номинальной
SU1674163A1 (ru) Устройство дл вычислени функции А - В / А + В
SU467374A1 (ru) Устройство дл распознавани формы сигналов
SU1645954A1 (ru) Генератор случайного процесса
SU1555839A1 (ru) Умножитель частоты следовани импульсов
SU1156259A1 (ru) Преобразователь частоты импульсов в код
SU817735A2 (ru) Генератор напр жени специальнойфОРМы
SU922654A2 (ru) Устройство дл измерени средней частоты импульсов нестационарного случайного потока
SU1688242A2 (ru) Генератор случайных чисел
SU790344A1 (ru) Умножитель частоты следовани импульсов
SU949789A1 (ru) Умножитель частоты следовани импульсов
SU590763A1 (ru) Многоканальный знаковый коррел тор