1
Изобретение относитс к области дискретно-аналоговой специапизированпйй вычислительной техники и может быть использовано в радиотехнике, электросв зи и измерительной технике дл вычислени коэффициента р да Фур в заданном базисе функций,
Известнб устройство дл вычислени коэффициентов Фурье, содержащее устройство выборки мгновенных значений исследуемого сигнала, генератор тактовых импульсов, коммутатор каналов , элементы И, взвешивающие резисторы и сумматоры 1 .
Недостатком известного устройства вл ютс низка точность и эффективность вычислени коэффициентов Фурье повтор ющихс сигналов.
Наиболее близким по технической сущности к предложенному изобретению 5гол етс устройство дл вычислени -коэффициентов Фурье 2, содержащее масштабный блок, вход которого вп ет с входом устройства, блок управлени первый коммутатор вертикальных канапов , первый коммутатор горизонтальных каналов, первый информационный вход которого соединен с первым выходом первого коммутатора вертикальных каналов , первый вход блока управлени соединен с соответствуюц им выходом первого коммутатора горизонта ггьных каналов, последовательно соединенные делитель частоты и первый фо(мирователь тактовых импульсов, последовательно соединенные умножитель частоты и второй формирователь тактовых импупьсов , первый и второй выходы масштабного блока соединены соответственно со входами делител частоты и умножител Частоты, блок распределени с подсоединенными к нему сигнальными входами 2п интегрирующих блоков, управл ющие входы которых подключены к соответствующим выходам блока управлени , выходы всех интегрирующих блоков подключень к группе входов блока элементов И, перва группа выходов которого вл етс первой группой выходов устройства, а втора группа вьгходов через блок функционального преобразовани соединена со второй группой выходов устройства, вход бпока эпементов И соединен с соответствующим выходом бпока управпени . Недостатком известного устройства $гоп етс недостаточна точность и эффективность вычиспени коэффициентов Фурье. Цепь изобретени - повышение точности работы устройства. Поставленна цепь достигаетс тем, что в устройство введены бпок пам ти,, второй коммутатор вертикальных каналов , второй коммутатор горизонтальных каналов и элемент И, причем третий выход масштабного бпока соединен со входом блока пам ти, первый вход, эпемента И соединен с выходом первого формировател тактовых импульсов, а второй вход - с соответствующим выходом бпока управп)ени , выход эпемента И соединен со входом первЬго коммутатора вертикапьньтк каналов, группа выходов которого соединена с первой группой входов блока пам ти, последний выход первого коммутатора вертикальных каналов соединен с соответствующим входом блока управлени , группа выходов первого коммутатора горизонтальных каналов соединена со второй . группой входов блока пам ти, выход второго фор,шроватеп тактовых импульсов соединен со йходом второго коммутатора вертикальных каналов, группа выходов которого соединена с третьей группой входов блока пам ти, один выход из группы выходов второго коммутатора вертикальных каналов coeд нен со входом второго коммутатора горизонтальных каналов, фугрй выход - :с соответствующим входом блока управлени , группа выходов второго коммутатора горизонтальных каналов соеди нена с четвертой группой входов блока пам ти, один выход из группы выходов .второго коммутатора горизонтальных каналов соединён с соответствующим входом блока управлени , группа выходов блока пам ти попклйчена к группе входов блока распределени . На чертеже представлена блок-схема устройства. Устройство дл вычислени коэфч; фициентов р йа Фурье содержит вход 1 Ът источника исследуемого сигналйГ, масштабный блок 2, умножитель 3 астоты в дробное число раз с регулиуемым коэффициентом умножени , формирователи 4, 5 тактовых импульсов, коммутаторы 6, 7 вертикальных каналов,, коммутаторы 8, 9 горизонтальных каналов , блок 10 пам ти, состо щий из определенного числа запоминающих чеек; у которых сигнальные входы соединены с соответствующими сигнальными выходами блока пам ти, управл ющие входы записи св заны с выходами схем И, которые по одному из своих входов образуют вертикальные каналы записи, а по другому - горизонтальные каналы записи, и управл ющие входы считьтвани подсоединены к выходам импульсов управлени блока пам ти и к выходам схем И, которые по одному из своих входов образуют вертикатаные каналы считывани , а по другому - горизонтальные каналы считывани , блок 11 управлени , делитель частоты 12 с регулируемым коэффициентом делени , элемент И 13, блок 14 распределени , параллельные парные интегрирующие блоки IS ...; jlSgf и блок 16 элементов И, ocHofeHbie выходы 17 и 18 устройст ва , предназначенные дл раздельного оьемй хЬэффициеитов Фурье четных и не. чечгаьтх членов разложени , функциональный преобразователь 19, осуществл юишЙ операцию /Cnj Aj,4Bj,((.2,...H1 в случае тригонометрического базиса, или операции . (пи,2,...,н:), в случае любого щэугого базиса, дополнительные выходы 20 устройства, предназначенные дл раздельного съема суммы квадратов коэффициентов ,/..2....,М) ипи квадратов коэффициентов Фурье . 2 «2 А,,В„ Устройство работает следующим образом. Исследуемый сигнал с интервалом повторени Т через вход 1 и масштабный блок. 2 поступает на сигнальные входы умножител 3, в дробное число раз, блока пам ти 10 и делител частоты 12. Из колебаний, получаемых в результате умножени частоты повторени ис ходаого сигнала в заданное число - nm-vi раз в умножителе 3, формируютс в блоке 4 тактовые импульсы, которые поступают на информационный вход 5 коммутатора 6, а из колебаний, получаемых в результате делени частоты повторени исходного сигнала в заданное число К раз в делителе частоты 1 формируютс в блоке 5 импульсы считывани , которые поступают на информационный вход элемента И 13. Под воздействием импульсов коммутатора 6, коммутатора 8 в запоминак дих чейках блока. 10 происходит запоминание через каждый интервал nm-vi одного мгновенного значени исходного сигнала. При одновременном приходе с после него выхода коммутатора 6 и определё ного выхода коммутатора 8 импугшсов соответственно на первый и второй управл ющие входь блока 11 управлени последний вырабатывает стартовый импульс , который открьгеает элемент И 1 и импульсы считьтани поступают на информационный вход коммутатора 7. При воздействии выходных импульсов коммутатора 7, коммутатора 9 происходит считывание с заданной частотой , запомненных в запоминающих 5гчейках блока Ю мгновенных значений исходного сигнала, а,следовательно, и формирование необходимой длительности копии реализации исходного сигнала, выборки которой через блок 14 распределени поступают на соответствующие сигнальные входы И1 тегрируюших блоков 15. 15 Снимаемые одновременно с этим с управл ющих .входов считывани запоминающих чеек блока 1О импульсы упра лени через блок 14 распределени поступают на соответствующие управл ющие входы интегрирующих блоков 152ПМ 15,, 152,-..., сультате этого выборки копии сигнала интегрируютс и запоминаютс , проход через блоки 15 152-..152. При одновременном приходе с после них выходов коммутатора 7 и коммутатора 9 импульсов соответственно на третий и четвертый управл ющие входы блока 8 управлени последний выра- батьтает стоповый импульс, который закрывает элемент И 13, и управл ющие импульсы, которые поступают на управл ющие входы интегрирующих блоков 15, 15 ..., 152„. Записанные и считанные значени коэффициентов Фурье проход т на блок 16 на основные выходы 17 и 18 устройства -и чер 9 блок 19 - на допопнитепьные выходы 20 устрийства. Таким образом, предложенное устройство позвол ет существенно повысить разрешающую способность при анализе высокостабильных повтор к. щихс процессов и обеспечить точность и эффективное вычисление коэффициентов Фурье быстротекущих апериодических радиопроцессов при их отображении р дами Фурье в любом заданном базисе функций. Формула и 3 о б р е т е н и Устройство дл вычислени коэффициенов р да Фурье,содержащее масщтабный блок, вход которого вл етс входом устройства , блок управлени , первый коммутатор вертикальных каналов, первый коммутатор горизонтальных каналов, перм 1й информационный вход которого соединен с первым выходом первого коммутатора вертикальных каналов, первый вход блока управлени соединен с соответствующим выходом первого коммутатора горизонтальных каналов, последовательно соединенные делитель частоты и первый формирователь тактовых импульсов, последовательно соединенные умножитель частоты и второй формирователь тактовых импульсов, первый и второй выходы масштабного б пока соединены соответственно со входами делител частоты и умножител частоты, блок распределени с подсоединенными к нему сигнальными входами 2 п интегрирующих блоков, управл ющие входы которых подключены к соответствующим выходам блока управлени ,выходы всех интегрирующих блоков подключены к группе входов блока элементов И, перва группа выходов которого вл етс первой группой выходов устройства, а втора группа выходов через блок функционального преобразовани соединена со второй группой выходов устройства , вход блока элементов И соединен с соответч:твующим шлходом блока управлени , отЛичающеес тем, что, с целыб повышени точности в него введены блок пам ти, второй коммутатор вертикальных каналов, второй коммутатор горизонтальных каналов и элемент И, причем третий выход масштабного блока соединен со входом блока пам ти, первый вход элемента И соединен с выходом перво