SU1252759A1 - Устройство дл программного управлени - Google Patents

Устройство дл программного управлени Download PDF

Info

Publication number
SU1252759A1
SU1252759A1 SU853855178A SU3855178A SU1252759A1 SU 1252759 A1 SU1252759 A1 SU 1252759A1 SU 853855178 A SU853855178 A SU 853855178A SU 3855178 A SU3855178 A SU 3855178A SU 1252759 A1 SU1252759 A1 SU 1252759A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
address
delay element
Prior art date
Application number
SU853855178A
Other languages
English (en)
Inventor
Владимир Петрович Лачугин
Александр Юрьевич Веревкин
Олег Анатольевич Сорокин
Евгений Валерьевич Устьянцев
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU853855178A priority Critical patent/SU1252759A1/ru
Application granted granted Critical
Publication of SU1252759A1 publication Critical patent/SU1252759A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике, может найти применение при управлении сие темами в реальном масштабе времени и позвол ет снизить аппаратурные затраты. Устройство содержит последовательно соединенные входной счетчик , элемент задержки, счетчик адреса , блок пам ти, выходной регистр и дешифратор, выход которого  вл етс  выходом устройства. Выход младших разр дов выходного регистра соединен с вторым входом входного счетчика , первый вход которого  вл етс  входом устройства. Выход входного счетчика подключен к управл ющему входу блока пам ти . В устройство введены входной счетчик, счетчик адреса и элемент задержки, обеспечивающие выборку команд управлени  с различной частотой что позвол ет сократить объем блока Iпам ти. I ил. i сл

Description

1
Изобретение относитс  к автоматике и вычислительной технике и может найти применение в качестве устройства управлени  системами в реальном масштабе времени.
Цель изобретени  - снижение аппа- ратурньГх затрат на устройство дл  программного управлени  системами, функционирующими по жесткой временной циклограмме.
На чертеже представлена структурна  схема предлагаемого устройства.
Устройство содержит входной счетчик 1, дешифратор 2, выходной регистр 3, блок 4 пам ти, элемент 5 задержки , счетчик 6 адреса.
Кажда   чейка пам ти блока 4 содержит код операции и код временного интервала, через который должна быть выполнена следующа  команда.
Начальна  запись в блок 4 пам ти может быть осуществлена путем введени  дополнительного адресного входа и входа строба записи (цепи начальной записи на чертеже не показаны).
В исходном состо нии во все разр ды входного счетчика 1 записаны единицы, счетчик 6 адреса обнулен, что соответствует адресу первой  чейки блока 4 пам ти. Сигнал входной частоты, поступивший на вход устройства , вызывает по вление сигнала переполнени  счетчика 1, который, поступив на управл ющий вход (считывани ) блока 4 пам ти, производит считывание содержимого первой  чейки пам ти в выходной регистр 3 . Код операции с т- тарших разр дов регистра 3 поступает на вход дешифратора 2, и на выходе устройства по вл етс  сигнал управлени  . С выхода uIaдшиx разр дов регистра 3 кг)д н)земенного интервала через ко-горый необходимо выполнить следующую команду, записываетс  во входной счетчик 1. Задержанный элементом 5 задержки сигнал увеличивает содержимое счетчика 6 адреса на единицу.
Сигналами входной частоты отсчитываетс  заданный временной интервал между командами. Сигнал переполнени  счетчика 1 вызывает считывание содержимого второй  чейки пам ти блока 4 и т.д. В дальнейшем работа устройства повтор етс .
Управление системами в реальном масштабе времени предполагает выполнение определенной последовательнос527592
ти действий, отсто щих друг от друга
,во времени на различных интервалах.
I
,Например, необходимо вьодать сигнал
на реле дл  коммутации некоторой це5 пи, а спуст  врем  t включить преобразователь аналог-код и т.п. В известном устройстве выполнение такой последовательности действий можно осушествить применением сигналов
О обратной св зи от управл емой системы , введением в блок пам ти холостых команд или использованием внетнего таймера. Организаци  обратных св зей от управл емой системы довольна слож 5 на, а Б р де случаев просто невозможна . Количество вводимых холостых команд N, позвол ющих организовать задержку выдачи управл ющих команд, определ етс  временем выборки коман20 ды из блока пам ти t и величиной отсчитываемого временного интервала из соотношени  . Например, при суммарной задержке в процессе управлени  мс и времени выборки ко манды 1 МКС, в блок пам ти необходимо ввести 1000 холостых команд. Использование внещнего таймера предполагает хранение в некоторой дополнительной пам ти кодов отсчиты30 ваемых временшлх интервалов, а также команд их записи в таймер. Кроме того , требуетс  синхронизировать работу внещнего таймера и блока пам ти команд. Во всех перечисленных слу35 ча х в устройстве управлени  необ- ходим1м существенные аппаратурные затраты .
В предлагаемом устройстве объем пам ти уменьшен и за счет исключени .
40 пол  пам ти, содержащего адрес следующей команды, что также уменьшает аппаратурные затраты.

Claims (1)

  1. Формула изобретени ,
    Устройство дл  программного уп- ранлени , содержащее последовательно соединенные блок пам ти, выходной рег истр и дешифратор, выход которого
     вл етс  выходом устройства, отличающее с   тем, что, с целью снижени  аппаратурных затрат при управлении системами по жесткой вре- м€-нной циклограмме, в него введены
    последовательно соединенные входной счетчик, элемент задержки и счетчик адреса, выход которого подключен к адресному входу блока пам ти, первый
    вход входного счетчика  вл етс  входом устройства, выход входного счетчика соединен с управл ющим входом
    12527594
    блока пам ти, а второй вход входного счетчика подключен к выходу младших разр дов выходного регистра.
    Редактор О.Бугир
    Составитель. А.Исг равникова
    Техред М. Ходанич Корректор В, Бут га
    Заказ 4620/48Тираж 836 Подписное
    ВНИИ11И Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород,ул.Проектна ,4
SU853855178A 1985-02-12 1985-02-12 Устройство дл программного управлени SU1252759A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853855178A SU1252759A1 (ru) 1985-02-12 1985-02-12 Устройство дл программного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853855178A SU1252759A1 (ru) 1985-02-12 1985-02-12 Устройство дл программного управлени

Publications (1)

Publication Number Publication Date
SU1252759A1 true SU1252759A1 (ru) 1986-08-23

Family

ID=21162675

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853855178A SU1252759A1 (ru) 1985-02-12 1985-02-12 Устройство дл программного управлени

Country Status (1)

Country Link
SU (1) SU1252759A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Малые ЭВМ и их применение./Под ред. Б.М.Наумова. - М.: Статистика, I980, с.105. Каган Б.М. Электронные вычисли- тельные машины и системы. - М.;Энерги , 1979, с.247, рис.7.2. *

Similar Documents

Publication Publication Date Title
SU1252759A1 (ru) Устройство дл программного управлени
SU1647519A1 (ru) Модульное устройство дл программного управлени и контрол
SU1238071A1 (ru) Микропрограммное устройство управлени
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1478193A1 (ru) Перепрограммируемое устройство дл микропрограммного управлени
SU1508218A1 (ru) Устройство дл сопр жени абонента с каналом св зи
SU1569804A1 (ru) Устройство дл программного управлени
SU1259337A1 (ru) Асинхронный регистр сдвига
SU822297A1 (ru) Устройство дл контрол оперативнойпАМ Ти
SU1437922A1 (ru) Устройство дл программировани блоков посто нной пам ти
SU1273935A1 (ru) Устройство дл вывода информации
SU1173414A1 (ru) Программное устройство управлени
SU1287237A1 (ru) Буферное запоминающее устройство
SU1136172A1 (ru) Устройство дл контрол программ
SU1439533A2 (ru) Устройство дл программного управлени
SU1368880A1 (ru) Устройство управлени
RU2079876C1 (ru) Микропрограммное устройство управления
SU1387006A1 (ru) Коммутационное устройство
SU1418720A1 (ru) Устройство дл контрол программ
SU1195364A1 (ru) Микропроцессор
SU1640697A1 (ru) Устройство дл контрол времени выполнени команд
SU1649540A1 (ru) Микропрограммное устройство управлени
SU1709293A2 (ru) Устройство дл ввода информации
SU1251128A1 (ru) Устройство дл контрол программ
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами