SU1170508A1 - Устройство дл записи информации в электрически программируемый накопитель - Google Patents

Устройство дл записи информации в электрически программируемый накопитель Download PDF

Info

Publication number
SU1170508A1
SU1170508A1 SU833708330A SU3708330A SU1170508A1 SU 1170508 A1 SU1170508 A1 SU 1170508A1 SU 833708330 A SU833708330 A SU 833708330A SU 3708330 A SU3708330 A SU 3708330A SU 1170508 A1 SU1170508 A1 SU 1170508A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
outputs
block
Prior art date
Application number
SU833708330A
Other languages
English (en)
Inventor
Евгений Михайлович Белов
Вячеслав Иванович Кленов
Юрий Львович Нуров
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU833708330A priority Critical patent/SU1170508A1/ru
Application granted granted Critical
Publication of SU1170508A1 publication Critical patent/SU1170508A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В ЭЛЕКТРИЧЕСКИ ПРОГРАММИРУЕМЫЙ НАКОПИТЕЛЬ, содержащее блок выбора разр дов- регистр адреса , формирователь импульсов тока записи, формирователь управл ющих импульсов, разр дные ключи, блок задани  эталонов, блок сравнени , группу элементов И, элемент ИЛИ, датчик тока записи, ключ режш.{а и блок управлени , выход которого подключен к входу блока выбора р дов, первый выход этого блока соединен с счетным входом регистра адреса, один из выходов которого и вход блока задани  эталонов  вл ютс  одним из выходов устройства , другой выход регистра адреса соединен с первым входом блока управлени , его второй вход  вл етс  одним из входов устройства-, а третий соединен с выходом блока сравнени , выходы блока задани  эталонов соединены с одними из входов блока сравнени  и элементов И группы, другие входы которых соединены соответственно с выходами разр дных ключей и блока выбора разр дов, выходы элементов И группы соединены с входами элемента ИЛИ, 13 ГЙО13/ rcXfiJfCfiCK,, вкл етегч выход последнего подключен к первому входу формировател  управл ющих импульсов, соединенного через ключ режима с формирователем импульсов записи, причем выходы разр дных ключей  вл ютс  другими выходами устройства, другими входами которого  вл ютс  одни из входов блока сравнени , отличающеес  тем, что, с целью повышени  быстродействи  и надежности устройства , в него введены блок местного управлени  и дополнительный формирователь импульсов тока записи, вход которого подключен к первому выходу датчика тока записи, инверсный сл выход соединен с вторым входом формировател  управл ющих импульсов и первым входом блока местного управлени , второй вход, этого блока подключен к пр мому выходу дополнительjHoro формировател  импульсов тока записи, а выход - к четвертому входу блока управлени , выходы элементов И группы соединены с одними УП1 из входов разр дных , их о другие входы соединены с выходом эо датчика тока записи, вход которого подключен к выходу формировател  импульсов тока записи. 2. Устройство по п. 1, отличающеес  тем, что блок местного управлени  содержит-последовательно соединенные разделительный элемент, ограничительные элементы и ключ записи, соединенный с шиной нулевого потенциала, дополнительный блок сравнени , выход которого  вл етс  выходом блок% и накопительный элемент, один вы

Description

вод которого подключен к шине ну левого потенциала, а другой соединен с одними из выводов ограничительных элементов и одним из входов дополнительного блока сравнени .
другой вход которого и один из выводов разделительного элемента  вл ютс  одним из входов блока, другим входом которого  вл етс  одиниз входов ключа записи.
Изобретение относитс  к вычислительной технике и может быть исп льзовано дл  записи информации с п мощью пережигани  перемычек в полу проводниковых накопител х. Целью изобретени   вл етс  повьшение быстродействи -и надежности устройства за счет сокращени  времени программировани  и аппаратурных средств датчика токаг. На фиг. 1 показана функциональна  схема предложенного устройства на фиг. 2 - блок местного управлени , вариант исполнени . Устройство содержит (фиг.1) бло 1 управлени , .блок 2 выбора разр дов , регистр 3 адреса, формирова тель А импульсов тока записи, разр дные ключи 5. Устройство подключ етс  к программируемому накопителю в который производитс  запись. Уст ройство также содержит формирователь 7 управл ющих импульсов, блок сравнени , группу элементов И 9, э мент ИЛИ 10, блок 11 задани  этало нов, блок 12 местного управлени , служащий дл  задани  цикла записи, дополнительный формирователь 13 импульсов, тока записи, датчик 14 тока записи и ключ 15 режима. Блок имеет входы 16 и 17, выход 18 и вх ды 19 и 20. Блок t2 содержит (фиг.2): допол,нительный блок 21 сравнени , ключ записи, разделительный элемент, на пример диод 23, ограничительные элементы, например резисторы 24 и 25, накопительный элемент, например конденсатор 26. Блок 12 имеет входы 27 и 28 и выход 29. Устройство работает в режиме записи информации и в режиме контрол  . Режим записи информации. По команде блок 1 управлени  вырабатывает сигнал,, синхронный с тактовой частотой, который поступает в блок 2 выбора разр дов, где происходит выбор соответствующего разр да дл  прожигани . Сигнал выбранного разр да поступает на один из входов элементов И 9, на другие входы которых поступают сигналы от блока 11 задани  эталонов в зависимости от выбранного адреса, который определ етс  регистром 3. Сигнал от блока 11 задани  этало-нов и выбранного разр да на входах одного из элементов И 9 соответствует на его выходе сигналу записи информации по выбранному адресу и разр ду. Сигнал с одного из элементов И 9 поступает на управл ющий вход одного из разр дных ключей 5 и через элемент ИЛИ 10 - на запуск формировател  7, который через ключ 15 открывает формирователь 4. Импульс тока через датчик 14 поступает на разр дные ключи 5 и через открытый ключ - на элемент пам ти накопител  6 дл  пережигани  выбранной перемычки. Одновременно вьоделенный сигнал с датчика 14 формируетс  формирователем 13 и с его выхода поступает на формирователь 7 и блок 12. Сигнал с блока 12 поступает на вход 20- блока 1 управлени  дл  его запрещени  выработки следующего запускающего сигнала . На датчике 14 формируетс  сигнал до тех пор, пока не перегорит выбранна  перемычка, при ее разрыве сигнал на выходе скачкообразно уменьшаетс ; При скачкообразном уменьшении сигнала на 80-100% формирователь 7 прекращает выработку управл ющего сигнала, и формирователь 4 выключаетс .
3
Таким образом, происходит пережигание перемычки в элементе пам ти накопител  6.
Запуск устройство дл  пережигани  следующей перемычки, происходит через некоторое врем , которое определ етс  длительностью импульсаj вырабатываемого блоком 12, формирующим импульс цикла записи, пропорциональный времени пережигани  перемычки.
Блок 12 работает следующим образом .
При поступлении сигнала от датчика 14 через формирователь 13 на входы 27 и 28 блока ключ 22 закрываетс , и конденсатор 26 через диод 23 и резистор 24 начинает зар жатьс на входах блока 21 возникают сигналы различной амплитуды, а на его выходе 29 - сигнал, который, поступа  на вход 20 блока 1 управлени , запрещает выработку сигнала дл  пережигани  следующей перемычки. Конденсатор 26 зар жаетс  до величинЫ| пропорциональной длительности импульса тока разрушени  перемычки. После окончани  действи .разрушающего импульса тока ключ 22 открываетс и конденсатор 26 начинает разр жатьс  через резистор 25 и ключ 22. При сравнении Сигналов по величине на входах блока 21, на его выходе 29 по вл етс  сигнал, который разрешает блоку 1 управлени  вьфаботку следующего сигнала. Выработанный следуюБЩй сигнал на выходе 18 блока 1 управлени  поступает в блок 2 дл  выбора следующего разр да начального адреса. Если во втором разр де блока 11 записана единична  информаци , то пережигание перемычки производитс  аналогичным образом . Если записана нулева  информаци , то ни один из элементов И 9 сигнал не вырабатывает и форми05084 рователь 4 не открываетс  и, следовательно , работа блока 1 управлени  не запрещаетс  и он продолжает выработку последующих сигналов до тех 5 пор, пока не обнаружитс  единична  информаци . После перебора всех разр дов по данному адресу блок 2 выбора разр дов вырабатывает сигнал в регистр 3 адреса дл  изменени  адреса элемента, пам ти накопител  6 и блока 11 задани  эталонов. По окончании перебора всех разр дов по всем адресам регистр 3 адреса ,вьщает на вход 16 блока 1 управле- ,
5 1НИЯ сигнал, который останавлиает {работу всего устройства,
. В режиме контрол  ключ Т5 подключаетс  к шине нулевого потенциала . Сигнал по входу 17 разрешает
0 опрос с тактовой частотой и блокирует работу формировател  4 и разр дных ключей 5. Считанные сигналы с элемента пам ти накопител  6 и блока 11 сравниваютс  в блоке 8
5 и .при отсутствии ошибки разрешают изменение адреса, а при наличии ошибки происходит останов, и блок 8 вырабатывает сигнал несовпадени . После повторного пуска производитс 
0 дальнейший контроль. По окончании контрол  по всем адресам происходит автоматический останов.
Применение изобретени  позвол ет сократить врем  записи информации в элементы пам ти за счет оптимизации времени охлаждени  программируемых элементов пам ти между записью единичной информации, что приводит к повышению быстродействи 
д 1устройства.
Кроме того, включение датчика тока в выходную цепь формировани  тока записи приводит к сокращению аппа:ратурных средств и, следовательно, к повьшению надежности всего .устройства.

Claims (2)

1. УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В ЭЛЕКТРИЧЕСКИ' ПРОГРАММИРУЕМЫЙ НАКОПИТЕЛЬ, содержащее блок выбора разрядов^ регистр адреса, формирователь импульсов тока записи, формирователь управляющих импульсов, разрядные ключи, блок задания эталонов, блок сравнения, группу элементов И, элемент ИЛИ, датчик тока записи, ключ режима и блок управления,· выход которого подключен к входу блока выбора разрядов, первый выход этого блока соединен с счетным входом регистра адреса, один из выходов которого и вход блока задания эталонов являются одним из выходов устройства, другой выход регистра адреса соединен с первым входом блока управления, его второй вход является одним из входов устройства·, а третий соединен с выходом блока сравнения, выходы блока задания эталонов соединены с одними из входов блока сравнения и элементов И группы, другие входы которых соединены соответственно с выходами разрядных ключей и блока выбора разрядов, выходы элементов И группы соединены с входами элемента ИЛИ, выход последнего подключен к первому входу формирователя управляющих импульсов, соединенного через ключ режима с формирователем импульсов записи, причем выходы разрядных ключей являются другими выходами устройства, другими входами которого являются одни из входов блока сравнения, отличающееся тем, что, с целью повышения быстродействия и надежности устройства, в него введены блок местного управления и дополнительный формирователь импульсов тока записи, вход которого подключен к первому выходу датчика тока записи, инверсный выход соединен с вторым входом формирователя управляющих импульсов и первым входом блока местного Управления, второй вход этого блока подключен к прямому выходу дополнитель· |Ного формирователя импульсов тока записи, а выход - к четвертому входу блока управления, выходы элементов И группы соединены с одними йз входов разрядных ключей, их другие входы соединены с выходом датчика тока записи, вход которого подключен к выходу формирователя импульсов тока записи.
2. Устройство поп. 1, отличающееся тем, что блок местного управления содержит последовательно соединенные разделительный элемент, ограничительные элементы и ключ записи, соединенный с шиной нулевого потенциала, дополнительный блок сравнения, выход которого является выходом блока, и накопительный элемент, один вы вод которого подключен к шине нулевого потенциала, а другой соединен с одними из выводов ограничительных элементов и одним из входов дополнительного блока сравнения, другой вход которого и один из выводов разделительного элемента являются одним из входов блока, другим входом которого является один из входов ключа записи.
SU833708330A 1983-12-23 1983-12-23 Устройство дл записи информации в электрически программируемый накопитель SU1170508A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833708330A SU1170508A1 (ru) 1983-12-23 1983-12-23 Устройство дл записи информации в электрически программируемый накопитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833708330A SU1170508A1 (ru) 1983-12-23 1983-12-23 Устройство дл записи информации в электрически программируемый накопитель

Publications (1)

Publication Number Publication Date
SU1170508A1 true SU1170508A1 (ru) 1985-07-30

Family

ID=21106435

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833708330A SU1170508A1 (ru) 1983-12-23 1983-12-23 Устройство дл записи информации в электрически программируемый накопитель

Country Status (1)

Country Link
SU (1) SU1170508A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
За вка DE № 2546713, кл. 42 t 2, 9/00, опублик. 1975. Авторское свидетельство СССР № 955205, кл. G 11 С 17/00, 1980. *

Similar Documents

Publication Publication Date Title
US5031128A (en) Logic analyzer with double triggering action
SU1170508A1 (ru) Устройство дл записи информации в электрически программируемый накопитель
SU1647655A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1444882A2 (ru) Устройство дл записи информации в полупроводниковые блоки посто нной пам ти
SU1280449A2 (ru) Программатор дл записи информации в полупроводниковые элементы пам ти
SU858104A1 (ru) Логическое запоминающее устройтво
SU1520591A1 (ru) Способ управлени одноразр дным запоминающим устройством на ферритовых сердечниках и устройство дл его осуществлени
SU1180975A1 (ru) Запоминающее устройство
SU746733A1 (ru) Полупосто нное запоминающее устройство
SU1083236A1 (ru) Запоминающее устройство с сохранением информации при отключении питани
RU1809525C (ru) Устройство задержки
SU1418811A2 (ru) Многоканальное запоминающее устройство
SU568079A1 (ru) Устройство дл записи информации в накопитель
SU1383324A1 (ru) Устройство дл задержки цифровой информации
SU640368A1 (ru) Ассоциативное запоминающее устройство
SU918975A1 (ru) Устройство дл контрол блоков пам ти
SU1587599A1 (ru) Устройство дл контрол доменной пам ти
SU575653A1 (ru) Устройство дл сор жени цифровой вычислительной машины с внешним накопителем
SU1403097A1 (ru) Устройство дл контрол полупроводниковой пам ти
JP2893690B2 (ja) 半導体メモリ
SU1499347A1 (ru) Устройство дл контрол дискретных сигналов
SU815889A1 (ru) Селектор частотно-импульсныхСигНАлОВ
SU802959A1 (ru) Устройство дл сортировки информации
SU1499437A1 (ru) Генератор последовательностей импульсов
SU1317486A1 (ru) Устройство дл контрол блоков пам ти