SU815889A1 - Селектор частотно-импульсныхСигНАлОВ - Google Patents
Селектор частотно-импульсныхСигНАлОВ Download PDFInfo
- Publication number
- SU815889A1 SU815889A1 SU792765025A SU2765025A SU815889A1 SU 815889 A1 SU815889 A1 SU 815889A1 SU 792765025 A SU792765025 A SU 792765025A SU 2765025 A SU2765025 A SU 2765025A SU 815889 A1 SU815889 A1 SU 815889A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- key
- pulse
- input
- unit
- Prior art date
Links
Landscapes
- Lock And Its Accessories (AREA)
Description
Изобретение относится к импульсной технике.
Известен селектор импульсов, содержащий элемент задержки, одновибратор, элемент И, триггер, дифференцирующий элемент, включенный между одновибратором и элементом И [1]. 5
Однако известный селектор не обладает достаточной помехоустойчивостью.
Наиболее близким по технической сущности к предлагаемому является селектор, содержащий входной ключ, один вход которого соединен с входной шиной, второй вход подключен к первому выходу блока управления, а выход которого подключен через генератор пилообразного напряжения и непосредственно к входам зарядного ключа, выход которого соединен с запоминающим конденсатором, входом разрядного ключа и входом блока сравнения, выход которого подключен к первому входу блока управления, второй вход которого соединен с выходом входного ключа [2].
Недостатком известного селектора является недостаточная надежность.
Цель изобретения — увеличение надежности.
Поставленная цель достигается тем, что в селектор, содержащий входной ключ, один вход которого соединен с входной шиной, второй вход подключен к первому выходу блока управления, а выход через генератор пилообразного напряжения и непосредственно — к входам зарядного ключа, выход которого соединен с запоминающим конденсатором, входами разрядного ключа и первого блока сравнения, выход которого подключен к первому входу блока управления, второй вход которого соединен с выходом входного ключа, введены второй блок сравнения, блок памяти, блок вычисления модуля, два элемента памяти и распределитель, вход которого соединен с выходом входного ключа, а выходы подключены к первым входам элементов памяти, вторые входы которых подключены к выходу генератора пилообразного напряжения, а выходы соединены с первым и вторым входами блока вычисления модуля, третий вход которого соединен со вторым выходом блока управления, а выход через последовательно включенные блок памяти и блок сравнения соединен со входом управления разрядного ключа, причем второй выход блока сравнения соединен со вто4 рым входом блока памяти, а второй вход — с первым входом блока памяти.
На чертеже приведена структурная электрическая схема селектора.
Селектор содержит входной ключ 1, генератор 2 пилообразного напряжения, зарядный ключ 3, блок 4 сравнения, блок 5' управления, распределитель 6, элементы 7, 8 памяти, блок 9 вычисления модуля, блок 10 памяти, блок 11 сравнения, разрядный ключ 12, запоминающий конденсатор 13. Входной сигнал подан на входную шину 14.
Устройство работает следующим образом.
В исходном состоянии элементы 7, 8 и 10 памяти обнулены, ключ 1 открыт, а блок 9 выключен сигналами с блока 5. С приходом первого импульса на выходную шину он проходит на генератор 2 пилообразного напряжения, запуская его на блок 5 управления, на распределитель 6, на ключ 3 и на выход устройства. С выхода распределителя этот же импульс поступает на элемент 7, разрешая запись в нее информации. Так как в начальный момент на выходе генератора 2 напряжение отсутствует, то в элемент 7 записывается нулевой сигнал. Первый импульс не изменяет состояниее блока 5 управления, поэтому ключ 1 остается включенным, а блок 9 — выключенным.
Второй импульс также проходит на выход устройства и воздействует на те же блоки, что и первый. При этом блок 5 управления не изменяет своего состояния. Второй импульс появляется на другом выходе распределителя 6, разрешая запись информации в элемент 8. При этом сигнал с выхода генератора 2, пропорциональный первому периоду, записывается в элемент 8. Одновременно второй импульс отпирает ключ 3 и напряжение генератора 2 запоминается на конденсаторе 13. Кроме того, второй импульс сбрасывает и вновь запускает генератор 2.
Третий импульс, появившийся на выходе ключа 1, идет на выход, а также поступает на распределитель бис его первого выхода идет на элемент 7. При этом в него записывается сигнал генератора 2, пропорциональный второму периоду. Третий импульс воздействует также на блок 5 управления, который вырабатывает сигнал включения блока 9 вычисления модуля. Кроме того, третий импульс открывает ключ 3 и на конденсаторе 12 запоминается напряжение, пропорциональное второму периоду, а также сбрасывает и вновь запускает генератор 2.
Между третьим и четвертым импульсами блок 9 вырабатывает сигнал, который сравнивается блоком 11 сравнения с сигналом блока 10 памяти и, так как он обнулен, то сигнал с блока 9 больше, чем сигнал блока 10, поэтому блок сравнения 11 вырабатывает импульс записи на блок 10 в результате чего сигнал А Т/Т записывается в нее. С выхода блока 10 сигнал управления, пропорциональный А Т/Т подается на ключ разряда 12, в результате чего устанавливается ток разряда конденсатора, соответствующий полученному значению ΔΤ/Τ. Однако до окончания интервала анализа это не оказывает влияния на работу устройства.
С четвертого и далее импульсов устройство работает аналогично до окончания интервала анализа после чего первый же импульс, появившийся на выходе ключа 1, изменяет состояние блока 5 управления. Под действием этого импульса блок 5 управления выключает блок 9, снимает разрешающий сигнал с управляющего входа ключа 1 и соединяет этот вход с выходом блока 4 сравнения. После этого ключ 1 управляется импульсами с блока 4 сравнения. Кроме того, данный импульс, как и ранее рассмотренные, открывает ключ 3, в результате чего на конденсаторе запоминается напряжение, пропорциональное последнему периоду, а также сбрасывает и запускает генератор 2. После этого конденсатор начинает разряжаться через ключ разряда 12, внутреннее сопротивление которого определяется сигналом с блока 10, который пропорционален модулю максимального отношения ДТ/Т, определенному на интервале анализа. По мере уменьшения напряжения на конденсаторе и роста выходного напряжения генератора 2 наступает момент, когда они сравняются. В этом случае блок 4 сравнения вырабатывает сигнал, отпирающий ключ 1 и в этом состоянии устройство находится до прихода информационного импульса. Появившийся информационный импульс проходит через ключ 1 на выход устройства. Этот же импульс отпирает ключ 3 в результате чего на конденсаторе запоминается напряжение, пропорциональное периоду, а также сбрасывает и снова запускает генератор 2. Блок 4 сравнения при этом выключается и ключ 1 закрывается. На блок 5 управления этот импульс и последующие не оказывает влияния, следовательно блок 9 выключен, а управление ключом 1 осуществляется от блока 4 сравнения. Далее устройство работает аналогично.
Claims (2)
1.Авторское свидетельство СССР № 549885, кл. Н 03 К 5/20, 17.06.76.
2.Авторское свидетельство СССР № 429541, кл. Н 03 К 5/18, 04.11.73.
75 Bifixod
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792765025A SU815889A1 (ru) | 1979-05-03 | 1979-05-03 | Селектор частотно-импульсныхСигНАлОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792765025A SU815889A1 (ru) | 1979-05-03 | 1979-05-03 | Селектор частотно-импульсныхСигНАлОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU815889A1 true SU815889A1 (ru) | 1981-03-23 |
Family
ID=20827236
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792765025A SU815889A1 (ru) | 1979-05-03 | 1979-05-03 | Селектор частотно-импульсныхСигНАлОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU815889A1 (ru) |
-
1979
- 1979-05-03 SU SU792765025A patent/SU815889A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU815889A1 (ru) | Селектор частотно-импульсныхСигНАлОВ | |
SU917329A1 (ru) | Селектор пар импульсов | |
SU1170508A1 (ru) | Устройство дл записи информации в электрически программируемый накопитель | |
SU869052A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1058041A1 (ru) | Устройство селекции импульсных сигналов | |
SU964649A1 (ru) | Устройство дл сопр жени блоков пам ти | |
SU828382A1 (ru) | Устройство дл формировани сериииМпульСОВ | |
SU972497A1 (ru) | Устройство дл сопр жени вычислительной машины с аналоговыми датчиками | |
SU544116A1 (ru) | Устройство задержки импульсов | |
SU911509A1 (ru) | Устройство дл определени экстремальных чисел | |
SU1665509A1 (ru) | Селектор импульсов по длительности | |
SU1608753A1 (ru) | Аналоговое запоминающее устройство | |
SU746733A1 (ru) | Полупосто нное запоминающее устройство | |
SU962821A1 (ru) | Цифровой регистратор формы импульсных сигналов | |
SU851751A1 (ru) | Генератор ступенчатого напр жени | |
SU510754A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1012230A1 (ru) | Устройство дл сбора и предварительной обработки информации | |
SU575653A1 (ru) | Устройство дл сор жени цифровой вычислительной машины с внешним накопителем | |
SU744610A2 (ru) | Многоканальное устройство дл выбора минимального значени средней величины | |
SU739617A1 (ru) | Устройство дл приема информации | |
SU951319A1 (ru) | Устройство дл обхода сеточной области | |
SU1100581A2 (ru) | Устройство дл измерени параметров импульсных сигналов | |
SU620985A1 (ru) | Устройство дл определени логарифма отношени двух сигналов | |
SU813746A2 (ru) | Селектор импульсов по длительности | |
SU847313A1 (ru) | Устройство дл ввода информации |