SU1317486A1 - Устройство дл контрол блоков пам ти - Google Patents

Устройство дл контрол блоков пам ти Download PDF

Info

Publication number
SU1317486A1
SU1317486A1 SU853996433A SU3996433A SU1317486A1 SU 1317486 A1 SU1317486 A1 SU 1317486A1 SU 853996433 A SU853996433 A SU 853996433A SU 3996433 A SU3996433 A SU 3996433A SU 1317486 A1 SU1317486 A1 SU 1317486A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
unit
shift register
information
Prior art date
Application number
SU853996433A
Other languages
English (en)
Inventor
Сергей Николаевич Семенов
Юрий Альбертович Марков
Валерий Павлович Жибура
Original Assignee
Войсковая часть 70170
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 70170 filed Critical Войсковая часть 70170
Priority to SU853996433A priority Critical patent/SU1317486A1/ru
Application granted granted Critical
Publication of SU1317486A1 publication Critical patent/SU1317486A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  функционального контрол  блоков оперативной пам ти. Цель изобретени  - повышение достоверности контрол . Устройство содержит генератор 1 тактовых импульсов, блок 2 синхронизации, счетчик 4 циклов, элемент НЕ 6 и элемент И-НЕ 9, образующие блок управлени  устройством, регистр 5 сдвига и сумматор 7 по модулю два, выполн ющие функцию генератора псевдослучайных сигналов, счетчик 3 адреса , блок 10 сравнени  и блок 11 индикации . 1 ил. сл о .4 00 О5

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  функционального контрол  блоков оперативной пам ти.
Цель изобретени  - повышение достоверности контрол .
На чертеже изображена структурна  схема устройства дл  контрол  блоков пам ти .
Устройство дл  контрол  блоков пам ти содержит генератор 1 тактовых импульсов, блок 2 синхронизации, счетчик 3 адреса, счетчик 4 циклов, регистр 5 сдвига, элемент НЕ 6, сумматор 7 по модулю два, формирователь 8 установочных сигналов, элемент И-НЕ 9, блок 10 сравнени  и блок 11 индикации. Устройство подключаетс  к контролируемому блоку 12 пам ти.
Устройство работает следующим образом .
Контролируемый блок 12 запо.минает последовательно вводимую информацию в пор дке ее поступлени  и последовательно выдает информацию в пор дке, определ емом очередностью записи этой информации.
В процессе работы устройство реализует два цикла контрол  блока 12 (образующие полный цикл контрол ): запись тестовой последовательности в пам ть; считывание тестовой последовательности из пам ти .
Таким образом, устройство работает в двух режимах, режиме записи информации по адресам и в режиме считывани  записанной информации, при котором осуществл етс  вы вление неисправностей контролируемого блока 12.
По команде «Пуск блока 2 счетчик 3 адреса и одноразр дный счетчик 4 устанавливаютс  в нулевое состо ние. Регистр 5 сдвига также устанавливаетс  в начальное (единичное) состо ние. После этого запускаетс  генератор 1 тактовых импульсов, который начинает выдавать тактовые импульсы на вход блока 11 индикации, а также на счетный вход счетчика 3 адреса, на вход синхронизации регистра 5 сдвига и на вход элемента И-НЕ 9.
Счетчик 3 адреса работает в .режиме непрерывного пересчета, формиру  код адреса , по которому производитс  обращение к  чейкам пам ти блока 12. Код адреса поступает на адресные входы контролируемого блока 12 и на входы формировател  8. Формирователь 8 обеспечивает формирование управл ющего сигнала дл  регистра 5 сдвига, при этом задним фронтом импульса «Установка обеспечиваетс  запись начальной информации в регистр 5 сдвига.
Счетчик 4, элемент 6 НЕ, элемент И-НЕ 9 обеспечивают работу устройства в режимах записи и чтени  («О - «Запись, «1 - «Считывание).
При первом проходе по адресам контролируемого блока 12 (первый цикл контрол ) осуществл етс  режим «Запись, при втором проходе по адресам (второй цикл конт- рол ) осуществл етс  режим «Чтение.
Таким образом, в режиме записи счетчик 3 адреса формирует последовательность адресов . В режиме считывани  формирует ту же адресную последовательность, что и при записи и обеспечивает считывание из блока 12 информации, записанной в него в режиме записи.
В течение первого цикла контрол  регистр 5 сдвига работает в режиме непрерыв ного сдвига записанной в него информации, затем по заднему фронту импульса «Сброс осуществл етс  запись в регистр 5 сдвига исходной информации и осуществл етс  следующий цикл контрол . При этом регистр
0 5 сдвига совместно с сумматором 7 формирует псевдослучайную последовательность максимальной длины.
В предлагаемом устройстве разр дность регистра 5 сдвига должна быть не меньше, чем разр дность счетчика 3 адреса.
С помощью регистра 5 сдвига и сумматора 7 можно формировать мен ющеес  от проверки к проверке (за счет соединени  различных выходных разр дов регистра 5 сдвига с входами сумматора 7 псевдослучайным об0 разом) распределение информации в контролируемом блоке 12 пам ти.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  блоков па.м ти,
    5 содержащее генератор тактовых импульсов, блок синхронизации, формирователь установочных сигналов, счетчик адреса, регистр сдвига, блок сравнени  и блок индикации, причем первый, второй и третий вы.ходы
    Q блока синхронизации подключены соответственно к синхровходу генератора тактовых импульсов, входу сброса счетчика адреса и входу сброса блока индикации, синхровход которого соединен с первым выходом генератора тактовых импульсов, информационный
    5 вход и выход блока индикации подключены соответственно к выходу блока сравнени  и установочному блока синхронизации, второй выход генератора тактовых импульсов соединен с входом синхронизации регистра сдвига и счетным входом счетчика адреса, выходы разр дов которого  вл ютс  адресными выходами устройства, информационным входом которого  вл етс  первый вход блока сравнени , отличающеес  тем, что, с целью повыщени  достоверности конт5 рол , в устройство введены счетчик циклов, сумматор по модулю два, элемент НЕ и элемент И-НЕ, выход которого  вл етс  выходом записи-чтени  устройства, причем выходы разр дов и выход переполнени  счетчика адреса подключены соответственно к одним из входов формировател  установочных сигналов и счетному входу счетчика циклов, выход переполнени  и информационный выход которого соединены соответственно с входом смены цикла блока синхронизации и входом элемента НЕ, выход которого подключен к одному из входов элемента И-НЕ, другой вход которого соединен с вторым выходом генератора тактовых импульсов , другой вход и выход формировате0
    л  установочных сигналов соединены соответственно с вторым выходом блока синхронизации и управл ющим входом регистра сдвига, информационный вход которого и второй вход блока сравнени  подключены к выходу сумматора по модулю два, вход сброса счетчика циклов соединен с вторым выходом блока синхронизации, входы сумматора по модулю два соединены с группой выходов регистра сдвига, а выход сумматора по модулю два  вл етс  информационным выходом устройства.
SU853996433A 1985-12-23 1985-12-23 Устройство дл контрол блоков пам ти SU1317486A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853996433A SU1317486A1 (ru) 1985-12-23 1985-12-23 Устройство дл контрол блоков пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853996433A SU1317486A1 (ru) 1985-12-23 1985-12-23 Устройство дл контрол блоков пам ти

Publications (1)

Publication Number Publication Date
SU1317486A1 true SU1317486A1 (ru) 1987-06-15

Family

ID=21212319

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853996433A SU1317486A1 (ru) 1985-12-23 1985-12-23 Устройство дл контрол блоков пам ти

Country Status (1)

Country Link
SU (1) SU1317486A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 407398, KJi. G П С 29/00, 1972. Авторское свидетельство СССР № 1283858, кл. G 11 С 29/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1317486A1 (ru) Устройство дл контрол блоков пам ти
SU1251187A1 (ru) Устройство дл контрол блоков пам ти
SU1695394A1 (ru) Запоминающее устройство с тестовым самоконтролем
RU1827713C (ru) Устройство задержки
SU1494007A1 (ru) Устройство адресации пам ти
SU1053161A1 (ru) Устройство управлени дл доменной пам ти
SU1361632A1 (ru) Буферное запоминающее устройство
SU1305776A1 (ru) Запоминающее устройство с последовательной записью и считыванием
SU1524094A1 (ru) Буферное запоминающее устройство
SU1376074A1 (ru) Устройство дл программируемой задержки информации
SU616654A1 (ru) Блок управлени дл буферного запоминающего устройства
RU2108659C1 (ru) Цифровая регулируемая линия задержки
SU1367045A1 (ru) Устройство дл контрол пам ти
SU1282107A1 (ru) Устройство дл ввода информации
SU720507A1 (ru) Буферное запоминающее устройство
SU1280600A1 (ru) Устройство дл ввода информации
SU1365121A1 (ru) Устройство дл поиска участка записи на ленточном носителе записи
SU1283760A1 (ru) Устройство дл управлени микропроцессорной системой
SU842978A1 (ru) Устройство дл контрол блоков па-М Ти
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU1474836A1 (ru) Перестраиваемый селектор импульсных последовательностей
SU1425789A1 (ru) Устройство дл формировани теста оперативной пам ти
SU567174A1 (ru) Устройство дл сжати информации
SU1550585A1 (ru) Буферное запоминающее устройство
SU1418699A1 (ru) Устройство дл поиска информации на перфоленте