SU1160589A1 - Частотный модул тор - Google Patents

Частотный модул тор Download PDF

Info

Publication number
SU1160589A1
SU1160589A1 SU843694902A SU3694902A SU1160589A1 SU 1160589 A1 SU1160589 A1 SU 1160589A1 SU 843694902 A SU843694902 A SU 843694902A SU 3694902 A SU3694902 A SU 3694902A SU 1160589 A1 SU1160589 A1 SU 1160589A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
inputs
frequency modulator
Prior art date
Application number
SU843694902A
Other languages
English (en)
Inventor
Людмила Алексеевна Акульшина
Владимир Аркадьевич Алейников
Борис Григорьевич Амелин
Виктор Николаевич Веприк
Original Assignee
Новосибирский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт filed Critical Новосибирский электротехнический институт
Priority to SU843694902A priority Critical patent/SU1160589A1/ru
Application granted granted Critical
Publication of SU1160589A1 publication Critical patent/SU1160589A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

ЧАСТОТНЫЙ МОДУЛЯТОР, содержащий формирователь квазисинусоидального сигнала, первый выход которого  вл етс  выходом частотного модул тора, и последовательно соединенные задающий генератор и формирователь характеристических частот, второй вход которого  вл етс  информационным входом частотного модул тора, отличающийс  тем, что, с целью его, упрощени  путем исключени  делител  частоты, сумматора по модулю два, регистра сдвига и дещифратора, в него введены двоичный счетчик, два коммутатора и реверсивный счетчик, выходы которого подключены к сигнальным входам формировател  квазисинусоидального сигнала, второй выход которого подключен к входу двоичного счетчика, выходы которого соединены с управл ющими входами первого коммутатора , выходы которого подключены к. входам реверсивного счетчика, и с управл ющим входом второго коммутатора, выход которого подключен к управл ющему входу формировател  квазисинусои-дального сигнала , разрещающий вход которого  вл етс  § разрещающим входом частотного модул тора , опорными входами которого  вл (Л ютс  сигнальные входы второго коммутатора , при этом выход формировател  характеристических частот подключен к сигнальному входу первого коммутатора.

Description

I
Oi О О1
оо со
Изобретение относитс  к технике передачи данных и может использоватьс  дл  передачи цифровой информации в системах автоматики и телемеханики.
Известен частотный модул тор, содержащий последовательно соединенные опорный генератор, делитель частоты и формирователь тактовых импульсов, формирователь сигнала начальной установки, два формировател  адресных сигналов, выходы которых соединены с входами коммутаторов , три преобразовател  кодов, выходы которых подключены к посто нному запоминающему блоку 1.
Однако известный частотный модул тор очень и ненадежен.
Наиболее близким по технической сущности и достигаемому результату к предлагаемому  вл етсй частотный модул тор, содержащий формирователь квазисинусоидального сигнала, первый выход которого  вл етс  выходом частотного модул тора, и последовательно соединенные задающий генератор и формирователь характеристических частот, второй вход которого  вл етс  информационным входом частотного модул тора 2.
Однако этот частотный модул тор сложен .
Цель изобретени  - упрощение путем исключени  делител  частоты, сумматора по модулю, два, регистр сдвига и дещифратора .
Цель достигаетс  тем, что в частотный модул тор, содержащий формирователь квазисинусоидального сигнала, первый выход которого  вл етс  выходом частотного модул тора, и последовательно соединенные задающий генератор и формирователь характеристических частот, второй вход которого  вл етс  информационным входом частотного модул тора, введены двоичный счетчик, два коммутатора и реверсивный счетчик, выходы которого подключены к сигнальным входам формировател  квазисинусоидального сигнала, второй выход которого подключен к входу двоичного счетчика , выходы которого соединены с управл ющими входами первого коммутатора, выходы которого подключены к входам реверсивного счетчика, и с управл ющим входом второго коммутатора, выход которого подключен к управл ющему входу формировател  квазисинусоидального сигнала, разрещающий вход которого  вл етс  разрешающим входом частотного модул тора, опорными входами которого  вл ютс  сигнальные входы второго коммутатора, при этом выход формировател  характеристических частот подключен к сигнальному входу первого коммутатора.
На. чертеже представлена структурна  электрическа  схема предложенного частотного модул тора.
Частотный модул тор содержит задающий генератор 1, формирователь 2 характеристических частот, первый коммутатор 3, реверсивный счетчик 4, двоичный счетчик 5, второй коммутатор 6, формирователь 7 квазисинусоидального сигйала.
Частотный модул тор работает следующим образом.
С задающего генератора 1 последовательность импульсов поступает на первый вход формировател  2 характеристических частот , второй вход которого  вл етс  информационным , где формируютс  импульсные последовательности с частотами повторени , большими частот в канале св зи, соответствующих логическим «О и «1.
С выхода формировател  2 последовательность импульсов поступает на первый вход первого коммутатора 3, который управл етс  парафазным сигналом, снимаемым с выходов двоичного счетчика 5, поступающим на второй и третий входы первого коммутатора 3. В случае, когда двоичный счетчик 5 находитс  в состо нии логического «О, последовательность импульсов коммутируетс  на суммирующий вход реверсивного счетчика 4, когда двоичный счетчик 5 находитс  в состо нии логической «1 - на вычитающий вход реверсивного счетчика 4.
Выходной п-разр дный сигнал реверс вного счетчика 4  вл етс  кодом адреса формировател  7 квазисинусоидального сигнала , выполненного в виде посто нного запоминающего блока, с которым последовательно соединены цифроаналоговый преобразователь и операционный усилитель (не показаны ) . В формирователе 7 запрограммированы N значений синусоидального сигнала через равные промежутки изменени  аргумента на интервале . Формат выходного слова формировател  7 состоит из М информационных разр дов, поступающих на выход частотного модул тора и одного управл ющего разр да, который поступает на счетный вход двоичного счетчика 5 и программируетс  только дл  двух адресов формировател  7 (0...0 и 1...1). Таким образом, двоичный счетчик 5 переходит в противоположное состо ние как только адрес формировател  7 становитс  равным 0...О или 1...1. Выходной сигнал двоичного счетчика 5 поступает на первый вход второго коммутатора 6, на опорные входы которого подключены опорные напр жени  ±Uon . Второй коммутатор 6 переключает пол рность , опорного напр жени  на своем соответствующем входе, обеспечива  при этом воспроизведение синусоидального сигнала на интервале изменени  аргумента , 2 ff.
Пол рность опорного напр жени  всегда мен етс  при нулевом значении синусоидаль3 1160589. д
ного сигнала. Если врем  переходных про-напр жени  расшир ет динамический диапацессов , вызванных коммутацией опорногозон выходного напр жени ,
напр жени , не превышает периода следо-Таким образом, путем исключени  деливани  счетных импульсов на входе реверсив-тел  частоты, сумматора по модулю два,
ного Счетчика 4, то коммутаци  практиче-j регистра сдвига и дешифратора достигаски не приводит к увеличению внеполосовых етс  значительное упрощение .частотного
помех. Кроме того, коммутаци  опорногомодул тора.

Claims (1)

  1. ЧАСТОТНЫЙ МОДУЛЯТОР, содержащий формирователь квазисинусоидального сигнала, первый выход которого является выходом частотного модулятора, и последовательно соединенные задающий генератор и формирователь характеристических частот, второй вход которого является информационным входом частотного модулятора, отличающийся тем, что, с це- ?
    лью его упрощения путем исключения делителя частоты, сумматора по модулю два, регистра сдвига и дешифратора, в него введены двоичный счетчик, два коммутатора и реверсивный счетчик, выходы которого подключены к сигнальным входам формирователя квазисинусоидального сигнала, второй выход которого подключен к входу двоичного счетчика, выходы которого соединены с управляющими входами первого коммутатора, выходы которого подключены к. входам реверсивного счетчика, и с управляющим входом второго коммутатора, выход которого подключен к управляющему входу формирователя квазисинусоидального сигнала, разрешающий вход которого является разрешающим входом частотного модулятора, опорными входами которого являются сигнальные входы второго коммутатора, при этом выход формирователя характеристических частот подключен к сигнальному входу первого коммутатора.
    SU „„1160589
SU843694902A 1984-01-27 1984-01-27 Частотный модул тор SU1160589A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843694902A SU1160589A1 (ru) 1984-01-27 1984-01-27 Частотный модул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843694902A SU1160589A1 (ru) 1984-01-27 1984-01-27 Частотный модул тор

Publications (1)

Publication Number Publication Date
SU1160589A1 true SU1160589A1 (ru) 1985-06-07

Family

ID=21101381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843694902A SU1160589A1 (ru) 1984-01-27 1984-01-27 Частотный модул тор

Country Status (1)

Country Link
SU (1) SU1160589A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 1012454, кл. Н 04 L 27/20, 1981. 2. Авторское свидетельство СССР № 995363, кл. Н 04 L 27/10, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
ATA507481A (de) Analog/digital umsetzstufe
SU1160589A1 (ru) Частотный модул тор
GB1434813A (en) Transmission system
GB1146728A (en) Improvements in and relating to binary information transmission systems
KR850008075A (ko) 통신 시스템
SU1697071A1 (ru) Генератор ортогонально противоположных сигналов
SU1651383A1 (ru) Преобразователь биимпульсного кода в бинарный
SU1224808A1 (ru) Устройство дл вычислени разности фаз сигнала с относительной фазовой манипул цией
SU932641A1 (ru) Устройство групповой тактовой синхронизации
SU1624678A1 (ru) Формирователь последовательности пр моугольных импульсов
SU1107328A1 (ru) Устройство дл передачи многочастотных сигналов
SU1064458A1 (ru) Преобразователь код-ШИМ
SU1073894A1 (ru) Устройство формировани блочного балансного троичного кода
SU1363517A2 (ru) Устройство дл синхронного радиоприема частотно-манипулированных сигналов
SU1292201A1 (ru) Формирователь сигналов
SU1197068A1 (ru) Управл ема лини задержки
SU1021013A1 (ru) Формирователь сигналов с частотно-фазовой манипул цией
SU1309327A1 (ru) Устройство цифровой передачи и приема телевизионного сигнала
SU1608776A1 (ru) Устройство дл управлени электродвигателем посто нного тока
SU1450128A1 (ru) Устройство дл передачи и приема амплитудно-фазоманипулированных сигналов
SU1709368A1 (ru) Устройство сжати аналоговой информации
SU1234996A1 (ru) Устройство дл формировани фазоманипулированных сигналов
SU1149298A1 (ru) Устройство дл передачи и приема сообщений
SU1171964A1 (ru) Устройство дл цифровой демодул ции сигналов с одной боковой полосой