Изобретение относитс к технике цифровых систем передачи и .может ис пользоватьс при передаче цифровых сигналов в цифровых линейных трактах , оборудованных регенераторами троичных сигнгшов. Известно устройство передачи дискретной информации, которое дл преобразовани двоичной инфс мации в троичную содержит преобразователь основани кода сигнала, последовательно соединенные формирователь синхросигнсша кодовых групп и формирователь синхросигнала линейных посылок, при этом вход преобразовател основани кода.соединен с выходом источника двоичного сигнала , а вход формировател синхросигн ла кодовых групп подключен к ВЫХОДУ блока синхронизации Щ . . Недостатком известного устройства вл етс низка помехоустойчивость , формируемого кода. Наиболее близким к изобретению по техническому риаению вл етс устройство формировани блочного ба лансного троичного кода, содержащее преобразователь двоичного сигнала последовательного кода в сигнал пар лельного кода и преобразователь сиг нала параллельного троичного кода в сигнал последовательного кода, а та же переключатель троичных символов, переключатель двоичных символов, ко дирующую матрицу, блок контрол и блок превращени , причем выходад пре образовател двоичного сигнала последовательного кода в сигнал парал лельного кода через последовательно соединенные переключатель, двоичных символов, кодирующую матрицу, перек чатель троичных символов подключены к входам преобразовател сигнала па раллельного троичного кода, в сигна последовательного кода, выход которого через блок превращени подключен к выходу устройства, при этом вьйсоды переключател двоичных симво лов через, блок контрол подключены к его управл ющему входу переключател троичных символов Н. Недостатком известного устройств вл етс низка помехозащищенность. Цель изобретени - повышение по мезащищенности.. Поставленна цель достигаетс тем, что в устройство формировани блочного балансного а роичного кода, содержащее преобразователь двоичного сигнала последовательного кода в сигнал параллельного кода и преобразователь сигнала параллельного тр ичного кода в сигнал последовательного кода; введены преобразователи двоичного сигнала в небалансный троичный сигнал j элементы И,, элемент ИЛИ,.элемент И с инверсией и конверторы пол рности импульсов, при этом выходы первых трех разр дов I преобразовател двоичного сигнала послeдoвaтeльнoгo кода в сигнал параллельного кода через последовательно соединенные первый преобразователь двоичного сигнала в небалансный троичный сигнал и первый конвертор пол рности импульсов подключены к соответствующим входам преобразовател сигнала параллельного троичного кода в сигнал последовательного кода, к другим входам которого подключены, вь ходаз последних трех разр дов преобразовател двоичного сигнала последовательного кода в сигнал параллельного кода через последовательно соединенные второй преобразователь двоичного сигнала в небалансный троичный сигнал и второй конвертор пол рности импульсов, выходы первого преобразовател двоичного сигнала в небалансный троичный сигнал через последовательно соединенные первый и второй элементы И подключены к управл ющему входу первого конвертора пол рности импульсов и через последовательно соединенные элемент И с инверсией и третий элемент И - к управл ющему входу второго конвертора пол рности импульсов, а выхоД1а второго преобразовател двоичного сигнала в иебалансный троичный сигнал через элемент ИЛИ и через четвертый элемент И.подключены к другим входам второго и третьего элементов И соответствен о. На чертеже представлена структурна электрическа схема устройства формировани блочного балансного троичного кода. . .Устройство формировани блочного балансного троичного кода содержит преобразователь 1 двоичного сигнала последовательного кода в сигнал параллельного кода, пераьШ и второй преобразователи 2 и 3 двоичного сигнала в небаласный троичный сигНал , блок 4 балансировки, первый и второй конверторы.5 и 6 пол рности импульсов, -преобразователь 7 сиг-. нала параллельного .троичного кода , . в сигнал последовательного кода, первый, второй, третий и четвертый элементы И 8-11 соответственно элемент ИШ 12 иэлемент И 13 с инверсией;. Устройство формировани блочного балансного троичного кода работает следующим образом. Исходный двоичный сигнал с тактовой частотой рд поступает на вход преобразовател 1, на выходе которого формируетс шестиразр дное двоичное кодовое слово в параллельном коде. На следующем этапе осуществл етс преобразование двоичного сигнала в небалансный троичный сигнал, причем импульсы первых трех разр дов преобразуютс в два троичных символа в первом преобразователе 2 двоичного сигнала, а импульсы остальных трех разр дов - во втором преобразователе 3 двоичного сигнала На выходах первого и второго преобразователей 2 и 3 двоичного сигнала возможно по вление множества, дву разр дных троичных кодовых слов с частотой следовани символов F 0,66л Рд . В результате указанного преобразовани только одно кодовое слово типа (-1,-) вл етс избыточным . . Дл уменьшени текущей цифровой суммы линейного сигнала и повышени помехоустойчивости передачи на кодо вые слова наложено ограничение; циф рова румма каждого кодового слова ие должна превышать двух. На вход .блока 4 балансировки подаетс четырех разр дное, троичное кодовое слово,дл достижени баланса в котором исполь зуют запрещенную комбинацию (-1,-) Если на выходах первого преобра . збвател двоичного сигнала сформиро вано кодовое слово вида (-1,-) а на выходах второго преобразовател 3 двоичного сигнала сформировано кодовое слово,цифрова сумма ко торого больше нул , то в этом случае первый элемент И 8, второй элемент И 9 и элемент ИЛИ 12 формируют управ л ющий сигнал, который подаетс на управл ющий вход первого конвертора 5 пол рности импульсов. Управл ющий сигнал на входе второго конвертора 6 пол рности импульсов от-. сутствует. Первый конвертор 5 пол рности импульсов измен ет пол рность символов в кодовом слове (1,1) на противоположные, а символы, посту пающие на вход второго конвертора 6 пол рности .импульсов не измен ютс . Таким образом, цифрова сумма в че . тырехразр дном кодовом слове уменьшаетс и не превышает двух. Если же комбинаци (1,1) сформирован а на выходах второго преобразовател 3 двоичного сигнала а на выходах первого преобразовател 2 двоичного сигнала сформировано кодовое слово, цифрова сумма которого больше нул , то управл ющий сигнал формируетс из элементов И 13 с инверсией , третьим элементом И 10 и четвертым элементом И 11. Второй конвертор 6 пол рности импульсов измен ет пол рность симоволов на противоположную, а первый конвертор 5 пол рности импульсов не измен ет пол рности символов. . V Если же на выходах первого и второго преобразователей двоичного сигнала 2 и 3 будет одновременно сформировано кодовое слово вид() то первый элемент И 8, элемент.ИЛИ 12 и второй элемент И. 9 вырабатывают управл ющий сигнал, что приводит к срабатыванию первого конвертора 5 пол рности импульсов и изменению пол рности символов в первых двух разр дах, цифрова сумма при этом равна нулю. С выхода блока 4 балан:сировки балансное четырехразр дное троичное кодовое слово поступает на входы преобразовател 7 сигнала параллельного троичного кода в сигнал последовательного к.ода, с выхода которого последовательность троичных символов с тактовой частотой поступает на выход устройства. Таким образом, предлагаемое устройство формировани блочного балансного троичного кода за счет снижё- . ни тактовой частоты увеличивает скорость передачи информации в 1,5 раза..При этом снижаетс величина текущей цифровой суммы, что приводит к снижению уровн низкочастотных составл ющих и как следствие, повышение помехоустойчивости.