SU1073894A1 - Устройство формировани блочного балансного троичного кода - Google Patents

Устройство формировани блочного балансного троичного кода Download PDF

Info

Publication number
SU1073894A1
SU1073894A1 SU813283230A SU3283230A SU1073894A1 SU 1073894 A1 SU1073894 A1 SU 1073894A1 SU 813283230 A SU813283230 A SU 813283230A SU 3283230 A SU3283230 A SU 3283230A SU 1073894 A1 SU1073894 A1 SU 1073894A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
code
converter
binary
ternary
Prior art date
Application number
SU813283230A
Other languages
English (en)
Inventor
Гарегин Степанович Маркарян
Original Assignee
Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский Электротехнический Институт Связи Им.А.С.Попова filed Critical Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority to SU813283230A priority Critical patent/SU1073894A1/ru
Application granted granted Critical
Publication of SU1073894A1 publication Critical patent/SU1073894A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Изобретение относитс  к технике цифровых систем передачи и .может ис пользоватьс  при передаче цифровых сигналов в цифровых линейных трактах , оборудованных регенераторами троичных сигнгшов. Известно устройство передачи дискретной информации, которое дл  преобразовани  двоичной инфс мации в троичную содержит преобразователь основани  кода сигнала, последовательно соединенные формирователь синхросигнсша кодовых групп и формирователь синхросигнала линейных посылок, при этом вход преобразовател  основани  кода.соединен с выходом источника двоичного сигнала , а вход формировател  синхросигн ла кодовых групп подключен к ВЫХОДУ блока синхронизации Щ . . Недостатком известного устройства  вл етс  низка помехоустойчивость , формируемого кода. Наиболее близким к изобретению по техническому риаению  вл етс  устройство формировани  блочного ба лансного троичного кода, содержащее преобразователь двоичного сигнала последовательного кода в сигнал пар лельного кода и преобразователь сиг нала параллельного троичного кода в сигнал последовательного кода, а та же переключатель троичных символов, переключатель двоичных символов, ко дирующую матрицу, блок контрол  и блок превращени , причем выходад пре образовател  двоичного сигнала последовательного кода в сигнал парал лельного кода через последовательно соединенные переключатель, двоичных символов, кодирующую матрицу, перек чатель троичных символов подключены к входам преобразовател  сигнала па раллельного троичного кода, в сигна последовательного кода, выход которого через блок превращени  подключен к выходу устройства, при этом вьйсоды переключател  двоичных симво лов через, блок контрол  подключены к его управл ющему входу переключател  троичных символов Н. Недостатком известного устройств  вл етс  низка  помехозащищенность. Цель изобретени  - повышение по мезащищенности.. Поставленна  цель достигаетс  тем, что в устройство формировани  блочного балансного а роичного кода, содержащее преобразователь двоичного сигнала последовательного кода в сигнал параллельного кода и преобразователь сигнала параллельного тр ичного кода в сигнал последовательного кода; введены преобразователи двоичного сигнала в небалансный троичный сигнал j элементы И,, элемент ИЛИ,.элемент И с инверсией и конверторы пол рности импульсов, при этом выходы первых трех разр дов I преобразовател  двоичного сигнала послeдoвaтeльнoгo кода в сигнал параллельного кода через последовательно соединенные первый преобразователь двоичного сигнала в небалансный троичный сигнал и первый конвертор пол рности импульсов подключены к соответствующим входам преобразовател  сигнала параллельного троичного кода в сигнал последовательного кода, к другим входам которого подключены, вь ходаз последних трех разр дов преобразовател  двоичного сигнала последовательного кода в сигнал параллельного кода через последовательно соединенные второй преобразователь двоичного сигнала в небалансный троичный сигнал и второй конвертор пол рности импульсов, выходы первого преобразовател  двоичного сигнала в небалансный троичный сигнал через последовательно соединенные первый и второй элементы И подключены к управл ющему входу первого конвертора пол рности импульсов и через последовательно соединенные элемент И с инверсией и третий элемент И - к управл ющему входу второго конвертора пол рности импульсов, а выхоД1а второго преобразовател  двоичного сигнала в иебалансный троичный сигнал через элемент ИЛИ и через четвертый элемент И.подключены к другим входам второго и третьего элементов И соответствен о. На чертеже представлена структурна  электрическа  схема устройства формировани  блочного балансного троичного кода. . .Устройство формировани  блочного балансного троичного кода содержит преобразователь 1 двоичного сигнала последовательного кода в сигнал параллельного кода, пераьШ и второй преобразователи 2 и 3 двоичного сигнала в небаласный троичный сигНал , блок 4 балансировки, первый и второй конверторы.5 и 6 пол рности импульсов, -преобразователь 7 сиг-. нала параллельного .троичного кода , . в сигнал последовательного кода, первый, второй, третий и четвертый элементы И 8-11 соответственно элемент ИШ 12 иэлемент И 13 с инверсией;. Устройство формировани  блочного балансного троичного кода работает следующим образом. Исходный двоичный сигнал с тактовой частотой рд поступает на вход преобразовател  1, на выходе которого формируетс  шестиразр дное двоичное кодовое слово в параллельном коде. На следующем этапе осуществл етс  преобразование двоичного сигнала в небалансный троичный сигнал, причем импульсы первых трех разр дов преобразуютс  в два троичных символа в первом преобразователе 2 двоичного сигнала, а импульсы остальных трех разр дов - во втором преобразователе 3 двоичного сигнала На выходах первого и второго преобразователей 2 и 3 двоичного сигнала возможно по вление множества, дву разр дных троичных кодовых слов с частотой следовани  символов F 0,66л Рд . В результате указанного преобразовани  только одно кодовое слово типа (-1,-)  вл етс  избыточным . . Дл  уменьшени  текущей цифровой суммы линейного сигнала и повышени  помехоустойчивости передачи на кодо вые слова наложено ограничение; циф рова  румма каждого кодового слова ие должна превышать двух. На вход .блока 4 балансировки подаетс  четырех разр дное, троичное кодовое слово,дл достижени  баланса в котором исполь зуют запрещенную комбинацию (-1,-) Если на выходах первого преобра . збвател  двоичного сигнала сформиро вано кодовое слово вида (-1,-) а на выходах второго преобразовател  3 двоичного сигнала сформировано кодовое слово,цифрова  сумма ко торого больше нул , то в этом случае первый элемент И 8, второй элемент И 9 и элемент ИЛИ 12 формируют управ л ющий сигнал, который подаетс  на управл ющий вход первого конвертора 5 пол рности импульсов. Управл ющий сигнал на входе второго конвертора 6 пол рности импульсов от-. сутствует. Первый конвертор 5 пол рности импульсов измен ет пол рность символов в кодовом слове (1,1) на противоположные, а символы, посту пающие на вход второго конвертора 6 пол рности .импульсов не измен ютс . Таким образом, цифрова  сумма в че . тырехразр дном кодовом слове уменьшаетс  и не превышает двух. Если же комбинаци  (1,1) сформирован а на выходах второго преобразовател  3 двоичного сигнала а на выходах первого преобразовател  2 двоичного сигнала сформировано кодовое слово, цифрова  сумма которого больше нул , то управл ющий сигнал формируетс  из элементов И 13 с инверсией , третьим элементом И 10 и четвертым элементом И 11. Второй конвертор 6 пол рности импульсов измен ет пол рность симоволов на противоположную, а первый конвертор 5 пол рности импульсов не измен ет пол рности символов. . V Если же на выходах первого и второго преобразователей двоичного сигнала 2 и 3 будет одновременно сформировано кодовое слово вид() то первый элемент И 8, элемент.ИЛИ 12 и второй элемент И. 9 вырабатывают управл ющий сигнал, что приводит к срабатыванию первого конвертора 5 пол рности импульсов и изменению пол рности символов в первых двух разр дах, цифрова  сумма при этом равна нулю. С выхода блока 4 балан:сировки балансное четырехразр дное троичное кодовое слово поступает на входы преобразовател  7 сигнала параллельного троичного кода в сигнал последовательного к.ода, с выхода которого последовательность троичных символов с тактовой частотой поступает на выход устройства. Таким образом, предлагаемое устройство формировани  блочного балансного троичного кода за счет снижё- . ни  тактовой частоты увеличивает скорость передачи информации в 1,5 раза..При этом снижаетс  величина текущей цифровой суммы, что приводит к снижению уровн  низкочастотных составл ющих и как следствие, повышение помехоустойчивости.

Claims (1)

  1. УСТРОЙСТВО ФОРМИРОВАНИЯ БЛОЧНОГО БАЛАНСНОГО ТРОИЧНОГО КОДА, содержащее преобразователь двоичного ' сигнала последовательного кода в сигнал параллельного^ кода и преобразователь сигнала параллельного троичного кода в сигнал последовательного, кода, о т л и чающееся тем, что, с целью повышения помехозащищенности, в него введены преобразователи двоичного сигнала в небалансный троичный сигнал, элементы и, элемент ИЛИ, элемент и с инверсией и конверторы полярности импульсов, при этом выходы первых трех разрядов преобразователя двоичного сигнала последовательного кода в сигнал па- . раллельного кода через последовательно соединенные первый преобразовав ' тель двоичного сигнала в небалансный троичный сигнал и первый конвертор полярности импульсов подключены к соответствующим входам преобразователя сигнала параллельного троичного кода в сигнал последовательного кода, к другим входам которого подключены выхода последних трех разрядов преобразователя двоичного сигнала последовательного кода в сигнал параллельного кода через последовательно соединенные второй преобразователь двоичного сигнала в небалансный троичный сигнал и второй конвертор полярности импульсов, выходы первого преобразователя двоичного сигнала в небалансный троичный сигнал через последовательно соединенные первый и второй элементы И подключены к управляющему входу первого конвертора полярности импульсов и через последовательно соединенные элемент и с инверсией и третий элемент И - к управляющему входу второго кон вертора полярности импульсов, а выходы второго преобразователя двоичного сигнала в небалансный троичный сигнал через элемент ИЛИ и через четвертый элемент Й подключены к другим входам второго и третьего эле ментов И соответственно.
SU813283230A 1981-04-22 1981-04-22 Устройство формировани блочного балансного троичного кода SU1073894A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813283230A SU1073894A1 (ru) 1981-04-22 1981-04-22 Устройство формировани блочного балансного троичного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813283230A SU1073894A1 (ru) 1981-04-22 1981-04-22 Устройство формировани блочного балансного троичного кода

Publications (1)

Publication Number Publication Date
SU1073894A1 true SU1073894A1 (ru) 1984-02-15

Family

ID=20956122

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813283230A SU1073894A1 (ru) 1981-04-22 1981-04-22 Устройство формировани блочного балансного троичного кода

Country Status (1)

Country Link
SU (1) SU1073894A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №688082, кл. Н 04 L 5/00, 1976; 2. Патент GB №1481008, кл. Н 04 Т 3/18, 1977(прототип). *

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US4003041A (en) System for converting binary signals into shorter balanced ternary code signals
JPH09130254A (ja) パルス変調方法とパルス変調装置及びパルス復調装置
ATA507481A (de) Analog/digital umsetzstufe
US4446436A (en) Circuit for generating analog signals
SU1073894A1 (ru) Устройство формировани блочного балансного троичного кода
US3911427A (en) Digital-to-analog converter
SU1317661A1 (ru) Устройство дл приема и преобразовани двоичного равновесного кода
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1702328A1 (ru) Имитатор радиосигналов
SU903857A1 (ru) Преобразователь кодов координат в единичный код
SU1427573A1 (ru) Преобразователь двоичного кода
SU1474850A1 (ru) Дельта-модул тор
SU1264224A1 (ru) Преобразователь составных недвоичных равновесных сигналов
SU1160589A1 (ru) Частотный модул тор
SU1481898A1 (ru) Преобразователь чисел из модул рного кода в позиционный код
SU1476469A1 (ru) Устройство дл контрол остаточного кода по модулю три
SU985758A1 (ru) Устройство обработки радиолокационных сигналов
SU647682A1 (ru) Преобразователь кода с посто нным весом в двоичный код
SU1531223A1 (ru) Кодер балансного кода 3B2Q
SU1264180A1 (ru) Сигнатурный анализатор
SU1580555A1 (ru) След щий аналого-цифровой преобразователь
SU1283804A1 (ru) Синусно-косинусный преобразователь
SU851394A1 (ru) Преобразователь двоичного кода вдВОичНО-дЕС ТичНый
SU1242959A1 (ru) Устройство дл обнаружени ошибок в коде весом К (его варианты)