SU647682A1 - Преобразователь кода с посто нным весом в двоичный код - Google Patents
Преобразователь кода с посто нным весом в двоичный кодInfo
- Publication number
- SU647682A1 SU647682A1 SU772466324A SU2466324A SU647682A1 SU 647682 A1 SU647682 A1 SU 647682A1 SU 772466324 A SU772466324 A SU 772466324A SU 2466324 A SU2466324 A SU 2466324A SU 647682 A1 SU647682 A1 SU 647682A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- code
- switch
- output
- analyzer
- Prior art date
Links
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
(54) ПРЕОБРАЗОВАТЕЛЬ КОДА С ПОСТОЯННЫМ ВЕСОМ В ДВОИЧНЫЙ КОД
Изобретение относитс к цифровой вычислительной технике и может быть использовано нри построении систем передачи данНЬ1Х .
Известно устройство дл преобразовани кода посто нного веса в двоичный код 1, содержащее счетчик, дешифратор кодовых комбинаций, выходной регистр и шифратор.
Недостатки известного устройства - сложность и относительно невысокое быстродействие .
Наиболее близким техническим решением данной задачи вл етс устройство 2, содержащее шины входного кода, дешифратор кодовых групп, блок элементов ИЛИ и шины выходного кода.
Недостатком этого устройства вл етс ограниченность функциональных возможностей , заключающеес в возможности преобразовани кодов с посто нным весом, упор доченных только как двоичные числа. Другим недостатком известного устройства вл етс относительно низкое быстродействие.
Целью изобретени вл етс повыщение быстродействи и расщирение класса преобразуемых кодов.
Цель изобретени достигаетс тем, что устройство содержит анализатор кодовых
комбинаций, входы которого соединены с шинами k- п входного кода (где k - число разр дов двоичного кода, п - число разр дов входного кода), первый и второй коммутаторы , выходы которых подключены к соответствующим входам блока элементов ИЛИ, первые входы первого и второго коммутаторов соединены с ()-oй шинами входного кода, вторые входы первого и второго коммутаторов соединены с выходами дешифратора кодовых групп, а третий вход первого коммутатора соединен с первым выходом анализатора кодовых комбинаций, первые входы дещиф|ратора кодовых групп соединены с (1 -rk)-OK шинами входного кода, а вторые входы соединены со вторыми выходами анализатора кодовых комбинаций, и тем, что в нем анализатор кодовых комбинаций содержит р (п - k -f 1) элементов И, р - входовой элемент ИЛИ, входы которого соединены с выходами элементов И и элементов И.
На фиг. 1, 2 приведены варианты блоксхемы предложенного устройства.
Claims (2)
- В блок-схему включены: Ц1инь 1 входного кода, анализатор кодовых комбинаций 2, элементы И анализатора кодовых комбинаций , элемент ИЛИ 4 анализатора кодовы .х комбинаций, дешифратор кодовых групп 5, элементы И 6| -бт дешифратора кодовых групп, первый коммутатор 7, элементы ИЛИ 8| первого коммутатора, элементы И 9) -т-9к первого коммутатора, второй коммутатор 10, элементы ИЛИ 1 11к второго коммутатора, элементы И 12, второго коммутатора, блок элементов ИЛИ 13, .элементы ИЛИ 14) , шины выходного кода 15| -;-15к. Шины IK+I, , I-n входного кода соединены со входом анализатора кодовых комбинаций 2, содержащего q элементов И 3| -3q с (п -kj-входами каждый . Первые р (п - k + I) элементов И 3, объединены по выходу через р-входовой элемент ИЛИ 4. Входы дешифратора кодовых групп 5, содержащего m элементов И 6i , соединены с выходами элементов , ...,3q анализатора кодовых комбинаций 2 и с шинами 1, ,..., Ij, входного кода. Выход элемента ИЛИ 4 и выходы элементов И 6i соединены через элементы ИЛИ 8| первого коммутатора 7 с перзыми входами элементов И 9 -;-9к; Выходы элементов 6) соединены также через элементы ИЛИ .11 -i- 1 IK второго коммутатора 10 с перЕ5ыми входами элементов И 12) -г-12к. Шины разр дов Ij -ь IK входного кода соединены со вторыми (пр .мыми) входами элементов И 9| 9 коммутатора 7 и со вторыми (инверсными) входами элементов И 12) - 12к ком.мутатора 10. Выходы элементов И 9i коммутатора 7 и элементов И 12i коммутатора 10 соединены через элементы ИЛИ 141 блока элементов ИЛИ 13 с шиной 15i разр да i выходного кода. Устройство работает следующи.м образом , Слово параллельного п-разр дного кода с посто нным весом типа/т возбуждает шинь ( 1( -bin- В анализаторе кодовых комбинаций 2 в зависимости от состо ни шин IKH - Ifi во; никает сигнал на выхЬде только одного из элементов И 3) - Зп. Если в щинах и.меет место одна из (п - k + 1) комбинаций 00...О, ПО...О, ..., 11...1, то возникает сигнал на выходе одного из элементов 3| -ьЗр и на выходе элемента ИЛИ 4 анализатора 2. При любой другой комбинации кодов в шинах -н In сигнал возникает на выходе одного из элементов И 3pti -i-3q анализатора 2. Сигнал на выходе элемента ИЛИ 4 открывает через элементы ИЛИ 8| -8к элементы И 9 -9к коммутатора 7, которые срабатывают как открытые ключи, пропуска сигналы шин Ь - IK в пр мом коде через элементы ИЛИ 14, 14 блока 13 на шины 15| -т- 15к выходного кода. При наличии сигнала на выходе одного из элементов Зрц анализатора 2, в зависимости от комбинации возбуждений в шинах 1| н-1, возникает сигнал на вых.оде одного из т элементов И 6| -r-6tn дешифратора 5. Этот сигнал открывает часть элементов И 9 через элементы ИЛИ 8 коммутатора 7 и часть элементов И 12 через элементы ИЛИ II коммутатора 10. Сигналы шин li - IK проход т в шины 15| -ь15к-через открытые Элементы И 12 коммутатора 10 в инверсном коде, а через открытые элементы И 9 коммутатора 7 в пр мом коде. Выбор открываемых ключей определ етс типом m кода с посто нным весом. В качестве примера на фиг. 2 приведена блок-схема устройства дл перекодировани типа m 5 восьмиразр дного кода веса 4 в шестиразр дный полный двоичный кйд. В этом коде с посто нным весом р a-k+l 8 - 64-1-3, q -- . Рассмотрим преобразование слов входнрго кода; 10100011, 11010001, 00011101. После поступлени первого слова будут возбуждёны шины 1, , Ij, Ь , U . В анализаторе 2 по витс сигнал на выходе элемента Зз и элемента ИЛИ 4. Через элементы ИЛИ 8i откроютс ключи (элементы И) 9i, 95 коммутатора 7 и через элементы ИЛИ I4i, 14з блока 13 по в тс сигналы в шинах I5i , 15з выходного кода, образу слово 101000. После поступлени второго слова будут возбуждены шины 1, , Iz, Ц, 1в В анализаторе 2 по витс сигнал па выходе элемента И 3. В дешифраторе 5 возбудитс выход элемента И 6, , который через элементы ИЛИ 11| , 2 , Из откроет ключи (элементы И) 12| , 122, 12з ком.мутатора 10. Сигналы шин 1| , 2, 1а в инверсном коде пройдут через коммутатор 10 и через элементы ИЛИ 14| , 14.j, 14з возбуд т одну шину-15з выходного кода, образу слово 001000. После поступлени третьего слова будут возбуждены илины U , Is , U, в В анализаторе 2 по витс сигнал на выходе элемента И 3 . В дещифраторе 5 возбудитс выхо элемента И 65, который через элементы ИЛИ 84, 85, 8б коммутатора 7 и 11,, 1Ь, 11з коммутатора 10 откроет ключи (элементы И) 9, 95, 9б ком.мутатора 7 и 12i, 12, 12з коммутатора 10. В результате на выходах элементов ИЛИ 14) блока 13 на шинах по в тс сигналы, образующие слов.о И 1111. Применение устройства позвол ет увеличить быстродействие системы кодер декодер не менее че.м в 2-раза и мен ть пор док кодировани без изменени структуры преобразовател . Это приводит к повышению помехоустойчивости тракта, в котором применено устройство, за счет возможности адаптации передачи к состо нию канала. Формула изобретени 1. Преобразователь кода с посто нньпи весом в двоичный код, содержащий шины входного кода, дешифратор кодовых групп, блок элементов ИЛИ и шины выходного кода, отличающийс тем, что, с целью повышени быстродействи и расширени класса преобразуемых кодов, он содержит анализатор кодовых комбинаций, входы которого соединены с шинами k-нп входного кода (где k - число разр дов двоичного кода , п - число разр дов входного кода), первый и второй коммутаторы, выходы которых подключены к соответствующим входам блока элементов ИЛИ, первые входы первого и второго коммутаторов соединены с (1 н-и)-й шинами входного кода, вторые входы первого и второго коммутаторов соединены с выходами дешифратора кодовых групп, а третий вход первого коммутатора соединен с первым выходом анализатора кодовых комбинаций , первые входы дешифратора кодовых групп соединены с ()-й шинами входного кода, а вторые входы соединены со вторыми выходами анализатора кодовых комбинаций.
- 2. Преобразователь кода по п. I, отличающийс тем, что в нем анализатор кодовых комбинаций содержит р (п - k + 1) элементов И, р - входовой элемент ИЛИ, входы которого соединены с выходами элементов И и 2 - р элементов И.Источники информации, прин тые во внимание при экспертизе1.Авторское свидетельство СССР № 260936 кл. G 06 F 5/02, 1968.2.Авторское свидетельство СССР № 282750, кл. G06 F 5/02, 1969.Г-1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772466324A SU647682A1 (ru) | 1977-03-24 | 1977-03-24 | Преобразователь кода с посто нным весом в двоичный код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772466324A SU647682A1 (ru) | 1977-03-24 | 1977-03-24 | Преобразователь кода с посто нным весом в двоичный код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU647682A1 true SU647682A1 (ru) | 1979-02-15 |
Family
ID=20701003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772466324A SU647682A1 (ru) | 1977-03-24 | 1977-03-24 | Преобразователь кода с посто нным весом в двоичный код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU647682A1 (ru) |
-
1977
- 1977-03-24 SU SU772466324A patent/SU647682A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU647682A1 (ru) | Преобразователь кода с посто нным весом в двоичный код | |
EP0661820B1 (en) | Parallel-to-serial data conversion circuit | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
SU656053A1 (ru) | Преобразователь двоичного кода в перестановочный код | |
SU1086449A1 (ru) | Устройство дл преобразовани кодов в системе передачи данных | |
SU630627A1 (ru) | Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные | |
SU943704A1 (ru) | Преобразователь двоичного кода в число-импульсный код | |
SU734687A1 (ru) | Микропрограммное устройство управлени | |
SU843269A1 (ru) | Устройство дл формировани кода | |
SU1444964A1 (ru) | Кодер двоичного кода 3В4В-3 | |
SU711677A1 (ru) | Преобразователь напр жени в код | |
SU1080132A1 (ru) | Устройство дл ввода информации | |
SU769529A1 (ru) | Преобразователь табличных кодов | |
SU1317661A1 (ru) | Устройство дл приема и преобразовани двоичного равновесного кода | |
SU834906A1 (ru) | Преобразователь кода | |
JPH0340986B2 (ru) | ||
SU966690A1 (ru) | Устройство дл выделени экстремального из @ @ -разр дных двоичных чисел | |
SU736089A1 (ru) | Устройство дл преобразовани табличных кодов | |
SU1171779A1 (ru) | Устройство дл определени экстремального из @ чисел | |
SU480075A1 (ru) | Устройство дл преобразовани кодов | |
SU612240A1 (ru) | Преобразователь целой части двоичного кода в двоично-дес тичный | |
SU1488783A2 (ru) | УСТРОЙСТВО ДЛЯ ВЫБОРА ЭКСТРЕМАЛЬНОГО ИЗ η та-РАЗРЯДНЫХ ДВОИЧНЫХ ЧИСЕЛ | |
SU1455392A1 (ru) | Преобразователь кодов | |
SU1073894A1 (ru) | Устройство формировани блочного балансного троичного кода | |
SU1231613A1 (ru) | Преобразователь последовательного кода в параллельный |