SU656053A1 - Преобразователь двоичного кода в перестановочный код - Google Patents
Преобразователь двоичного кода в перестановочный кодInfo
- Publication number
- SU656053A1 SU656053A1 SU772539752A SU2539752A SU656053A1 SU 656053 A1 SU656053 A1 SU 656053A1 SU 772539752 A SU772539752 A SU 772539752A SU 2539752 A SU2539752 A SU 2539752A SU 656053 A1 SU656053 A1 SU 656053A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- outputs
- inputs
- group
- input code
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
соответственно с четными и нечетными выходами дешифратора младших разр дов входного кода; Выходы первого и второго элементов ИЛИ вл ютс вторым и третьим выходами блока преобразовани младших разр дов входного кода. Входы -го (i-1 4 П/2) элемента ИЛИ группы соединены с (25 -1)-ым и выходами дешиф-г ратора младших разр дов входного кода, а выходы группы элементов ИЛИ вл ютс выходами блока преобразовани младших .разр дов входного кода.
На фиг.1 дана структурна схема предлагаемого устройства; на фиг.2 схема б-лока преобразовани младших разр дов входного кода (на три разр да); на фиг.З - схема дешифратора старших разр дов входного кода; на фиг.4 и 5 - схемы первого и второго формирователей символов (дл преобразовател ,шестиразр дного двоич ного кода в шестиразр дный троичный код с двум символами каждого значени в словах (6,2,2,2)-код; на фиг.6табличное представление (6;2,2,2)кода .
Предлагаемое устройство содержит шины входного кода, блок 2 преобразовани младших разр дов входного кода, дешифратор 3 старших разр дов входного кода, первый формирователь 4 символов, шину 5 четных комбинаций , шину 6 нечетных комбинаций, второй формирователь 7 символов, выходные шины 8 j - 8 ц первого ненулевого символа, выходные шины 9 - 9 второго ненулевого символа перестановочного кода, первую и вторую группы Г:ЫХО 1НЫХ шин 10-11.
Шины Ij - 1р младших разр дов входного кода присоединены ко входам блока 2, шины 1q IK старших разр дов входного кода - ко входам дешифратора 3. Выходы блока 2 и выходы дешифратора 3 соединены со входами формировател 4 символов, выходы которого и шины 5 и 6 соединены со входами формировател 7 символов, Выходы формировател 4 подключены также к шинам 8 - Вп-ги 9 - выходы формировател 7 - к шинам 8а.-1 8у1 и 9n-i , 9rj .
Входное И -разр дное слово полного двоичного кода поступатет в устройство по шинам 1| - 1. По шинам 1 - 1р оно возбуждает блок 2, а по шинам Icj - 1ц - дешифратор 3. Выходные сигналы блока 2 и дешифратора 3 формируют в формирователе 4 ненулевые символы W -2 младших разр дов перестановочного кода. По вление сигнала на любом четйом или нечетном вы ходе блока 2 возбу едает шину 5 или 6 соответственно. При возбуждении шин 5 или б и выхода формировател 4 в фомирователе 7 формируютс ненулевые символы двух старших разр дов перестановочного кода. Сигналы первого
второго ненулевых символов возбуждают выходные шины соответственно 8 - 8f, и 9п .
Блок преобразовани младших раз .)р дов (фиг, 2) содержит дешифратор 12 младших разр дов входного кода, группу элементов ИЛИ 13, первый 14 и второй 15 элементы ИЛИ, которы Формируют единичный выходной сигнал при возбуждении четного или нечетного выхода дешифратора 12.
Рассмотрим работу устройства на примере преобразовани слов 000000, 100110 и 111111 двоичного кода в (6; 2,2,2)-код. Поступление первого слова возбуждает в блоке 2 шины а 1 и 5, в дешифраторе 3 - шину Vj, в формирователе 4 - шиныC2,d4 в формирователе 7 - одну из шин о и выходные шины 80, 9, 85 и 9 , образу слово 010212 перестановочно кода. Поступление слова 100110 возбуждает входные шины Ij, 15 , в блоке преобразовани 2 - шиныа, 6, в дешифраторе 3 - шину V. , в формирователе 4 - шиныC,d4 в формирователе 7 - одну из шин CJ и выходные шины 8 , 9., 5 и -Qf, , образу слово 100221 перестановочного кода. Поступление слова 111111 возбуждает шины 1J. , 1 , в блоке преобразовани 2 - шины Q, 6 , в дешираторе 3 - шину Yg, в формирователе 4 - шины dj f С 4 , в формирователе 7 одну из шин и выходные шины 9 , 84 95 и 8, , образу слово 002121 перестановочного кода. .
Предлагаемое устрйство преобразует перестановочный код во вторичный без потери скорости передачи информации и с ограниченным числом смежных символов одного значени , что важно, например, при передаче ИКМ сигналов в основной полосе, так как ограничивает снизу частотный спектр сигнала и уменьшает межсимвольные искажени .
Преобразователь двоичного кода в (6; 2,2,2)-код позвол ет передавать цифровые сигналы на более, чем с трем нулевыми, и не более,чем с двум одинаковыми ненулевыми смежными символами. В результате передаваема последовательность сигнало облада таким же частотным спектром как у лучших квазитроичных кодов, позвол ет упростить линейные узлы передачи и приема, дает возможность обнаружить ошибки по числу символов каждого значени в словах, уменьшит джиттер и повысить надежность синхрнизации за счет равномерной и высокой плотности ненулевых символов.
Claims (2)
- Использование кода в (6; 2,2,2)код потребовало в 1,6 раза меньше аппаратуры по сравнению с известнымустройством 2 за счет исключени сумматора и других функциональных узлов. Формула изобретени 1. Преобразователь двоичного кода в перестановочный код, содержащий первый и второй формирователи символов лерестановочного кода, выходы которых соединены с выходными шинами преобразовател , отличающийс тем, что, с целью упрощени преобразовател , он содержит блок преобразовани младших разр дов входного кода и дешифратор старших разр дов входного кода, выходы которого соединены с первой рруппой входов первого формировател символов перестановочного кода; втора группа входов первого формировател символов перестановочного кода соединена с первой группой выходов блока преобразовани младших разр дов входного кода, второй и тр тий выходы которого соединены соответственно с первым и вторым входам второго формировател символов, тре группа входов второго формировател символов соединена с первой группой выходов первого формировател симво Лрв.Фиг.1,ji:iiiФиг.З 2. Преобразователь по п.1, о т личающийс тем, что в нем блок преобразовани младших разр дов входного кода содержит п -выходной полный дешифратор младших р зр дов входного кода,группу из п/2 элементов ИЛИ, первый и второй элементы ИЛИ, входы котор X соединены соответственно с четными и нечетными выходами п -выходного полного дешифратора младших разр дов входного кода; выходы первого и второго элементов ИЛИ вл ютс вторыми и третьими выходами блока преобразовани младших разр дов входного кода; входы i -го ( i 1 -f п/2) элемента ИЛИ группы соединены , с (2 -1)-ым и 2 выходами дешифратора младших разр дов входного кода, а выходы группы элементов ИЛИ вл ютс выходами блока преобразовани младших разр дов входного кода. Источники информации, прин тые во внимание при экспертизе 1.Авторское очидетельстЕО СССР W362437, кл. П 03 К 3/80, 1970.
- 2.Авторское свидетельство СССР W510709, кл.- G 06 F 5/02, 1975.Фаг.(е;2,2,г)-код (6;2,2,2}-код
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772539752A SU656053A1 (ru) | 1977-10-24 | 1977-10-24 | Преобразователь двоичного кода в перестановочный код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772539752A SU656053A1 (ru) | 1977-10-24 | 1977-10-24 | Преобразователь двоичного кода в перестановочный код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU656053A1 true SU656053A1 (ru) | 1979-04-05 |
Family
ID=20731383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772539752A SU656053A1 (ru) | 1977-10-24 | 1977-10-24 | Преобразователь двоичного кода в перестановочный код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU656053A1 (ru) |
-
1977
- 1977-10-24 SU SU772539752A patent/SU656053A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3369229A (en) | Multilevel pulse transmission system | |
US3317720A (en) | Polybipolar system | |
SU656053A1 (ru) | Преобразователь двоичного кода в перестановочный код | |
SU647682A1 (ru) | Преобразователь кода с посто нным весом в двоичный код | |
JPH04252329A (ja) | データを可変長ビットパターンで表す方法及び通信システム | |
RU2796154C1 (ru) | Способ передачи информации с использованием адаптивной коротковолновой связи и система для его реализации | |
SU843269A1 (ru) | Устройство дл формировани кода | |
RU1833907C (ru) | Способ передачи и приема цифровой информации и система дл его осуществлени | |
SU690523A1 (ru) | Передающее многоканальное телеметрическое устройство | |
SU1444964A1 (ru) | Кодер двоичного кода 3В4В-3 | |
SU832752A1 (ru) | Многоканальное устройство дл пЕРЕдАчи и пРиЕМА диСКРЕТНОй иН-фОРМАции | |
JPS5899028A (ja) | 符号変換装置 | |
SU1494220A2 (ru) | Декодирующее устройство | |
JPS60167550A (ja) | 符号変換装置 | |
SU430368A1 (ru) | Устройство для генерирования случайных чисел с задан'ными законами распределения | |
SU1566485A1 (ru) | Устройство дл кодировани и декодировани цифрового телевизионного сигнала | |
SU592016A1 (ru) | Амплитудный дискриминатор цифрового многопозиционного видеосигнала | |
SU1607008A1 (ru) | Устройство дл записи цифровой информации | |
SU1488967A1 (ru) | Преобразователь кода | |
SU484638A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU1589398A1 (ru) | Импульсно-кодова передающа система | |
SU767989A1 (ru) | Устройство дл мажоритарного декодировани кодов с повторением | |
SU1120485A1 (ru) | Дешифратор интервально-временных сигналов | |
SU482910A1 (ru) | Устройство дл многоканальной передачи сигналов с коррекцией ошибок | |
RU2478U1 (ru) | Устройство преобразования цифрового сигнала |