SU1494220A2 - Декодирующее устройство - Google Patents

Декодирующее устройство Download PDF

Info

Publication number
SU1494220A2
SU1494220A2 SU874334477A SU4334477A SU1494220A2 SU 1494220 A2 SU1494220 A2 SU 1494220A2 SU 874334477 A SU874334477 A SU 874334477A SU 4334477 A SU4334477 A SU 4334477A SU 1494220 A2 SU1494220 A2 SU 1494220A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
block
threshold
output
unit
Prior art date
Application number
SU874334477A
Other languages
English (en)
Inventor
Рафаэль Рифгатович Биккенин
Инна Викторовна Руднева
Original Assignee
Высшее военно-морское училище радиоэлектроники им.А.С.Попова
Институт Автоматики И Процессов Управления Дальневосточного Научного Центра Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Высшее военно-морское училище радиоэлектроники им.А.С.Попова, Институт Автоматики И Процессов Управления Дальневосточного Научного Центра Ан Ссср filed Critical Высшее военно-морское училище радиоэлектроники им.А.С.Попова
Priority to SU874334477A priority Critical patent/SU1494220A2/ru
Application granted granted Critical
Publication of SU1494220A2 publication Critical patent/SU1494220A2/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к технике св зи. Цель изобретени  - повышение помехоустойчивости приема данных. Декодирующее устройство содержит квантователь 1, блоки пам ти 2 и 3, умножитель 4, ключи 5, 6 и 7, блок сравнени  8, регистр 9 кодового слова, г-р 10 кодового слова, эл-т И 11, эл-т ИЛИ 12, инвертор 13, эл-т И-НЕ 14 и пороговый блок (ПБ) 15. Значение числа из блока пам ти 3 поступает на ПБ 15, где устанавливаетс  некоторое значение порога, исход  из необходимой величины помехоустойчивости. В случае превышени  этого порога по вл етс  сигнал на выходе блока сравнени  8, открывающий ключи 5 и 6, через которые записываютс  новые значени  меры соответстви  в блок пам ти 3 и новое значение кодового вектора в регистр 9. Если же порог не превышен, то ключи 5 и 6 открыватьс  не будут и процесс поиска необходимого кодового слова будет повторен. Цель достигаетс  тем, что в каждый момент времени в регистре 9 хранитс  число, имеющее с гарантией, основанной на выборе порога в ПБ 15, наибольшее соответствие прин тому N - элементному вектору сигнала. 1 ил.

Description

го
ва, г-р 10 кодового слова, эл-т И 11, эл-т ИЛИ 12, инвертор 13, эл-т И-НЕ 14 и пороговый блок (ПБ) 15, Значение числа из блока пам ти 3 поступает на ПБ 15, где устанавливаетс  некоторое значение порога исход  из необходимой величины помехоустойчивости . В случае повышени  этого порога по вл етс  сигнал на выходе блока сравнени  8, открывающий ключи 5 и 6, через которые записываютс .новые значени  меры со942204
ответстви  в блок пам ти 3 и новое значение кодового вектора в регистр 9, Если же порог не превышен, то ключи 5 и 6 открыватьс  не будет и процесс поиска необходимого кодового слова будет повторен. Цель достигаетс  тем, что в каждый момент времени в регистре 9 хранитс  число, Q имеющее с гарантией, основанной на выборе порога в ПБ 15, наибольшее соответствие прин тому п-элементному вектору сигнала, 1 ил.
Изобретение относитс  к технике св зи и может быть использовано в устройствах защиты от ошибок в аппаратуре передачи данных,
Цель изобретени  - повышение помехоустойчивости приема данных.
На чертеже представлена структурна  схема декодирующего устройства,
о
Декодирующее устройство содержит квантователь 1, первый 2 и второй 3 блоки пам ти, умножитель 4, первый 5, второй 6 и третий 7 ключи, блок 8 сравнени , регистр 9 кодового слова , генератор 10 кодового слова, элемент И 11, элемент ИЛИ 12, инвертор 13, элемент И-НЕ 14 и пороговый блок 15;
Декодирующее устройство работает следующим образом,
В начале работы в умножитель 4 записываетс  число mn+1 (где ш - число уровней квантовани  каждого символа принимаемого сигнала, по- ЧИС5ЛО символов), а во втором блоке 3 записываетс  число О,
)
Прин тый п-элементный вектор сигнала, соответствующий п-разр д- ному слову группового кода поразр дно поступает с входа устройства в квантователь 1, а с его выхода - на вход первого блока 2, После приема и квантовани  на m уровней всех импульсов (символов) соответствующие значени  оказываютс  записанными в первом блоке 2, Ошибочное квантование происходит с веро тностью
г,- ,i- е.р( - ).,.,. т:.
2+q
где А - величина одного уровн  квантовани .
Одновременно в генераторе 10 осуществл етс  поразр дное суммирование произв од щих векторов используемого кода с последовательным перебором всех комбинаций, причем каждой комбинации символов 1 и Q соответствует сво  комбинаци  производ щих векторов,
Записанный в генераторе 10 кодовый вектор поразр дно поступает на выход отдельно по шинам дл  значений разр да 1 и О, а с выхода первого блока 2 - цифровое значение первого разр да прин того вектора отдельно по шинам дл  значений
i 5
m 2 и - ,
После по влени  всех п разр дов
генерируемого и прин того векторов на выходах генератора 10 и первого блока 2 в умножителе 4 записываетс  некоторое число, характеризующее меру сходства сравниваемых векторов,
Причем величина этого числа лежит между числами 1 и 2mn+1, Если значение числа менее 2mn+1, то оно поступает на вход блока 8 и, поскольку в исходном состо нии во втором блоке 3
записано число О, то поступающее значение числа больше нул , В этом случае блок 8 сиг 1алами открывает ключи 5 и 6, Через ключ 5 новое значение числа поступает на вход второго блока 3, а соответствующий ему кодовый вектор записываетс  через ключ 6 в регистр 9,
В дальнейшем генератор 10 поочередно генерирует все кодовые слова,
которые умножаютс  скал рно на хран щеес  в первом блоке 2 прин тое слово. Результат умножени  поступает на вход блока 8, Одновременно с этим значение.числа из второго блока 3 поступает на вход порогового блока 15, где устанавливаетс  некоторое значение порога исход  из необходимой величины помехоустойчивости. В случае превышени  установленного значени  порога на единичном выходе порого- 1ВОГО блока 15 по вл етс  сигнал, который поступает на вход элемента И 11, на другой вход которого подаетс  сигнал тактовой частоты. При одновременном их поступлении на выходе элемента И 11 по вл етс  сигнал, который через элемент ИЛИ 12 подаетс  на третий ключ 7 и открывает его. В этом случае гарантированное выбранным порогом в блоке 15 значение числа из второго блока 3 поступает на второй вход блока 8.

Claims (1)

  1. Формула изобретени Декодирующее устройство по авт.с № 590857, отличающеес 
    Сигнал на выходе блока 8 по вл ет- . ем, что, с целью повышени  помехос  только в случае, если поступившее на его вход число больше числа, на- ход щегос  во втором блоке 3. Тогда открываютс  ключи 5 и 6, через которые записываютс  новые значени  меры соответстви  во второй блок 3 и новое значение кодового вектора в регистр 9.
    Если порог не превышен, то на нулевом выходе порогового блока 15 по вл етс  сигнал, который, пройд  инвертор 13, поступает на вход элемента И-НЕ 14, на другой вход которого подаетс  сигнал тактовой частоты . В этом случае на выходе элемента И-НЕ 14 по вл етс  нулевой сигнал,
    Уйтойчивости приема данных, второй вход блока сравнени  соединен с выходом второго блока пам ти через третий ключ, между выходом блока
    25 пам ти и управл ющим входом третьего ключа включены последовательно соединенные пороговый блок, инвертор, элемент И-НЕ и элемент ИЛИ, а между другим выходом порогового блока и
    30 другим входом элемента ИЛИ включен элемент И, вторые входы элементов И и И-НЕ и тактовый- вход генератора кодовых слов объединены и  вл ютс  входом сигнала тактовой частоты ройства.
    942206
    который через элемент ИЛИ 12 поступает на третий ключ 7, но не открывает его. В результате из второго бло- ка 3 на вход блока 8 значение числа не поступает, поэтому ключи 3 и 6 также не открывают, процесс поиска необходимого кодового слова повтор етс  .
    Таким образом, в каждый момент времени в регистре 9 хранитс  число , имеющее с гарантией, основанной на выборе порога в пороговом блоке 15, наибольшее соответствие прин тому п-элё ментному вектору сигнала.
    0
    15
    Формула изобретени  Декодирующее устройство по авт.св. № 590857, отличающеес 
    ем, что, с целью повышени  помехоУйтойчивости приема данных, второй вход блока сравнени  соединен с выходом второго блока пам ти через третий ключ, между выходом блока
    пам ти и управл ющим входом третьего ключа включены последовательно соединенные пороговый блок, инвертор, элемент И-НЕ и элемент ИЛИ, а между другим выходом порогового блока и
    другим входом элемента ИЛИ включен элемент И, вторые входы элементов И и И-НЕ и тактовый- вход генератора кодовых слов объединены и  вл ютс  входом сигнала тактовой частоты устройства .
SU874334477A 1987-11-26 1987-11-26 Декодирующее устройство SU1494220A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874334477A SU1494220A2 (ru) 1987-11-26 1987-11-26 Декодирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874334477A SU1494220A2 (ru) 1987-11-26 1987-11-26 Декодирующее устройство

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU590857 Addition

Publications (1)

Publication Number Publication Date
SU1494220A2 true SU1494220A2 (ru) 1989-07-15

Family

ID=21338698

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874334477A SU1494220A2 (ru) 1987-11-26 1987-11-26 Декодирующее устройство

Country Status (1)

Country Link
SU (1) SU1494220A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 590857, кл. Н (Н 04 L 13/02), 03 М 3/00 1978. *

Similar Documents

Publication Publication Date Title
US4528550A (en) Method and apparatus for code conversion of binary of multilevel signals
US4410990A (en) Processing binary data
CA2130551A1 (en) Method for determining the number of defective digital bits (defective bit number) transmitted over a data-transmission path to be tested, and device for the carring out of the method
SU1494220A2 (ru) Декодирующее устройство
US3646445A (en) Adaptive extremal coding of analog signals
SU1403380A2 (ru) Декодирующее устройство
SU1578826A1 (ru) Декодирующее устройство
US4001779A (en) Digital error correcting decoder
SU590857A1 (ru) Декодирующее устройство
SU1536511A1 (ru) Устройство дл декодировани кодов с минимальной избыточностью
SU653743A1 (ru) Устройство декодировани
SU1120485A1 (ru) Дешифратор интервально-временных сигналов
SU1587657A1 (ru) Устройство дл приема и передачи дискретной информации
US3399403A (en) Decoder for pulse code modulation systems of communication
SU1108618A1 (ru) Способ декодировани нелинейного кода и устройство дл его осуществлени
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи
SU1350839A1 (ru) Устройство фазового пуска
SU1190524A1 (ru) Устройство дл декодировани корректирующих циклических кодов
SU524316A1 (ru) Устройство исправлени стираний
SU1131033A1 (ru) Устройство дл преобразовани кодов
SU1597890A1 (ru) Способ приема управл ющих сигналов
SU1522409A1 (ru) Декодирующее устройство
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU1249709A2 (ru) Устройство дл декодировани корректирующих циклических кодов