SU1005028A1 - Устройство дл преобразовани числа из системы остаточных классов в позиционный код - Google Patents

Устройство дл преобразовани числа из системы остаточных классов в позиционный код Download PDF

Info

Publication number
SU1005028A1
SU1005028A1 SU813356703A SU3356703A SU1005028A1 SU 1005028 A1 SU1005028 A1 SU 1005028A1 SU 813356703 A SU813356703 A SU 813356703A SU 3356703 A SU3356703 A SU 3356703A SU 1005028 A1 SU1005028 A1 SU 1005028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
output
elements
input
block
Prior art date
Application number
SU813356703A
Other languages
English (en)
Inventor
Николай Иванович Червяков
Виктор Михайлович Шамардинов
Сергей Николаевич Литвинов
Original Assignee
Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября filed Critical Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Priority to SU813356703A priority Critical patent/SU1005028A1/ru
Application granted granted Critical
Publication of SU1005028A1 publication Critical patent/SU1005028A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

Изобретение относится к вычислительной технике и может быть исполйзовано для высокоскоростного пе ревода чисел из системы остаточных классов (СОК) в позиционный код.
Известно устройство для перевода чисел из СОК в позиционную систему при помощи преобразования в унитарный код, содержащее группу вычитающих счетчиков, суммирующий счетчик, два элемента И, триггер, схему за держки, генератор тактовых импульсов, соединенные соответствующими связями С1].
Недостатком устройства является большое время преобразования.
Наиболее близким к изобретению является преобразователь кода числа из система остаточных классов в позиционный код, содержащий блок для •контроля обнуления, выход которого соединен с первым входом управляющего блока, и позиционный сумматор, а также блок модульных накапливающих сумматоров, причем его информационные входы соединены с входными информационными шинами, а выхода соединены с/входами блока для контроля обнуления, управляющий вход блока . модульдах накапливающих сумматоров соединен с первым выходом управля.ющего блока, второй выход которого соединен с первым входом позиционного сумматора,, а второй вход управляющего блока соединен с входной управляющей шиной и вторым входом позиционного сумматора, выхода которого соединены с выходными шинами [2 ].
Недостаток известного устройства низкое быстродействие.
Цель изобретения - повышение быстродействия.
Поставленная цель достигается тем, что устройство для преобразования числа из система остаточных классов в позиционный код, содержащее позиционный накапливающий сумматор, выход которого является выходом устройства, и блок синхронизации, содержит блок памяти констант, группу элементов И, сдвиговый регистр, группа входов которого является входом устройства, а управляющий вход подключен к первому выходу блока синхронизации, первые входа элементов И группы объединены и подключены к выходу младшего разряда сдвигового регистра, а вторые входа подключены к соответствующим инфррма3 ционным выходам блока памяти констант, управляющий вход которого подключен к второму выходу блока синхронизации, выходы элементов И группы подключены к соответствующим входам позиционного накапливающего сумматора.
На чертеже представлена функциональная схема устройства.
Устройство содержит сдвиговый регистр 1, блок 2 синхронизации, блок 3 памяти констант, группу элементов И 4, позиционный накапливающий сумматор 5, вход б устройства, выход 7 устройства.
Устройство работает следующим образом. .
Число в коде СОК через вход 6 заносится на сдвиговый регистр 1, представляющий собой совокупность подрегистров для хранения вычетов по каждому из оснований СОК. В дальнейшем регистр 1 рассматривается как единый регистр, содержимое которого в каждом такте сдвигается вправо в сторону младших разрядов на 25 один разряд.
Алгоритм работы устройства может быть представлен в виде *с£«,гнь, W у-Л i=1 где η - количество оснований, Р: СОК, по которым представлено исходное число;.35
П1: = J 2 Г - количество двоичных разрядов для представления исходного· числа в СОК по основанию Рр ]· £ - ближайшее большее целое ;
А| = 0,1 - значение двоичного дд разряда входного регистра ;
Bj - ортогональные базисы СОК, являющиеся константами для выбранной совокупности оснований.
Из выражения (1) видно, что устройство реализует операцию последовательного суммирования произведений ортогональных базисов на веса соответствующих двоичных разрядов, представляющих вычеты исходного числа в СОК.
Блок 3 памяти констант содержит η m = Г r«j констант разрядностью Н . 55
Работа устройства происходит по тактам. В каждом такте производится выдача очередной константы из, блока памяти констант 3 величиной В,·; в случае открытых элементов И груп5 пы - прибавление ее к содержимому позиционного накапливающего сумматора 5, работающего по модулю и , и сдвиг кода исходного числа в регистре 1 на один разряд вправо. Ра10 бота устройства заканчивается через ш тактов и не зависит от величины исходного числа. Время работы известного устройства зависит от величины числа и колеблется от 0 до ίΡ .
. Таким образом,' введение в состав устройства блока памяти констант, 'группы элементов И, сдвигового регистра и соответствующих связей позволяет существенно повысить его бы2Q стродействие.

Claims (2)

  1. ционным выходам блока пам ти констант , управл ющий вход которого по ключен к второму выходу блока синхронизации .выходы элементов И гру пы подключены к соответствующим -вх дам позиционного накапливающего су матора. На чертеже представлена функцио нальна  схема устройства. Устройство содержит сдвиговый регистр 1, блок 2 синхронизации, блок 3 пам ти констант, группу эле ментов И 4, позиционный накапливаю сумматор 5, вход б устройства, вых 7 устройства. Устройство работает следующим о разом.. Число в коде СОК через вход 6 з носитс  на сдвиговый регистр 1, представл ющий собой совокупность подрегистров дл  хранени  вычетов по каждому из оснований СОК. В дал нейшем регистр 1 рассматриваетс  как единый регистр, содержимое кот рого в каждом такте сдвигаетс  впр во в сторону младших разр дов на один разр д. Алгоритм работа устройства може быть представлен в виде г: По,, j где п - количество оснований, 1 СО по которым представлено исходнсзе чи ло;. 1П f количество двоичных разр дов дл  представлени  исходного- числа в СОК по основанию -1 - ближайшее большее целое ; AJ 0,1 - значение двоичного разр да входного регистра ; Bj - ортогональные базисы СОК,  вл ющиес  константами дл  выбранной совокупности оснований. Из выражени  (1) видно, что уст ройство реализует операцию последо вательного суммировани  произведений ортогональных базисов на веса соответствующих двоичных разр дов, представл ющих вычеты исходного числа в СОК.. Блок 3 пам ти констант содержит -.i KOHCtaHT разр дностью п Н2,. . Работа устройства происходит по тактам. В каждом такте производитс  выдача очередной константы из, блока пам ти констант 3 величиной 2Г В,-; в случае открытых элементов И группы - прибавление ее к содержимому позиционного накапливающего сумматора 5, работающего по модулю Т , и сдвиг кода исходного числа в регистре 1 на один разр д вправо. Работа устройства заканчиваетс  через m тактов и не зависит от величи1 Л исходного числа. Врем  работы известного устройства зависит от величины числа и колеблетс  от О до . Таким образом, введение в состав устройства блока пам ти констант, группы элементов И, сдвигового регистра и соответствующих св зей позвол ет существенно повысить его бы .стродействие. Формула изобретени  Устройство дл  преобразовани  числа из системы остаточных классов в позиционный код, содержащее позиционный накапливающий сумматор, выход которого  вл етс  выходом устройства , и блок синхронизации, о т - личающеес  тем, что, с целью повышени  быстродействи , оно содержит блок пам ти констант, группу элементов И, сдвиговый регистр, группа входов которого  вл етс  входом устройства, а управл ющий вход подключен к первому выходу блока синхронизации, первые входы элементов И группы объединены и подключены к выходу младшего разр да сдвигового регистра, а вторые входы подключены к соответствующим информационным выходам блока пам тиконстант , управл ющий вход которого подключен к второму выходу блока синхронизации, выходы элементов И группы подключены к соответствующим входам позиционного накапливенощего сумматора. Источники информации, прин тые во нимание при экспертизе 1.Обнаружение и исправление сжшбок в дискретных устройствах. Под ред. В.С.Толст кова. М., Сов. радио, 1972, с. 55.
  2. 2.Авторское свидетельство СССР № 554536, кл. G Об F 5/02, 1977 (прототип).
SU813356703A 1981-11-16 1981-11-16 Устройство дл преобразовани числа из системы остаточных классов в позиционный код SU1005028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813356703A SU1005028A1 (ru) 1981-11-16 1981-11-16 Устройство дл преобразовани числа из системы остаточных классов в позиционный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813356703A SU1005028A1 (ru) 1981-11-16 1981-11-16 Устройство дл преобразовани числа из системы остаточных классов в позиционный код

Publications (1)

Publication Number Publication Date
SU1005028A1 true SU1005028A1 (ru) 1983-03-15

Family

ID=20983453

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813356703A SU1005028A1 (ru) 1981-11-16 1981-11-16 Устройство дл преобразовани числа из системы остаточных классов в позиционный код

Country Status (1)

Country Link
SU (1) SU1005028A1 (ru)

Similar Documents

Publication Publication Date Title
SU1005028A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
US4996527A (en) Pipelined residue to mixed base converter and base extension processor
SU1501280A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU1262480A1 (ru) Устройство дл делени
SU1140114A1 (ru) Устройство дл масштабировани чисел в остаточной системе счислени
SU1488838A1 (ru) Устройство для аппроксимации функций
SU1417192A1 (ru) Устройство дл вычислени остатка по модулю от двоичного числа
SU750478A1 (ru) Преобразователь целых двоично- дес тичных чисел в двоичные
SU409222A1 (ru) Устройство для умножения
SU754412A1 (ru) Устройство для умножения 1
SU388278A1 (ru) Интегратор для параллельной цифровой интегрирующей машины с электронной коммутацией
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
SU962942A1 (ru) Устройство дл умножени в системе остаточных классов
SU602941A1 (ru) Устройство дл возведени в квадрат двоичных чисел
SU1022156A2 (ru) Устройство дл умножени
SU686034A1 (ru) Многоканальное цифровое сглаживающее устройство
SU898423A1 (ru) Устройство дл делени двоичных чисел
SU1322278A1 (ru) Устройство дл сложени чисел в модул рной системе счислени
SU734670A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
SU549801A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в двоичный
SU1654814A2 (ru) Устройство дл умножени
SU363119A1 (ru) Регистр сдвига
WO1982002265A1 (en) Prime or relatively prime radix data processing system
SU614435A1 (ru) Отсчетное устройство
RU1807563C (ru) Система декодировани двоичных последовательностей