RU97110500A - Преобразователь параллельного кода в последовательный - Google Patents

Преобразователь параллельного кода в последовательный

Info

Publication number
RU97110500A
RU97110500A RU97110500/09A RU97110500A RU97110500A RU 97110500 A RU97110500 A RU 97110500A RU 97110500/09 A RU97110500/09 A RU 97110500/09A RU 97110500 A RU97110500 A RU 97110500A RU 97110500 A RU97110500 A RU 97110500A
Authority
RU
Russia
Prior art keywords
input
clock
output
information
switch
Prior art date
Application number
RU97110500/09A
Other languages
English (en)
Other versions
RU2121754C1 (ru
Inventor
С.Н. Стукало
В.В. Орехов
А.И. Сегеда
В.П. Пустовалов
Ф.А. Сухоносов
А.П. Коптев
Original Assignee
Военная академия связи
Filing date
Publication date
Application filed by Военная академия связи filed Critical Военная академия связи
Priority to RU97110500A priority Critical patent/RU2121754C1/ru
Priority claimed from RU97110500A external-priority patent/RU2121754C1/ru
Application granted granted Critical
Publication of RU2121754C1 publication Critical patent/RU2121754C1/ru
Publication of RU97110500A publication Critical patent/RU97110500A/ru

Links

Claims (2)

1. Преобразователь параллельного кода в последовательный, содержащий генератор импульсов, первый регистр сдвига, информационный вход которого является информационным входом преобразователя, и первый счетчик, отличающийся тем, что дополнительно введены первый, второй, третий и четвертый коммутаторы, M-1 последовательных регистров, L-1 счетчик и L D-триггеров, где M = 2,3. .. и L = 2,3..., K стробирующих выходов генератора импульсов подключены к соответствующим K стробирующим входам второго коммутатора, а K тактовых выходов генератора импульсов подключены к соответствующим K тактовым входам первой группы тактовых входов первого коммутатора, i-й тактовый выход первого коммутатора, i = 1, 2,... M, подключен к тактовому входу i-го регистра сдвига, информационный выход которого подключен к i-му информационному входу четвертого коммутатора, j-ый выход четвертого коммутатора, j = 1,2,... , L, подключен к D-входу (вход записи данных), j-го D-триггера, к C-входу (общий вход тактовых импульсов) которого подключен j-ый выход второго коммутатора, который в параллель подключен к входу j-го счетчика, адресный выход которого подключен к j-му адресному входу третьего коммутатора, i-ый адресный выход третьего коммутатора подключен к адресному входу i-го регистра сдвига, тактовый выход которого подключен к i-му тактовому входу второй группы тактовых входов первого коммутатора, причем информационные входы М регистров являются М информационными входами преобразователя, а выходы D-триггеров являются L информационными выходами преобразователя.
2. Преобразователь по п.1, отличающийся тем, что каждый регистр сдвига состоит из тактируемого параллельного регистра и мультиплексора, информационный выход тактируемого параллельного регистра подключен к информационному входу мультиплексора, управляющий выход которого подключен к управляющему входу тактируемого параллельного регистра, управляющий выход тактируемого параллельного регистра подключен к управляющему входу мультиплексора, причем информационный вход тактируемого параллельного регистра является информационным входом регистра сдвига, а тактовый вход тактируемого параллельного регистра является тактовым входом регистра сдвига и тактовый выход параллельного регистра является тактовым выходом регистра сдвига, а адресный вход мультиплексора является адресным входом регистра сдвига, информационный выход мультиплексора является информационным выходом регистра сдвига.
RU97110500A 1997-06-19 1997-06-19 Преобразователь параллельного кода в последовательный RU2121754C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU97110500A RU2121754C1 (ru) 1997-06-19 1997-06-19 Преобразователь параллельного кода в последовательный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU97110500A RU2121754C1 (ru) 1997-06-19 1997-06-19 Преобразователь параллельного кода в последовательный

Publications (2)

Publication Number Publication Date
RU2121754C1 RU2121754C1 (ru) 1998-11-10
RU97110500A true RU97110500A (ru) 1999-01-27

Family

ID=20194443

Family Applications (1)

Application Number Title Priority Date Filing Date
RU97110500A RU2121754C1 (ru) 1997-06-19 1997-06-19 Преобразователь параллельного кода в последовательный

Country Status (1)

Country Link
RU (1) RU2121754C1 (ru)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2656824C2 (ru) * 2016-04-22 2018-06-06 Михаил Вячеславович Ушаков Универсальный асинхронный конвертор параллельного цифрового кода

Similar Documents

Publication Publication Date Title
DE3687407D1 (de) Logische schaltung mit zusammengeschalteten mehrtorflip-flops.
RU97110500A (ru) Преобразователь параллельного кода в последовательный
SU1180917A1 (ru) Генератор перестановок
SU572781A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
RU2022337C1 (ru) Преобразователь параллельного знакоразрядного кода в дополнительный двоичный код
SU1615892A1 (ru) Преобразователь параллельного кода в последовательный
SU771665A1 (ru) Устройство дл сравнени чисел
SU809387A1 (ru) Устройство сдвига
RU2007031C1 (ru) Преобразователь кодов
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1262470A1 (ru) Генератор функций Уолша
SU1501030A1 (ru) Устройство дл преобразовани последовательного кода в параллельный код
SU1285605A1 (ru) Кодовый преобразователь
SU646438A1 (ru) Кодовый преобразователь
SU780002A1 (ru) Преобразователь параллельного кода в последовательный
RU97106637A (ru) N - разрядный счетчик
SU1531086A1 (ru) Арифметико-логическое устройство
RU96105006A (ru) Устройство для сложения чисел по модулю
SU1256010A1 (ru) Процессор дл реализации операций над элементами расплывчатых множеств
SU894714A1 (ru) Микропроцессорный модуль
SU805415A1 (ru) Регистр сдвига
SU1487197A1 (ru) Peгиctp cдbигa -koдa
SU1037258A1 (ru) Устройство дл определени количества единиц в двоичном коде
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU830359A1 (ru) Распределитель