RU2656824C2 - Универсальный асинхронный конвертор параллельного цифрового кода - Google Patents
Универсальный асинхронный конвертор параллельного цифрового кода Download PDFInfo
- Publication number
- RU2656824C2 RU2656824C2 RU2016115896A RU2016115896A RU2656824C2 RU 2656824 C2 RU2656824 C2 RU 2656824C2 RU 2016115896 A RU2016115896 A RU 2016115896A RU 2016115896 A RU2016115896 A RU 2016115896A RU 2656824 C2 RU2656824 C2 RU 2656824C2
- Authority
- RU
- Russia
- Prior art keywords
- digital code
- registers
- parallel digital
- bit
- universal asynchronous
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 11
- 238000006243 chemical reaction Methods 0.000 claims description 4
- 238000004886 process control Methods 0.000 claims 1
- 230000036039 immunity Effects 0.000 abstract description 3
- 239000000126 substance Substances 0.000 abstract 1
- 238000000034 method Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 2
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/76—Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Information Transfer Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Изобретение относится к области представления и передачи цифровых сигналов. Техническим результатом является увеличение разрядности преобразуемого кода, повышение надежности и помехозащищенности схемы. Устройство содержит N 8-разрядных цифровых регистров, буфер, счетчик, дешифратор. 1 ил.
Description
Заявляемое техническое решение относится к области представления и передачи цифровых сигналов и предназначено для преобразования передаваемого многоразрядного параллельного цифрового кода в последовательность 8-разрядных цифровых слов.
Например, известен способ передачи параллельного цифрового кода без преобразования (интерфейс Centronics) (см. Огик П. Использование LPT-порта для ввода/вывода информации. // Пер. с франц. Комарова М.А. - М.: НТ Пресс, 2006). Такой способ передачи цифрового кода обладает рядом недостатков:
- необходимость применять микросхемы с большим числом линий портов ввода-вывода;
- увеличение сложности схемы приема информации как следствие уменьшение надежности всей системы;
- повышенные требования помехозащищенности физической среды передачи данных особенно при работе на больших частотах;
- увеличение вероятности возникновения ошибок при передаче цифрового кода.
Наиболее близким является способ передачи параллельного цифрового кода с помощью операций поразрядного сдвига (см. Угрюмов Е.П. Цифровая схемотехника. - БХВ-Петербург, 2004). При этом способе цифровой код поразрядно передается по одной физической линии. Такой способ передачи цифрового кода также обладает рядом недостатков:
- невысокая скорость передачи данных в случае передачи многоразрядного цифрового кода;
- более сложное по сравнению с передачей цифрового кода без преобразования управление потоком передачи выделенных порций информации (цифровых слов).
Предлагаемое техническое решение позволяет устранить вышеупомянутые недостатки:
- упростить передачу и представление цифрового кода;
- упростить схему принимающего устройства;
- увеличить скорость передачи данных в 8 раз по сравнению со схемой поразрядного сдвига;
- обладает свойством универсальности схемы, позволяет достаточно легко изменять число регистров, ориентированных на получение входных данных.
Техническим результатом, на достижение которого направлено заявляемое изобретение, является уменьшение числа линий передачи цифрового кода, повышение надежности и помехозащищенности схемы.
Указанный технический результат достигается тем, что в универсальном асинхронном конверторе параллельного цифрового кода, предназначенном для преобразования параллельного цифрового кода в последовательность байт и построенном на основе микросхем 8-разрядных цифровых регистров, преобразование кода разрядности, не превосходящей 8*N, где N - число байт, осуществляется путем последовательной передачи данных с входов микросхем регистров (байт) на общую восьмиразрядную шину, при этом выходы регистров соединены с общей шиной через буферный элемент, а управление процессом передачи осуществляется принимающим устройством асинхронно путем генерации коротких прямоугольных импульсов для переключения микросхем регистров кодом на выходе дешифратора.
На фиг. 1 дана функциональная схема универсального асинхронного конвертора.
Заявляемое устройство работает следующим образом.
В универсальном асинхронном конверторе используются N 8-разрядных регистров (см. функциональную схему универсального асинхронного конвертора на фиг. 1), организующих передачу данных с входа на выход по фронту синхронизирующего сигнала, получаемого от принимающего устройства, которое и определяет скорость выдачи данных конвертором. Схема, приведенная на фиг. 1, является универсальной, так как допускает ее использование для преобразования параллельного кода сколь угодно большой разрядности (при разрядности большей чем 256*8 вместо отдельных счетчиков и дешифратора будут группы из таких микросхем, но едва ли реальная разрядность на входе схемы будет больше 32 или 64 байт). Выходы регистров объединены через буферный элемент, выдача данных от буферного элемента осуществляется на общую восьмиразрядную шину данных. Как видно из фиг. 1, выбор регистра осуществляется с помощью счетчика, работающего по фронту сигнала от принимающего устройства и микросхемы дешифратора, преобразующей код счетчика в номер активной линии, и, соответственно, номер выбранного регистра. Все остальные регистры, кроме регистра, активного в данный момент, находятся в неактивном (сброшенном) состоянии, а на их выходах логические нули. По вышеуказанной схеме происходит последовательный опрос каждого регистра и передача его входных данных на принимающее устройство. Буферный элемент может быть реализован несколькими различными способами, например восьмью логическими элементами ИЛИ N в 1 или простым монтажным соединением выводом регистров, в случае если выходы регистров имеют третье состояние (высокоимпедансное (Z) состояние).
Claims (1)
- Универсальный асинхронный конвертор параллельного цифрового кода, предназначенный для преобразования параллельного цифрового кода в последовательность байт, построенный на основе микросхем 8-разрядных цифровых регистров, отличающийся тем, что преобразование параллельного цифрового кода разрядности 8*N, где N - число байт, осуществляется путем последовательной передачи данных с входов микросхем регистров (байт) на общую восьмиразрядную шину, при этом выходы регистров соединены с общей шиной через буферный элемент, а управление процессом передачи осуществляется с помощью счетчика, работающего по фронту сигнала от принимающего устройства и микросхемы дешифратора, преобразующей код счетчика в номер активной линии, соответствующей номеру выбранного регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016115896A RU2656824C2 (ru) | 2016-04-22 | 2016-04-22 | Универсальный асинхронный конвертор параллельного цифрового кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016115896A RU2656824C2 (ru) | 2016-04-22 | 2016-04-22 | Универсальный асинхронный конвертор параллельного цифрового кода |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2016115896A RU2016115896A (ru) | 2017-10-26 |
RU2656824C2 true RU2656824C2 (ru) | 2018-06-06 |
Family
ID=60153623
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016115896A RU2656824C2 (ru) | 2016-04-22 | 2016-04-22 | Универсальный асинхронный конвертор параллельного цифрового кода |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2656824C2 (ru) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU1119002A1 (ru) * | 1983-04-15 | 1984-10-15 | Предприятие П/Я В-8751 | Преобразователь параллельного кода в последовательный |
JPH0918352A (ja) * | 1995-06-15 | 1997-01-17 | Korea Telecommun Authority | 並列入力/直列出力装置および並列入力/直列出力方法 |
US5689731A (en) * | 1995-06-07 | 1997-11-18 | International Business Machines Corporation | Programmable serializer using multiplexer and programmable address counter for providing flexiblity in scanning sequences and width of data |
RU2121754C1 (ru) * | 1997-06-19 | 1998-11-10 | Военная академия связи | Преобразователь параллельного кода в последовательный |
US20080136689A1 (en) * | 2006-11-13 | 2008-06-12 | Qualcomm Incorporated | High speed serializer/deserializer transmit architecture |
-
2016
- 2016-04-22 RU RU2016115896A patent/RU2656824C2/ru not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU1119002A1 (ru) * | 1983-04-15 | 1984-10-15 | Предприятие П/Я В-8751 | Преобразователь параллельного кода в последовательный |
US5689731A (en) * | 1995-06-07 | 1997-11-18 | International Business Machines Corporation | Programmable serializer using multiplexer and programmable address counter for providing flexiblity in scanning sequences and width of data |
JPH0918352A (ja) * | 1995-06-15 | 1997-01-17 | Korea Telecommun Authority | 並列入力/直列出力装置および並列入力/直列出力方法 |
RU2121754C1 (ru) * | 1997-06-19 | 1998-11-10 | Военная академия связи | Преобразователь параллельного кода в последовательный |
US20080136689A1 (en) * | 2006-11-13 | 2008-06-12 | Qualcomm Incorporated | High speed serializer/deserializer transmit architecture |
Non-Patent Citations (1)
Title |
---|
УГРЮМОВ В.П. ЦИФРОВАЯ СХЕМОТЕХНИКА, БХВ-ПЕТЕРБУРГ, 2005, с.200-201. * |
Also Published As
Publication number | Publication date |
---|---|
RU2016115896A (ru) | 2017-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6433973B2 (ja) | データシンボル遷移ベースのクロッキングを用いたマルチワイヤシングルエンドプッシュプルリンク | |
CN1791120B (zh) | 用于有效对准并行数据信道上的数据比特的系统和方法 | |
CN101496367B (zh) | 串行互联多通道的对齐和纠偏的方法及发送器 | |
US20060153326A1 (en) | Serial data communication apparatus and methods of using a single line | |
JP2016513920A (ja) | 状態周期ごとに状態を変えるとともにデータのレーン間スキューおよびデータ状態遷移グリッチに影響されない、多線データ信号からクロック信号を回復する回路 | |
CN108736897B (zh) | 应用于高速接口物理层芯片的并串转换电路及装置 | |
CN103888147A (zh) | 一种串行转并行转换电路和转换器以及转换系统 | |
US20230195663A1 (en) | Integrated circuit having lanes interchangeable between clock and data lanes in clock forward interface receiver | |
RU2656824C2 (ru) | Универсальный асинхронный конвертор параллельного цифрового кода | |
TWI516946B (zh) | 用來進行去偏斜控制之方法與裝置 | |
US20060277331A1 (en) | Communication using bit replication | |
JP4988411B2 (ja) | 直列データ源からのデータを並列フォーマットで読取る方法および装置 | |
JP2017531942A (ja) | ビルトインフロー制御を用いたクロックフリー・デュアルデータレート・リンク | |
KR100272945B1 (ko) | 직병렬데이터변환기 | |
WO2012064174A1 (en) | Quantum random number generator (qrng) with multi random source (mrs) processor | |
KR19990055984A (ko) | 직렬 데이터의 전송속도 변환 장치 | |
US5398239A (en) | Crosspoint analog data selector | |
US4333176A (en) | Data extraction means for use in a data transmission system | |
US4229623A (en) | Receiving means for use in a high speed, low noise digital data communication system | |
US11822503B2 (en) | Data transmission apparatus and method using signal transition | |
TWI690806B (zh) | 串列周邊介面之資料傳送裝置與資料接收裝置 | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU453795A1 (ru) | Дешифратор | |
US20110140749A1 (en) | Input data recovery circuit for asynchronous serial data transmission | |
SU1736005A1 (ru) | Устройство дл преобразовани кода |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20190423 |