RU59855U1 - Запоминающее устройство адресной информации - Google Patents

Запоминающее устройство адресной информации Download PDF

Info

Publication number
RU59855U1
RU59855U1 RU2006126794/22U RU2006126794U RU59855U1 RU 59855 U1 RU59855 U1 RU 59855U1 RU 2006126794/22 U RU2006126794/22 U RU 2006126794/22U RU 2006126794 U RU2006126794 U RU 2006126794U RU 59855 U1 RU59855 U1 RU 59855U1
Authority
RU
Russia
Prior art keywords
unit
sequence
input
increasing
numbers
Prior art date
Application number
RU2006126794/22U
Other languages
English (en)
Inventor
Валентин Павлович Скотников
Original Assignee
Федеральное государственное унитарное предприятие "Российский научно-исследовательский институт космического приборостроения"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие "Российский научно-исследовательский институт космического приборостроения" filed Critical Федеральное государственное унитарное предприятие "Российский научно-исследовательский институт космического приборостроения"
Priority to RU2006126794/22U priority Critical patent/RU59855U1/ru
Application granted granted Critical
Publication of RU59855U1 publication Critical patent/RU59855U1/ru

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Запоминающее устройство адресной информации включает блок увеличения цифр в последовательности, отображающей информацию, блок суммирования и блок памяти. Блок увеличения цифр в последовательности, отображающей информацию, содержит совокупность логических элементов И, которые обеспечивают увеличение цифр в последовательности на величину N=mn-1, где m - число градаций сигнала по уровню, n - число дискретизаций сигнала по времени. Выходы логических элементов соединены с входом блока суммирования. Выход блока суммирования соединен с входом блока памяти. Выходы логических элементов соединены с входом блока суммирования. Техническое решение позволит увеличить количество запоминаемой информации. 1 ил.

Description

Предложенное техническое решение относится к радиотехнике и может быть использовано в различных передающих и вычислительных устройствах.
Из авторского свидетельства SU 1411830 известно буферное запоминающее устройство для блоков отображения информации, включающее блок увеличения цифр в последовательности, отображающей информацию, блок суммирования и блок памяти. Блок увеличения цифр в последовательности, отображающей информацию, включает мультиплексоры, обеспечивающие увеличение цифр в последовательности, отображающей информацию. Известное из SU 1411830 устройство используется при построении систем отображения информации в матричном виде с построчным сканированием, совмещающих ввод данных с переиндексацией каждого сообщения, и предназначено для преобразования поворота координат и позволит снять эти преобразования с подсистемы обработки при незначительных дополнительных затратах.
Недостатком известного устройства является, необходимость запоминания, как самой информации, так и ее адреса.
Технический результат, ожидаемый от использования, предложенного технического решения заключается, в увеличении количества запоминаемой информации при прежней величине емкости запоминающих устройств.
Технический результат достигается тем, что предложено запоминающее устройство адресной информации, включающее блок увеличения цифр в последовательности отображающей информацию, блок суммирования и блок памяти. Блок увеличения цифр в последовательности отображающей информацию,
содержит совокупность логических элементов И, обеспечивающих увеличение цифр в последовательности на величину N=mn-1, где m - число градаций сигнала по уровню, n - число дискретизаций сигнала по времени. Выходы логических элементов соединены с входом блока суммирования. Выход блока суммирования соединен с входом блока памяти. Выходы логических элементов соединены с входом блока суммирования.
Предложенное техническое решение поясняется чертежом, на котором изображена структурная схема, предложенного устройства.
При работе предложенного устройства последовательность цифр от входного регистра поступает в блок 1 увеличения цифр в последовательности отображающей информацию, где с помощью логических элементов И каждая цифра в последовательности перед запоминанием увеличивается на величину N=mn-1, где m - число градаций сигнала по уровню, n - число дискретизаций сигнала по времени. Далее увеличенные цифры суммируют друг с другом в блоке суммирования 2, представляющим с собой стандартный сумматор, полученную сумму направляют на запоминание в блок памяти 3. Эта сумма отображает как информацию, так и ее адрес. При воспроизведении по значению этой суммы восстанавливают исходную цифровую последовательность, отображающую информацию.
Таким образом, при работе предложенного устройства будет обеспечено запоминание увеличении количества запоминаемой информации при прежней величине емкости запоминающих устройств.

Claims (1)

  1. Запоминающее устройство адресной информации, включающее блок увеличения цифр в последовательности отображающей информацию, блок суммирования и блок памяти, отличающееся тем, что блок увеличения цифр в последовательности, отображающей информацию, содержит совокупность логических элементов И, обеспечивающих увеличение цифр в последовательности на величину N=mn-1, где m - число градаций сигнала по уровню, n - число дискретизаций сигнала по времени, выходы логических элементов соединены с входом блока суммирования, выход которого соединен с входом блока памяти.
    Figure 00000001
RU2006126794/22U 2006-07-24 2006-07-24 Запоминающее устройство адресной информации RU59855U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2006126794/22U RU59855U1 (ru) 2006-07-24 2006-07-24 Запоминающее устройство адресной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2006126794/22U RU59855U1 (ru) 2006-07-24 2006-07-24 Запоминающее устройство адресной информации

Publications (1)

Publication Number Publication Date
RU59855U1 true RU59855U1 (ru) 2006-12-27

Family

ID=37760586

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006126794/22U RU59855U1 (ru) 2006-07-24 2006-07-24 Запоминающее устройство адресной информации

Country Status (1)

Country Link
RU (1) RU59855U1 (ru)

Similar Documents

Publication Publication Date Title
US5966116A (en) Method and logic system for the rotation of raster-scan display images
KR950006578A (ko) 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치
JP5359569B2 (ja) メモリのアクセス方法
US10362267B2 (en) Image processing apparatus and electronic device including the same
JPH08171384A (ja) 走査変換方法及びその装置
RU59855U1 (ru) Запоминающее устройство адресной информации
KR102477932B1 (ko) 표시 장치 및 이를 포함하는 표시 시스템
CN101097671B (zh) 优化显示部件的数值多位真值显示方法及其显示装置
JP2005228073A (ja) 画像処理装置、マイクロコンピュータ及び電子機器
Kaplun et al. Hardware implementation of video processing device using residue number system
JP2006094225A (ja) 画像処理装置、画像処理方法、およびそのプログラム
JP3553376B2 (ja) 並列画像処理プロセッサ
JP2610887B2 (ja) イメージデータ回転処理装置
JP2827978B2 (ja) インターリーブ装置
JP5072558B2 (ja) データ処理装置
KR950005801B1 (ko) 그래픽 시스템의 영상데이타 전송 회로
CN118014819A (zh) 图像处理装置、方法、芯片、电子设备及可读存储介质
US20090231351A1 (en) Semiconductor memory device having data rotation/interleave function
SU930355A1 (ru) Устройство дл вывода графической информации
US20050162438A1 (en) System including address generator and address generator
CN116634165A (zh) 视频处理装置、方法、设备、存储介质及程序产品
CN115766956A (zh) 基于fpga的图像数据传输方法、装置和计算机设备
CN114862659A (zh) 图像直方图生成方法、装置、电子设备及存储介质
JP2989193B2 (ja) 画像メモリインターリーブ入出力回路
JP3675948B2 (ja) データ変換方法及びその装置

Legal Events

Date Code Title Description
MM1K Utility model has become invalid (non-payment of fees)

Effective date: 20100725