CN101097671B - 优化显示部件的数值多位真值显示方法及其显示装置 - Google Patents

优化显示部件的数值多位真值显示方法及其显示装置 Download PDF

Info

Publication number
CN101097671B
CN101097671B CN200610047109A CN200610047109A CN101097671B CN 101097671 B CN101097671 B CN 101097671B CN 200610047109 A CN200610047109 A CN 200610047109A CN 200610047109 A CN200610047109 A CN 200610047109A CN 101097671 B CN101097671 B CN 101097671B
Authority
CN
China
Prior art keywords
display
value
unit
chip microcomputer
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200610047109A
Other languages
English (en)
Other versions
CN101097671A (zh
Inventor
张继科
张志鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN200610047109A priority Critical patent/CN101097671B/zh
Publication of CN101097671A publication Critical patent/CN101097671A/zh
Application granted granted Critical
Publication of CN101097671B publication Critical patent/CN101097671B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明的优化显示部件的数值多位真值显示方法及其显示装置技术方案,将数字化数值转换为BCD码后,分别存入数据存贮器各对应地址单元中,由高向低位检测到首位非零码值后,将该首位码值和至少其下一位码值分别送入显示缓冲区的首位和至少下一位地址单元中,由程序调用输出显示,同时由已输出显示的各数位中选择末位或末位前的某一位所在位的位值,即以10为底的幂的指数值送入显示缓冲区的另一固定地址单元,由程序调用输出显示;再依据每一移位显示指令,将数据存贮器的首位下一位和至少其再下一位码值再分别送入上述已刷新的显示缓冲区的首位和至少下一位地址单元中予以输出显示,其幂的指数值减1送入上述显示缓冲区的固定地址单元输出显示。本技术方案实现了用最少三位数码管或三位液晶显示器硬件完成多位数值的真值显示的技术目的。

Description

优化显示部件的数值多位真值显示方法及其显示装置
技术领域
本发明涉及的是数码管或液晶显示器的数值显示处理技术。
背景技术
尤其是电子测量或检测仪表,其数据显示的硬件组成部分通常是要根据检测或测量有效数值的精度来确定数码管的设置数量或液晶显示器大小,所以数码管设置数量或液晶显示器大小随显示精度和位数的增加而增加,其显示硬件资源消耗随之加大,也往往因为显示部件的原因而使设备体积大小没有缩减余地。
发明内容
本发明专利申请的发明目的在于提供一种能以最简化的显示器件资源实现多位数值真值显示的优化显示部件的数值多位真值显示方法及其显示装置。本发明专利申请的优化显示部件的数值多位真值显示方法及其显示装置,其中显示方法是:将已数字化数值由其高位至低位、或其由低位至高位将每一位数值转换为BCD码后,分别存入数据存贮器各对应地址单元中,由存贮高位码值的地址单元逐次向存贮低位码值的地址单元对地址单元中存贮的BCD码进行零值检测,检测到首位非零值后,将该首位码值和至少其下一位码值分别送入显示缓冲区的首位地址单元和至少下一位地址单元中,予以输出显示首位和至少下一位数值,同时由已输出显示的各数位中选择末位或末位前的某一位所在位的位值,又称之为以10为底的幂的指数值送入显示缓冲区的另一固定地址单元,予以显示;再依据每一移位显示指令,将数据存贮器的首位下一位码值和至少其再下一位的码值再分别送入上述已刷新的显示缓冲区的首位地址单元和至少下一位地址单元中,予以输出显示,上述幂的指数值减1送入上述的显示缓冲区单元的固定地址单元,予以输出显示。
实现上述优化显示部件的数值多位真值显示方法的显示装置技术方案,其电路组成包括有单片机中央处理单元、与单片机连接的信号输入单元和至少三位数码管或三位液晶显示器显示电路,单片机的两I/O口线作为串行数据输出口线,经并行输出串行移位寄存器输出连接至数码管或液晶显示器电路,单片机的另一I/O口线连接设有移位显示的逻辑信号开关电路。
实现上述优化显示部件的数值多位真值显示方法的显示装置的另一技术方案为:其电路组成包括有单片机中央处理单元、与单片机连接的信号输入单元和至少三位数码管或三位液晶显示器显示电路,单片机的一组I/O口线作为并行数据输出口线连接至各位数码管段位信号线或液晶显示器电路,单片机设置有以巡回扫描显示方式的各数码管显示位位控I/O口线,与其另一I/O口线连接设有移位显示的逻辑信号开关电路。
本发明专利申请所提供的优化显示部件的数值多位真值显示方法及其显示装置,实现了用最简捷的三位数码管或三位液晶显示器硬件构成完成多位数值的真值显示的技术目的,尤其在受产品设计空间局限而无法实现有效设置显示硬件的情况下,提供多位真值显示的技术支持。
附图说明
图1、图2分别为本发明的优化显示部件的数值多位真值显示装置的两电路原理图。
具体实施方式
如图所示,为详细说明本发明的优化显示部件的数值多位真值显示方法及其显示装置技术方案,在本实施例中以三位数码管显示硬件组成为例进行说明。其具体实现方法是:对于需要输出显示的已数字化的检测数据值,由其高位至低位或由其低位至高位将各位数值分别经压缩BCD码转换,每相邻两位数值为一组压缩BCD码存入以下数据存贮器的各地址单元5AH-5FH中,假设5AH地址单元中存入的是最低的两相邻位BCD码值,依次则5FH地址单元中存入的是最高位和次高位两位BCD码值;由高位地址存贮单元开始逐位向低位地址存贮单元对地址中存贮的码值进行零值检测,检测到首位非零值后,将该首位BCD码值和其下一数位的BCD码值分别送入显示缓冲区的第一地址单元21H和第二地址单元22H中予以按位输出显示,同时将其显示末位所在位的位值,也可以是高位所在位的位值,又称之为以10为底的幂的指数值N送入显示缓冲区的第三地址单元24H予以输出显示,用于标定显示器所显示数值的数位;再根据每一移位显示指令,将数据存贮器的首位下一位存贮码值和其再下一位存贮码值分别送入上述已刷新的显示缓冲区的第一、第二地址单元21H、22H中予以按位输出显示,其幂的指数值减1,为N-1送入上述的缓冲显示区的第三地址24H予以输出显示,直至移动显示到5AH地址单元中的低位码值。若需显示的已数字化检测数据值包含有小数点,小数点所在位位值送入数据存贮器中的数点位存贮地址单元59H中,当达到该幂的指数显示值为低于“0”负整数时,在该幂的指数显示值前输出显示“-”。
实现上述优化显示部件的数值多位真值显示方法的显示装置,其一种静态显示方式的实施例电路组成如图1所示,其电路组成单片机中央处理单元、单片机信号输入单元和至少三位数码管或三位液晶显示器显示电路,单片机U1的两I/O口线P3.0、P3.1作为串行数据输出口线,经显示电路的并行输出串行移位寄存器U2、U3、U4连接至各数码管U5、U6、U7的段控信号线,与其另一I/O口线P3.3连接设有移位显示的逻辑信号开关电路QLAJ 。
实现上述优化显示部件的数值多位真值显示方法的显示装置,其另一种动态显示方式的实施例电路组成如图2所示,其电路组成包括有单片机中央处理单元、单片机信号输入单元和至少三位数码管或三位液晶显示器显示电路,单片机U1的一组I/O口线P1.0-P1.6作为并行数据输出口线连接至各位数码管U2段位信号线,单片机设置有以巡回扫描显示方式的各数码管显示位位控I/O口线P3.1、P3.0、P3.7,与其另一I/O口线P3.3连接设有移位显示的逻辑信号开关电路QLAJ。

Claims (3)

1.一种优化显示部件的数值多位真值显示方法,其特征在于其显示方法是:将已数字化数值由其高位至低位、或其由低位至高位将每一位数值转换为BCD码后,分别存入数据存贮器各对应地址单元中,由存贮高位码值的地址单元逐次向存贮低位码值的地址单元对地址单元中存贮的BCD码进行零值检测,检测到首位非零值后,将该首位码值和至少其下一位码值分别送入显示缓冲区的首位地址单元和至少下一位地址单元中,予以输出显示首位和至少下一位数值,同时由已输出显示的各数位中选择末位或末位前的某一位所在位的位值,又称之为以10为底的幂的指数值送入显示缓冲区的另一固定地址单元,予以显示;再依据每一移位显示指令,将数据存贮器的首位下一位码值和至少其再下一位的码值再分别送入上述已刷新的显示缓冲区的首位地址单元和至少下一位地址单元中,予以输出显示,上述幂的指数值减1送入上述的显示缓冲区单元的固定地址单元,予以输出显示。
2.实现权利要求1所述的优化显示部件的数值多位真值显示方法的显示装置,其特征在于其电路组成包括有单片机中央处理单元、单片机信号输入单元和至少三位数码管显示电路,单片机的两I/O口线作为串行数据输出口线,经显示电路的并行输出串行移位寄存器连接至各数码管段位信号线,与其另一I/O口线(P3.3)连接设有移位显示的逻辑信号开关电路。
3.实现权利要求1所述的优化显示部件的数值多位真值显示方法的显示装置,其特征在于其电路组成包括有单片机中央处理单元、单片机信号输入单元和至少三位数码管显示电路,单片机的一组I/O口线作为并行数据输出口线连接至各位数码管段位信号线,单片机设置有以巡回扫描显示方式的各数码管显示位位控I/O口线,其另一I/O口线连接设有移位显示的逻辑信号开关电路。
CN200610047109A 2006-06-30 2006-06-30 优化显示部件的数值多位真值显示方法及其显示装置 Expired - Fee Related CN101097671B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200610047109A CN101097671B (zh) 2006-06-30 2006-06-30 优化显示部件的数值多位真值显示方法及其显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200610047109A CN101097671B (zh) 2006-06-30 2006-06-30 优化显示部件的数值多位真值显示方法及其显示装置

Publications (2)

Publication Number Publication Date
CN101097671A CN101097671A (zh) 2008-01-02
CN101097671B true CN101097671B (zh) 2010-05-12

Family

ID=39011469

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200610047109A Expired - Fee Related CN101097671B (zh) 2006-06-30 2006-06-30 优化显示部件的数值多位真值显示方法及其显示装置

Country Status (1)

Country Link
CN (1) CN101097671B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2948472B1 (fr) * 2009-07-21 2012-02-10 Alstom Transport Sa Dispositif de verification de l'integrite d'une donnee affichee et procede associe
CN102568382A (zh) * 2012-02-01 2012-07-11 合肥美的荣事达电冰箱有限公司 用于制冷设备的led显示模块的控制装置及方法
CN103293488A (zh) * 2012-02-28 2013-09-11 鸿富锦精密工业(武汉)有限公司 电源测试系统
CN113223442A (zh) * 2021-04-21 2021-08-06 Oppo广东移动通信有限公司 基于辉光管的显示装置及电源适配器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000194338A (ja) * 1998-12-24 2000-07-14 Molten Corp 選手交代表示装置
CN1427383A (zh) * 2002-12-06 2003-07-02 北京利亚德电子科技有限公司 Led显示屏显示控制装置及其控制方法
CN2585320Y (zh) * 2002-11-14 2003-11-05 周庆南 公交车用乘客人数显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000194338A (ja) * 1998-12-24 2000-07-14 Molten Corp 選手交代表示装置
CN2585320Y (zh) * 2002-11-14 2003-11-05 周庆南 公交车用乘客人数显示装置
CN1427383A (zh) * 2002-12-06 2003-07-02 北京利亚德电子科技有限公司 Led显示屏显示控制装置及其控制方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
何真伟,熊印国.低成本实现PLC数据的LED动态显示技术.宜春学院学报27 6.2005,27(6),63-64.
何真伟,熊印国.低成本实现PLC数据的LED动态显示技术.宜春学院学报27 6.2005,27(6),63-64. *

Also Published As

Publication number Publication date
CN101097671A (zh) 2008-01-02

Similar Documents

Publication Publication Date Title
US8704740B2 (en) Method of establishing a gamma table
US7355603B2 (en) Filtering unit for floating-point texture data
CN101025821B (zh) 不对称多gpu处理
CN101262229B (zh) 串行/并行转换电路、液晶显示驱动电路
CN101097671B (zh) 优化显示部件的数值多位真值显示方法及其显示装置
CN105183665A (zh) 一种数据缓存访问方法和数据缓存控制器
CN102750127A (zh) 一种协处理器
CN102375720B (zh) 异步先入先出存储器fifo的读写控制处理方法、电路及系统
CN111538461A (zh) 基于固态硬盘缓存的数据读写方法、装置及存储介质
US9323774B2 (en) Compressed pointers for cell structures
CN104679719A (zh) 一种基于fpga的浮点运算方法
KR20160003101A (ko) 타일-기반 렌더러들에 대한 쿼리 프로세싱
US9281817B2 (en) Power conservation using gray-coded address sequencing
CN100520755C (zh) 来自快速pci接口的映射sdvo功能
TWI388202B (zh) 影像灰階分佈之統計裝置及其方法
US5713000A (en) Circuits system and methods for transferring data between a host device and a slave device in a single cycle using alias memory
CN101398784A (zh) 一种二维寻址方法及装置
CN116433464B (zh) 存储地址偏移量计算装置、方法、电子组件及电子设备
CN103698593B (zh) 多传感方式传感效果显示方法及显示系统
CN101236548B (zh) 数字信号处理器
CN100430999C (zh) 用于显示系统的驱动方法、驱动电路和驱动设备
RU59855U1 (ru) Запоминающее устройство адресной информации
TW557428B (en) UART with compressed user accessible interrupt codes
KR100427523B1 (ko) 3차원 컴퓨터 그래픽 시스템의 텍스쳐 메모리 억세스 장치
JPH05341727A (ja) 表示制御システム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100512

Termination date: 20130630