RU2544715C2 - Способ выполнения отверстий с использованием струи текучей среды - Google Patents

Способ выполнения отверстий с использованием струи текучей среды Download PDF

Info

Publication number
RU2544715C2
RU2544715C2 RU2012133297/02A RU2012133297A RU2544715C2 RU 2544715 C2 RU2544715 C2 RU 2544715C2 RU 2012133297/02 A RU2012133297/02 A RU 2012133297/02A RU 2012133297 A RU2012133297 A RU 2012133297A RU 2544715 C2 RU2544715 C2 RU 2544715C2
Authority
RU
Russia
Prior art keywords
layer
adhesive
substrate
regions
adhesion
Prior art date
Application number
RU2012133297/02A
Other languages
English (en)
Other versions
RU2012133297A (ru
Inventor
Мохамед БЕНВАДИ
Мари ЭЙТЗМАНН
Original Assignee
Коммиссариат А Л`Энержи Атомик Э О Энержи Альтернатив
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Коммиссариат А Л`Энержи Атомик Э О Энержи Альтернатив filed Critical Коммиссариат А Л`Энержи Атомик Э О Энержи Альтернатив
Publication of RU2012133297A publication Critical patent/RU2012133297A/ru
Application granted granted Critical
Publication of RU2544715C2 publication Critical patent/RU2544715C2/ru

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B26HAND CUTTING TOOLS; CUTTING; SEVERING
    • B26FPERFORATING; PUNCHING; CUTTING-OUT; STAMPING-OUT; SEVERING BY MEANS OTHER THAN CUTTING
    • B26F1/00Perforating; Punching; Cutting-out; Stamping-out; Apparatus therefor
    • B26F1/26Perforating by non-mechanical means, e.g. by fluid jet
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0239Coupling agent for particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/05Patterning and lithography; Masks; Details of resist
    • H05K2203/0502Patterning and lithography
    • H05K2203/0522Using an adhesive pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0736Methods for applying liquids, e.g. spraying
    • H05K2203/0746Local treatment using a fluid jet, e.g. for removing or cleaning material; Providing mechanical pressure using a fluid jet

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Mechanical Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Forests & Forestry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Application Of Or Painting With Fluid Materials (AREA)
  • Chemically Coating (AREA)
  • Perforating, Stamping-Out Or Severing By Means Other Than Cutting (AREA)
  • Laser Beam Processing (AREA)

Abstract

Изобретение относится к способу выполнения отверстия в слое материала. Создают первые и вторые адгезивные области на поверхности подложки. Первая область имеет размеры, соответствующие размерам отверстия. Осаждают слой на первые и вторые области. Материал слоя имеет более низкий коэффициент адгезии к первой области, чем коэффициент адгезии ко второй области. Часть слоя, расположенную над первой областью, удаляют струей текучей среды. В результате обеспечивается получение отверстий с высоким формфактором и совместимый с органическими материалами. 7 з.п. ф-лы, 5 ил.

Description

Область техники, к которой относится изобретение
Изобретение относится к способу выполнения отверстия в слое. В частности, изобретение относится к получению межслойных переходов для межсоединений в устройствах, изготовленных из органических материалов.
Уровень техники
Продолжающееся возрастание производительности интегральных схем, например, в отношении потребляемой мощности и/или рабочей частоты неизбежно проявляется в постоянном сокращении размера их компонентов. Сечение и шаг металлических дорожек, соединяющих эти компоненты, также сокращаются, обуславливая возрастание задержки распространения сигналов.
Межсоединения традиционно создаются осаждением проводящего слоя, затем фотолитографическим травлением проводящего слоя. Эта технология широко применяется в случае однослойных печатных плат с металлическими проводниками, например, из алюминия. В случае многослойных печатных плат эта технология не принята, и предпочтительны методы технологии металлизации Damascene («дамасской»), состоящие в травлении рисунка в диэлектрическом слое, затем заполнении его металлом. Эти методы позволяют, в частности, применять медь для межсоединений и тем самым относительно сократить задержку распространения сигнала.
В печатных платах с несколькими уровнями металлизации отверстия с высоким формфактором проделывают в изоляционных слоях, чтобы сформировать межслойный переход и тем самым соединить верхнюю и нижнюю линии межсоединений. В традиционном подходе отверстия межслойного перехода могут быть проделаны сухим травлением, в частности плазменным, мокрым травлением или лазерной абляцией.
В области органической электроники рисунки выполнены из проводящего материала, и межслойный переход может быть выполнен с помощью этих технологий микроэлектроники. Тем не менее эти технологии являются дорогостоящими, и их совместимость с органическими материалами остается ограниченной. Например, удаление полимера, используемого для фотолитографии, может вызывать отслоение слоев органических материалов. Кроме того, в этих технологиях остаются проблемы параллельности и вертикальности стенок отверстий.
Диэлектрический материал, разделяющий межсоединения в гибких электронных устройствах, в основном является органическим и не может быть протравлен так называемым «твердым» травлением, традиционно используемым в микроэлектронике. Поэтому рассматривались новые технологии, приспособленные к органическим электронным устройствам.
Первый способ получения межслойных переходов предложен авторами Kawase и др. («Inkjet Printed Via-Hole Interconnections and Resistors for All-Polymer Transistor Circuits» («Межсоединения через отверстия межслойных переходов, полученные методом струйной печати, и резисторы для цельнополимерных транзисторных схем»), Adv. Mater., 2001, том 13, № 21). Сначала органический материал осаждают из жидкости, например, впечатыванием с помощью струйной печати. Отверстие, соответствующее межслойному переходу, формируют сквозь органический материал регулируемым впрыскиванием капель растворителя. Растворитель выбирают так, чтобы он полностью растворял органический материал протравливаемого слоя. Впрыскиванием капель растворителя в одно и то же место постепенно проделывают отверстие, а также фланец на периферии отверстия. Этот фланец является вредным для качества этажерки печатных плат.
Цель изобретения
Целью изобретения является способ выполнения отверстий в слое, который является быстрым, простым в исполнении и который устраняет недостатки прототипа.
Более конкретно, целью изобретения является способ, позволяющий получать отверстия с высоким формфактором и совместимый с органическими материалами.
Согласно изобретению, эти цели достигаются благодаря тому факту, что способ включает создание первых и вторых адгезивных областей на поверхности подложки. Первая область имеет размеры, соответствующие размерам отверстия. Способ включает осаждение слоя на первые и вторые области, причем материал слоя имеет коэффициент адгезии к первой области, который является более низким, чем коэффициент адгезии ко второй области, и удаление части слоя на первой области струей текучей среды.
Краткое описание чертежей
Другие преимущества и характеристики станут более ясными из нижеследующего описания конкретных вариантов осуществления изобретения, приведенных в качестве неограничивающих примеров и представленных в сопроводительных чертежах, на которых:
- фиг.1 представляет этап способа получения отверстий согласно изобретению,
- фиг.2 представляет этап варианта способа согласно изобретению, соответствующий этапу на фиг.1,
- фиг.3-5 представляют этапы способы согласно изобретению.
Описание конкретных вариантов осуществления изобретения
Фиг.1 представляет первый этап способа выполнения отверстий в слое, выполненном из диэлектрического материала. На поверхности подложки 2 формируют первую адгезивную область 1а и вторую адгезивную область 1b. Подложка 2 может представлять собой подложку, поверхность которой включает многочисленные первые и вторые адгезивные области 1а и 1b. Например, на фиг.1 подложка 2 включает две адгезивных области 1а и три адгезивных области 1b.
Подложка 2 предпочтительно представляет собой гибкую подложку. Подложка 2 может быть изготовлена из пластика, например полиэтиленнафталата (PEN) или полиэтилентерефталата (РЕТ). Подложка 2 также может быть выполнена из утоненного кремния, из металла, такого как гибкая сталь или нержавеющая сталь, или из пластика, покрытого металлом. Металл, используемый для покрытия подложки, представляет собой, например, алюминий или золото.
Первые и вторые адгезивные области 1а и 1b предпочтительно формируют локализованным осаждением адгезивного средства в виде тонкого слоя. Это адгезивное средство способно к фиксированию на поверхности подложки 2. Таким образом, адгезивный слой 3 осаждают на зоны верхней лицевой поверхности подложки 2, чтобы сформировать области 1а и 1b. Слой 3 может быть осажден в первых областях 1а или во вторых областях 1b. Например, на фиг.1 слой 3 формирует вторые адгезивные области 1b, и области поверхности подложки 2, не покрытые слоем 3, образуют первые адгезивные области 1а. И наоборот, осаждением адгезивного слоя 3 могут быть сформированы первые области 1а.
Адгезивный слой 3 предпочтительно представляет собой самособранный монослой SAM, который может быть осажден на металлический слой. Самособранные монослои в основном включают бифункциональные молекулы, то есть с двумя химическими группами. Первая группа, так называемая головная группа, фиксируется на подложке 2. Вторая группа, так называемая хвостовая группа, прочно связывается с еще одним материалом. Таким образом, благодаря слою SAM материал закрепляется на подложке. Природу SAM выбирают согласно природе подложки 2 и материала, который желательно приклеить. Например, тиольные (HS) головные группы связываются с поверхностью золота, чтобы сформировать тиолатную (S-Au) связь. Материалы SAM, включающие группу этого типа, предпочтительно используются с подложками, покрытыми золотом. Адгезивный слой 3 включает, например, SAM из триметилсилилпропантиола и имеет толщину менее 10 нм. Адгезивный слой 3 предпочтительно осаждают впечатыванием методом струйной печати. И наоборот, SAM может снижать адгезию материала к подложке, например, с помощью фторированных хвостовых групп (в частности, фторпропантиол), чтобы сформировать первые области с меньшей адгезией. Существуют другие SAM, которые связываются непосредственно с пластиковыми подложками, например триметоксисилан, чтобы повысить адгезию материала, осажденного на подложку, или фторсилан, чтобы уменьшить адгезию.
Адгезивный слой 3 также может представлять собой металлический слой. В случае подложки 2, выполненной из пластика, покрытого металлом, металлический адгезивный слой 3 выбирают из материалов, которые отличаются от материала, покрывающего подложку.
Адгезия может быть модифицирована разнообразными локализованными обработками поверхности, например, плазмой, УФ-облучением, озоном, лазером....
Фиг.2 представляет альтернативный вариант выполнения этапа формирования первых и вторых адгезивных областей. Верхняя лицевая поверхность подложки 2 может быть текстурирована, чтобы модифицировать параметры поверхности. Согласно форме текстурирования может быть повышена или понижена шероховатость определенных областей, таким образом создавая области с большей или меньшей адгезионной способностью.
Фиг.3 представляет осаждение слоя 4 диэлектрического материала на первые и вторые адгезивные области 1а и 1b. Коэффициент адгезии диэлектрического материала к первым областям 1а является меньшим, чем коэффициент адгезии ко вторым областям 1b. Когда используют материалы SAM, диэлектрический материал прочно связывается с хвостовыми группами слоя 3 во вторых адгезивных областях 1b, тогда как диэлектрический материал 4 плохо прилипает к первым областям 1а, не покрытым слоем 3. Диэлектрический материал предпочтительно осаждают на всю поверхность подложки нанесением покрытия методом центрифугирования. Толщина слоя 4 диэлектрического материала варьирует между 500 нм и 10 мкм. Диэлектрический материал предпочтительно представляет собой органический материал. Этот органический материал выбирают, например, из стиролов (полистирол), акрилатов (полиметилметакрилат, РММА), полиимидов, поливинилциннамата и поливинилпирролидана.
Каждую первую адгезивную область 1а определяют относительно отверстия, которое желательно проделать в предварительно осажденном диэлектрическом слое 4. Таким образом, размеры первой области соответствуют размерам отверстия.
Фиг.4 представляет этап удаления слоя 4 диэлектрического материала в первых областях 1а, чтобы проделать отверстия 5. Удаление диэлектрического материала может быть выполнено с помощью струи 6 текучей среды. Струя текучей среды сканирует поверхность слоя 4 и предпочтительно извлекает диэлектрический материал в областях, не приклеенных к подложке 2, то есть в первых адгезивных областях 1а.
Струю 6 текучей среды предпочтительно направляют по существу перпендикулярно верхней лицевой поверхности диэлектрического слоя 4. Как представляется, локальному вырыванию материала благоприятствует тот факт, что струя в этих областях возбуждает колебания с высокой энергией, обуславливающие раннее усталостное разрушение диэлектрического материала.
Фиг.5 представляет конечную структуру после этапа удаления, показанного в фиг.4. Каждое проделанное отверстие 5 является самосовмещенным с первой областью 1а. На фиг.5 полученное отверстие 5 имеет размеры, которые могут составлять между 100 нм и 1 мкм по направлению ширины (или диаметра) и между 500 нм и 10 мкм по направлению высоты. Формфактор, то есть отношение высоты к ширине, может превышать два, даже десять. Края отверстий 5 остаются чистыми.
Таким образом, описанный способ позволяет формировать отверстия с высоким формфактором. Разрешение рисунков может быть повышено сокращением ширины струи 6 текучей среды, например, сменой сопла 7 (фиг.4). Максимальное разрешение находится в микрометрическом диапазоне величин. Способ является легковоспроизводимым и может быть приспособлен к материалам любого типа. Тем самым он позволяет избежать применения стеклянных масок в случае отверждения под действием ультрафиолетового излучения и связанных с этим проблем смещения от заданного положения. Наконец, химический проявитель, традиционно применяемый в фотолитографии, заменяется простой струей текучей среды.
В случае многослойных печатных плат подложку 2 заменяют нижележащим слоем в пакете. Струя 6 текучей среды не повреждает этот нижележащий слой.
Оборудование, используемое на этапе удаления, классически применяют в микроэлектронике для частиц чистящего средства. Оно включает вращающуюся опору для размещения подложек и подвижный рычаг (не представлен). Оно также включает сопло 7 с диаметром приблизительно 30 мкм. К соплу 7 подают текучую среду под давлением, предпочтительно дистиллированную воду. Текучая среда под давлением также может представлять собой кислоту, основание, растворитель или газ (азот, кислород, аргон).
Условия эксплуатации этого оборудования были приспособлены для целей способа. Так, сопло 7 размещают на расстоянии около десяти миллиметров от верхней лицевой поверхности диэлектрического слоя 4. Давление текучей среды варьирует между 100 бар и 200 бар (10-20 МПа). Струю текучей среды преимущественно уменьшают, чтобы просверливать более тонкие рисунки. Таким образом, скорость нагнетаемого потока, а также величина расхода текучей среды являются менее важными.
В предпочтительном варианте осуществления диэлектрический материал является органическим и сшиваемым. Тогда способ включает этап, на котором проводят отверждение перед этапом удаления диэлектрического материала в первых областях 1а. Этот этап, на котором проводят отверждение слоя 4, благоприятствует связыванию между подложкой 2 и слоем 4 через адгезивный слой 3 и/или ускоряет явление усталости в областях, которые не приклеены. Согласно соотношению значений адгезии между двумя поверхностями, этап, на котором выполняют отверждение, может быть проведен после вытравливания отверстия. Диэлектрический материал представляет собой, например, полимер, который может быть подвергнут сшиванию действием ультрафиолетового излучения, такой как поливинилциннамат и поливинилпирролидан.
Квалифицированному специалисту в этой области технологии будут очевидными многочисленные варианты и модификации описанного здесь способа. Способ был описан для формирования межслойного перехода в диэлектрическом материале. Это не исключает использования этого способа для проделывания отверстий в слое из любого материала для других вариантов применения.

Claims (8)

1. Способ выполнения отверстия (5) в слое (4) материала, отличающийся тем, что он включает следующие этапы, на которых:
- создают первые и вторые адгезивные области (1а, 1b) на поверхности подложки (2), причем первая область (1а) имеет размеры, соответствующие размерам отверстия (5),
- осаждают слой (4) на первые и вторые области, причем материал слоя (4) имеет более низкий коэффициент адгезии к первой области (1а), чем коэффициент адгезии ко второй области (1b),
- удаляют часть слоя на первой области (1а) струей (6) текучей среды.
2. Способ по п.1, отличающийся тем, что часть слоя (4) на первой области (1а) удаляют сканированием поверхности слоя струей (6) текучей среды.
3. Способ по одному из пп.1 и 2, отличающийся тем, что материал слоя (4) представляет собой диэлектрический материал.
4. Способ по одному из пп.1 и 2, отличающийся тем, что используют органический материал слоя (4), и при этом перед этапом удаления проводят этап отверждения материала слоя.
5. Способ по п.4, отличающийся тем, что материал слоя (4) является сшиваемым под действием ультрафиолетового излучения.
6. Способ по одному из пп.1 и 2, отличающийся тем, что первые и вторые адгезивные области (1а, 1b) формируют локализованным осаждением адгезивного слоя (3).
7. Способ по п.6, отличающийся тем, что адгезивный слой (3) представляет собой самособранный монослой (SAM).
8. Способ по п.6, отличающийся тем, что адгезивный слой (3) представляет собой металлический слой.
RU2012133297/02A 2010-01-04 2010-12-22 Способ выполнения отверстий с использованием струи текучей среды RU2544715C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR1000006A FR2954918B1 (fr) 2010-01-04 2010-01-04 Procede de realisation de trous a l'aide d'un jet d'eau
FR1000006 2010-01-04
PCT/FR2010/000865 WO2011080419A1 (fr) 2010-01-04 2010-12-22 Procede de realisation de trous a l'aide d'un jet de fluide

Publications (2)

Publication Number Publication Date
RU2012133297A RU2012133297A (ru) 2014-02-20
RU2544715C2 true RU2544715C2 (ru) 2015-03-20

Family

ID=42537640

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012133297/02A RU2544715C2 (ru) 2010-01-04 2010-12-22 Способ выполнения отверстий с использованием струи текучей среды

Country Status (10)

Country Link
US (1) US8450217B2 (ru)
EP (1) EP2521638B1 (ru)
JP (1) JP5694373B2 (ru)
KR (1) KR20120102103A (ru)
CN (1) CN102781637B (ru)
BR (1) BR112012016337A2 (ru)
FR (1) FR2954918B1 (ru)
RU (1) RU2544715C2 (ru)
WO (1) WO2011080419A1 (ru)
ZA (1) ZA201204508B (ru)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11043409B2 (en) 2018-03-05 2021-06-22 Infineon Technologies Ag Method of forming contacts to an embedded semiconductor die and related semiconductor packages

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1085437A1 (ru) * 1982-05-21 1987-04-15 Предприятие П/Я А-1889 Способ изготовлени полевых транзисторов
US6403397B1 (en) * 2000-06-28 2002-06-11 Agere Systems Guardian Corp. Process for fabricating organic semiconductor device involving selective patterning

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63169299A (ja) * 1987-01-06 1988-07-13 富士通株式会社 ウオ−タジエツトカツタのノズルユニツト
JPH0714836A (ja) * 1993-06-17 1995-01-17 Kawasaki Steel Corp 多層配線構造の半導体装置
JPH10270555A (ja) * 1997-03-27 1998-10-09 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP3690565B2 (ja) * 1998-06-26 2005-08-31 富士通株式会社 積層構造、配線構造、その製造方法、及び半導体装置
US6207573B1 (en) * 1999-05-19 2001-03-27 Infineon Technologies North America Corp. Differential trench open process
US6403393B1 (en) * 1999-09-01 2002-06-11 International Business Machines Corporation Device having integrated optical and copper conductors and method of fabricating same
JP3896770B2 (ja) * 2000-07-07 2007-03-22 セイコーエプソン株式会社 配線間接続孔の形成方法
JP3986743B2 (ja) * 2000-10-03 2007-10-03 株式会社日立製作所 配線基板とその製造方法及びそれに用いる無電解銅めっき液
JP4109672B2 (ja) * 2002-09-18 2008-07-02 富士通株式会社 光導波路デバイスおよび光導波路デバイスの製造方法
JP2004111818A (ja) * 2002-09-20 2004-04-08 Seiko Epson Corp パターン形成方法
WO2006000915A2 (en) * 2004-01-13 2006-01-05 Lionix Bv Surface waveguide and method of manufacture
US7105375B2 (en) 2004-07-30 2006-09-12 Xerox Corporation Reverse printing
US7138068B2 (en) * 2005-03-21 2006-11-21 Motorola, Inc. Printed circuit patterned embedded capacitance layer
US7589018B2 (en) * 2006-11-09 2009-09-15 Seiko Epson Corporation Method of forming contact hole, method of manufacturing wiring board, method of manufacturing semiconductor device, and method of manufacturing electro-optical device
JP2008159971A (ja) * 2006-12-26 2008-07-10 Konica Minolta Holdings Inc 導電パターン形成方法、有機薄膜トランジスタ製造方法、及び該製造方法により作製した有機薄膜トランジスタ
KR20090035962A (ko) * 2007-10-08 2009-04-13 세메스 주식회사 기판 처리 장치 및 이를 이용한 기판 처리 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1085437A1 (ru) * 1982-05-21 1987-04-15 Предприятие П/Я А-1889 Способ изготовлени полевых транзисторов
US6403397B1 (en) * 2000-06-28 2002-06-11 Agere Systems Guardian Corp. Process for fabricating organic semiconductor device involving selective patterning

Also Published As

Publication number Publication date
EP2521638B1 (fr) 2016-03-16
WO2011080419A1 (fr) 2011-07-07
FR2954918A1 (fr) 2011-07-08
US20120289045A1 (en) 2012-11-15
FR2954918B1 (fr) 2012-01-27
RU2012133297A (ru) 2014-02-20
BR112012016337A2 (pt) 2019-09-24
US8450217B2 (en) 2013-05-28
JP2013516755A (ja) 2013-05-13
ZA201204508B (en) 2013-02-27
JP5694373B2 (ja) 2015-04-01
KR20120102103A (ko) 2012-09-17
CN102781637A (zh) 2012-11-14
CN102781637B (zh) 2015-02-04
EP2521638A1 (fr) 2012-11-14

Similar Documents

Publication Publication Date Title
TWI384594B (zh) 內埋式線路結構的製程
JP6996976B2 (ja) プリント回路基板のための高速インターコネクト
KR101264673B1 (ko) 소프트 몰드를 이용한 미세 패턴 형성방법
TWI412081B (zh) 用以允許於基體上進行選擇性區域鍍敷之方法
US7611985B2 (en) Formation of holes in substrates using dewetting coatings
KR100664801B1 (ko) 배선 패턴 형성 방법
JP4379386B2 (ja) 多層構造形成方法
CN107846790A (zh) 多层柔性电路板的制备方法
JP4407673B2 (ja) バンク構造、電子回路、及び電子デバイスの製造方法、並びにパターン形成方法
CN107846776A (zh) 多层柔性电路板
RU2544715C2 (ru) Способ выполнения отверстий с использованием струи текучей среды
JP2011507253A (ja) 二つの導電層の間の電気的相互接続を作製するための方法
JP2008094018A5 (ru)
US8294034B2 (en) Circuit board and process for fabricating the same
JP4681023B2 (ja) 配線基板の製造方法
US20230420322A1 (en) Organic adhesion promotor for dielectric adhesion to a copper trace
US7955485B2 (en) Planar laminate substrate and method for fabricating organic laminate substrate PCBS, semiconductors, semiconductor wafers and semiconductor devices having miniaturized electrical pathways
US20130157011A1 (en) Resin substrate and method of manufacturing the same
TWI418279B (zh) 電路板及其製造方法
KR101056992B1 (ko) 마이크로 구조물 제조방법
JPS61107746A (ja) 半導体装置の製造方法
TW200911056A (en) Method for manufacturing hollowed printed circuit board
KR101976558B1 (ko) 매립형 배선 및 이의 제조방법
JP2021040118A (ja) 多層フレキシブル回路基板及びその製造方法
JP2007294645A (ja) 金属多層配線体の形成方法

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20161223