RU2471217C2 - Дисплейное устройство и телевизионный приемник - Google Patents

Дисплейное устройство и телевизионный приемник Download PDF

Info

Publication number
RU2471217C2
RU2471217C2 RU2010145913/28A RU2010145913A RU2471217C2 RU 2471217 C2 RU2471217 C2 RU 2471217C2 RU 2010145913/28 A RU2010145913/28 A RU 2010145913/28A RU 2010145913 A RU2010145913 A RU 2010145913A RU 2471217 C2 RU2471217 C2 RU 2471217C2
Authority
RU
Russia
Prior art keywords
pixel electrodes
lines
signal lines
storage capacitor
display device
Prior art date
Application number
RU2010145913/28A
Other languages
English (en)
Other versions
RU2010145913A (ru
Inventor
Наоси ЯМАДА
Тосихиде ЦУБАТА
Original Assignee
Шарп Кабусики Кайся
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шарп Кабусики Кайся filed Critical Шарп Кабусики Кайся
Publication of RU2010145913A publication Critical patent/RU2010145913A/ru
Application granted granted Critical
Publication of RU2471217C2 publication Critical patent/RU2471217C2/ru

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

Дисплейное устройство 10 включает в себя множество линий 45 стробирующих сигналов, множество линий 43 сигналов данных, пиксельные электроды 41, линии 46 запоминающих конденсаторов и общий электрод 36. Линии 43 сигналов данных идут в направлении, которое пересекает линии 45 стробирующих сигналов. Каждый пиксельный электрод 41 окружается посредством линий 45 стробирующих сигналов и линий стробирующих сигналов 43. Линии 46 запоминающих конденсаторов выполнены таким образом, что запоминающие емкости появляются между пиксельными электродами 41 и линиями 46 запоминающих конденсаторов. Общий электрод 36 размещается так, чтобы располагаться напротив пиксельных электродов 41. Токопроводящие части 48 предоставляются в линиях 45 стробирующих сигналов или линиях 46 запоминающих конденсаторов между смежными пиксельными электродами. Токопроводящие части 48 электрически изолированы от пиксельных электродов 41 и электрически подключены, по меньшей мере, к одному из линий затвора 45, линий 46 запоминающих конденсаторов и общего электрода 36. 2 н. и 10 з.п. ф-лы., 29 ил.

Description

Область техники, к которой относится изобретение
Настоящее изобретение относится к дисплейному устройству и телевизионному приемнику.
Уровень техники
Жидкокристаллическое дисплейное устройство, включающее в себя множество линий стробирующих сигналов и множество линий сигналов данных, размещаемых в сетке, и пиксельные электроды, размещаемые таким образом, что каждый из них окружается посредством этих линий сигналов, известно как жидкокристаллическое дисплейное устройство с активной матрицей. Сигналы данных подаются в пиксельные электроды через переключающие компоненты. В этом жидкокристаллическом дисплейном устройстве качество жидкокристаллических компонентов ухудшается вследствие электрохимической реакции, которая происходит, когда прикладывается постоянное напряжение. Возбуждение переменным током (в дальнейшем также называемое возбуждением инверсией), которое периодически инвертирует полярность приложенного напряжения сигнала данных, является предпочтительным для того, чтобы возбуждать жидкокристаллическое дисплейное устройство в течение длительного периода времени.
Если полярность напряжения инвертируется для каждого кадра в жидкокристаллическом дисплейном устройстве с активной матрицей, электрические потенциалы в пикселях варьируются вследствие анизотропии диэлектрической проницаемости жидких кристаллов или паразитной емкости, которая может выходить между линиями стробирующих сигналов и линиями сигналов данных. Как результат, варьируется яркость, и за счет этого на экране могут наблюдаться неравномерность или мерцание. Чтобы разрешить такую задачу, рассматриваются различные способы возбуждения инверсией. В одном из способов линии стробирующих сигналов разделяются на первую группу и вторую группу. Все линии стробирующих сигналов в первой группе выбираются, и затем выбираются все линии стробирующих сигналов во второй группе. Сигнальное напряжение с первой полярностью прикладывается к линиям сигналов данных в то время, когда выбирается первая группа. Затем, сигнальное напряжение со второй полярностью напряжения, которая отличается от первой полярности напряжения, прикладывается к линиям сигналов данных в то время, когда выбирается вторая группа.
Патентный документ 1. Опубликованная заявка на патент Японии номер H11-352938
Задача, решаемая изобретением
Тем не менее, неравномерность на экране не может предотвращаться даже с помощью способа возбуждения, раскрытого в патентном документе 1. Одной из причин этого является влияние паразитной емкости, которая существует между смежными пиксельными электродами. Пиксельные электроды, между которыми существует паразитная емкость, электрически влияют друг на друга вследствие паразитной емкости. Как результат, возникает нежелательное изменение напряжения. Например, чтобы возбуждать жидкокристаллическое дисплейное устройство, как раскрыто в патентном документе 1, полярность напряжения сигналов данных инвертируется для каждой группы линий стробирующих сигналов. Если паразитная емкость существует между пиксельными электродами, напряжение в пиксельных электродах в одной из групп, расположенных около границы между двумя группами, может увеличиваться или понижаться согласно инверсии полярности напряжения. Такое изменение напряжения влияет на яркость выводимых изображений и может приводить к неравномерности отображения.
Сущность изобретения
Настоящее изобретение осуществлено в свете вышеописанных условий. Задача настоящего изобретения состоит в том, чтобы предоставить дисплейное устройство с высоким качеством отображения, в котором неравномерность отображения возникает с меньшей вероятностью. Другая задача настоящего изобретения заключается в том, чтобы предоставить телевизионный приемник, включающий в себя такое дисплейное устройство.
Средство решения задачи
Чтобы решить вышеуказанную задачу, дисплейное устройство настоящего изобретения включает в себя множество линий стробирующих сигналов, множество линий сигналов данных, переключающие компоненты, пиксельные электроды, линии запоминающих конденсаторов и общий электрод. Линии стробирующих сигналов подаются в линии стробирующих сигналов. Линии сигналов данных идут в направлении, которое пересекает линии стробирующих сигналов, и сигналы данных подаются в них. Переключающие компоненты размещаются вокруг пересечений линий стробирующих сигналов и линий сигналов данных. Пиксельные электроды подключаются к переключающим компонентам. Линии запоминающих конденсаторов выполнены таким образом, что запоминающие емкости появляются между пиксельными электродами и линиями запоминающих конденсаторов. Общий электрод размещается так, чтобы располагаться напротив пиксельных электродов, и выполнен таким образом, что напряжение может прикладываться через пиксельные электроды и общий электрод. Токопроводящие части предоставляются между пиксельными электродами рядом друг с другом. Токопроводящие части электрически изолированы от пиксельных электродов и электрически подключены, по меньшей мере, к одному из линий затвора, линий запоминающих конденсаторов и общего электрода.
При этой конфигурации, токопроводящие части в линиях стробирующих сигналов или линиях запоминающих конденсаторов между смежными пиксельными электродами выступают в качестве экранирующих электродов, которые могут компенсировать паразитную емкость между пиксельными электродами. Следовательно, нежелательные изменения напряжения в пиксельных электродах возникают с меньшей вероятностью. В этом дисплейном устройстве заранее определенные напряжения прикладываются к пиксельным электродам через переключающие компоненты согласно стробирующим сигналам и сигналам данных. Когда напряжение прикладывается к пиксельным электродам, паразитная емкость может появляться между смежными пиксельными электродами. Пиксельные электроды, между которыми существует паразитная емкость, могут электрически влиять друг на друга, и могут возникать нежелательные изменения напряжения. Например, когда дисплейное устройство возбуждается посредством инвертирования полярности напряжения сигналов данных относительно опорного напряжения для каждой линии или пикселя, напряжение в одном из пиксельных электродов может увеличиваться или понижаться согласно инверсии полярности напряжения, если паразитная емкость существует между пиксельными электродами. Такое изменение напряжения влияет на яркость выводимых изображений, и за счет этого может возникать неравномерность отображения.
Чтобы уменьшить изменение напряжения, токопроводящие части предоставляются между смежными пиксельными электродами в дисплейном устройстве настоящего изобретения. Как результат, паразитная емкость с меньшей вероятностью появляется между пиксельными электродами. В частности, токопроводящие части электрически изолированы от пиксельных электродов и электрически подключены, по меньшей мере, к одному из линий затвора, линий запоминающих конденсаторов и общего электрода. Следовательно, емкость с меньшей вероятностью появляется между пиксельными электродами, что может быть компенсировано с помощью любого из линий затвора, линий запоминающих конденсаторов и общих электродов. Как результат, паразитная емкость с меньшей вероятностью появляется между смежными пиксельными электродами, и за счет этого нежелательные изменения напряжения возникают с меньшей вероятностью в пиксельных электродах. Следовательно, неравномерность отображения возникает с меньшей вероятностью, и может достигаться высокое качество отображения.
В дисплейном устройстве настоящего изобретения линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов. Полярности напряжения сигналов данных относительно опорного напряжения в смежных блоках отличаются друг от друга.
Линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов. Переключающие компоненты в каждом блоке подключаются к линии стробирующих сигналов, и сигналы данных подаются в течение времени, когда переключающие компоненты включаются. Полярности напряжения сигналов данных относительно опорного напряжения отличаются между смежными блоками.
В этом случае полярность напряжения первого сигнала данных, подаваемого во второй блок, может изменяться (или инвертироваться) от полярности сигнала последних данных, подаваемого в первый блок. Когда запись в пиксели в первом блоке завершена, сигнал данных с инвертированной полярностью напряжения подается во второй блок. Если паразитная емкость существует между пиксельными электродами, напряжение в пиксельном электроде, смежном со вторым блоком в первом блоке, может варьироваться вследствие влияния напряжения с различной полярностью во втором блоке. Как результат, различное напряжение в пикселе отличается от напряжения в периферийных пикселях. Это может приводить к неравномерности отображения. В частности, неравномерность, которая появляется как полоса между блоками, возникает с большей вероятностью. В вышеуказанной конфигурации возбуждения паразитные емкости с меньшей вероятностью появляются между пиксельными электродами вследствие токопроводящей части между смежными пиксельными электродами согласно конфигурации настоящего изобретения. Даже когда полярность напряжения сигналов данных варьируется между блоками, нежелательное изменение напряжения в каждом пикселе возникает с меньшей вероятностью. Это формирует эффект уменьшения возникновения неравномерности.
В дисплейном устройстве настоящего изобретения линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов. Линии стробирующих сигналов в каждом блоке выполнены с возможностью сканироваться любым из способов, при котором линии стробирующих сигналов в нечетных линиях сканируются после того, как сканируются линии стробирующих сигналов в четных линиях, и линии стробирующих сигналов в четных линиях сканируются после того, как сканируются линии стробирующих сигналов в нечетных линиях. Полярность напряжения сигналов данных, подаваемых в линии стробирующих сигналов в четных линиях относительно опорного напряжения, отличается от полярности напряжения сигналов данных, подаваемых в линии стробирующих сигналов в нечетных линиях относительно опорного напряжения.
Линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов. Линии стробирующих сигналов в каждом блоке выполнены с возможностью сканироваться любым из способов, при котором линии стробирующих сигналов в нечетных линиях сканируются после того, как линии стробирующих сигналов в четных линиях сканируются, и линии стробирующих сигналов в четных линиях сканируются после того, как линии стробирующих сигналов в нечетных линиях сканируются. Полярность напряжения сигналов данных, подаваемых в течение времени, когда переключающие компоненты, подключенные к линиям стробирующих сигналов в четных линиях, отключаются, отличается от полярности сигналов данных, подаваемых в течение времени, когда переключающие компоненты, подключенные к линиям стробирующих сигналов в нечетных линиях, включаются.
В этом случае, полярность напряжения сигналов данных может изменяться (или инвертироваться), когда сигналы данных переключаются между сигналами, которые соответствуют линиям стробирующих сигналов в четных линиях, и сигналами, которые соответствуют линиям стробирующих сигналов в нечетных линиях. Когда запись в пиксели, которые соответствуют линиям стробирующих сигналов в четных линиях, которые сканируются ранее, завершена, сигналы данных с инвертированной полярностью напряжения прикладываются к пикселям, которые соответствуют линиям стробирующих сигналов в нечетных линиях. Если паразитная емкость существует между пиксельными электродами, напряжение в пиксельных электродах, которые соответствуют линиям стробирующих сигналов в четных линиях, может варьироваться вследствие полярности напряжения для напряжения, приложенного к пиксельным электродам, которые соответствуют линиям стробирующих сигналов в нечетных линиях. Аналогичное изменение напряжения может возникать в пиксельных электродах в блоке, запись в который завершена раньше среди блоков, которые включают в себя множество линий стробирующих сигналов. Как результат, напряжения пикселей, в которых напряжения варьируются, отличаются от напряжений периферийных пикселей, и за счет этого может возникать неравномерность отображения. В частности, неравномерность, которая появляется как полоса между блоками, возникает с большей вероятностью. В вышеуказанной конфигурации возбуждения паразитные емкости с меньшей вероятностью появляются между пиксельными электродами вследствие токопроводящей части между смежными пиксельными электродами согласно конфигурации настоящего изобретения. Даже когда полярность напряжения сигналов данных варьируется между нечетными и четными строками или между блоками, нежелательное изменение напряжения в каждом пикселе возникает с меньшей вероятностью. Это формирует эффект уменьшения возникновения неравномерности.
Кроме того, межслойный изолятор предоставляется между пиксельными электродами и линиями стробирующих сигналов или линиями сигналов данных, чтобы предоставлять электрическую изоляцию между ними. Межслойный изолятор включает в себя первый межслойный изолятор и второй межслойный изолятор, располагающиеся слоями в этом порядке от стороны линий стробирующих сигналов или стороны линии сигналов данных. Второй межслойный изолятор имеет большую толщину, чем первый межслойный изолятор.
Согласно такой конфигурации, включающей в себя двухслойный изолятор, имеющий первый межслойный изолятор и второй межслойный изолятор, паразитные емкости с меньшей вероятностью появляются между пиксельными электродами и линиями стробирующих сигналов или линиями сигналов данных. А именно, влияния напряжений в пиксельных электродах на уровнях форм стробирующих сигналов или форм сигналов данных, которые могут понижать уровни, могут уменьшаться. С другой стороны, паразитные емкости с большей вероятностью появляются между смежными пиксельными электродами. Это обусловлено тем, что паразитные емкости с меньшей вероятностью появляются между пиксельными электродами и линиями стробирующих сигналов или линиями сигналов данных вследствие двухслойного изолятора, имеющего большую толщину, и за счет этого число компонентов, которые формируют электрические поля вместе с пиксельными электродами, уменьшается. Межслойный изолятор, имеющий большую толщину, может ограничивать появление паразитных емкостей между пиксельными электродами и линиями стробирующих сигналов или линиями сигналов данных, когда области (или относительное отверстие) пиксельных электродов увеличиваются посредством перекрывания пиксельных электродов с линиями стробирующих сигналов или линиями сигналов данных. Тем не менее, паразитные емкости с большой вероятностью появляются между пиксельными электродами и линиями стробирующих сигналов или линиями сигналов данных, поскольку смежные пиксельные электроды более близко находятся друг к другу.
Согласно конфигурации настоящего изобретения, в такой конфигурации, имеющей электрическую изоляцию между линиями стробирующих сигналов и пиксельными электродами, паразитные емкости с меньшей вероятностью появляются между смежными пиксельными электродами. Следовательно, даже когда полярность напряжения сигналов данных периодически изменяется, изменения напряжения возникают с меньшей вероятностью в пиксельных электродах. Это формирует эффект уменьшения возникновения неравномерности.
Первый межслойный изолятор может быть изготовлен из неорганического материала, при этом второй межслойный изолятор может быть изготовлен из органического материала. Когда второй межслойный изолятор имеет большую толщину, чем первый межслойный изолятор, и изготовлен из органического материала, проектирование слоев, в том числе управление толщиной слоев, становится простым, и за счет этого слои могут легко формироваться.
Токопроводящие части электрически подключены к линиям стробирующих сигналов или линиям запоминающих конденсаторов между пиксельными электродами.
В этой конфигурации, области для электрического подключения токопроводящих частей к линиям стробирующих сигналов или линиям запоминающих конденсаторов не требуются в периферийной области вокруг активной области, в которой размещаются пиксельные электроды. Это способствует уменьшению размера рамки. Эта конфигурация является эффективной, когда смежные токопроводящие части электрически изолированы друг от друга.
Токопроводящие части размещаются между соответствующими пиксельными электродами так, чтобы перекрывать любую из линий стробирующих сигналов и линий запоминающих конденсаторов. Кроме того, токопроводящие части, которые находятся рядом друг с другом в направлении прохождения линии стробирующих сигналов или линии запоминающих конденсаторов, электрически подключены друг к другу.
В этой конфигурации, токопроводящие части идут в направлении прохождения линий стробирующих сигналов или линий запоминающих конденсаторов. Эта конфигурация предоставляет структуру резервных линий, в которой токопроводящие части выступают в качестве резервных линий для линий стробирующих сигналов или линий запоминающих конденсаторов, даже когда они повреждены.
Дисплейное устройство включает в себя активную область, в которой размещаются множество пиксельных электродов, и периферийную область, расположенную за пределами активной области. Токопроводящие части электрически подключены, по меньшей мере, к одному из линий стробирующих сигналов, линий запоминающих конденсаторов и общего электрода в периферийной области.
Эта конфигурация является эффективной, когда области для средства для электрического подключения токопроводящих частей к линиям стробирующих сигналов или линиям запоминающих конденсаторов (например, контактные окна) не могут предоставляться в активной области, в которой размещаются пиксельные электроды. Чтобы упрощать структуру соединения, токопроводящие части должны быть электрически подключены к общему электроду в периферийной области, как в вышеуказанной конфигурации.
Токопроводящие части размещаются между соответствующими пиксельными электродами, и смежные токопроводящие части электрически изолированы друг от друга.
В этой конфигурации токопроводящие части, которые являются электрически независимыми друг от друга между соответствующими пиксельными электродами, т.е. элементами для электрического подключения токопроводящих частей друг к другу, не требуются. Это способствует снижению стоимости.
Токопроводящие части не имеют частей, которые перекрывают линии сигналов данных при виде сверху.
При этой конфигурации, электрические поля с меньшей вероятностью формируются между токопроводящими частями и линиями сигналов данных, и за счет этого электрические нагрузки к линиям сигналов данных могут уменьшаться.
Дисплейное устройство включает в себя жидкокристаллическую панель, имеющую жидкие кристаллы, герметизированные между парой подложек. Такое дисплейное устройство может использоваться как жидкокристаллическое дисплейное устройство в различных вариантах применения, например, телевизионных приемниках или настольных мониторах персональных компьютеров. Оно является, в частности, подходящим для вариантов применения для больших экранов.
Телевизионный приемник настоящего изобретения включает в себя вышеописанное дисплейное устройство.
Поскольку дисплейное устройство с меньшей вероятностью формирует неравномерность отображения, телевизионный приемник также с меньшей вероятностью формирует неравномерность отображения, и может достигаться высокое качество отображения.
Положительный эффект изобретения
Согласно дисплейному устройству настоящего изобретения, может достигаться высокое качество отображения, поскольку неравномерность отображения возникает с меньшей вероятностью даже при возбуждении дисплейного устройства посредством периодического инвертирования полярности напряжения сигналов возбуждения. Кроме того, телевизионный приемник настоящего изобретения включает в себя дисплейное устройство, в котором с меньшей вероятностью возникает неравномерность отображения, и за счет этого может достигаться высокое качество отображения без неравномерности в телевизионных изображениях.
Краткий перечень чертежей
Фиг.1 является покомпонентным видом в перспективе, иллюстрирующим общую конструкцию телевизионного приемника согласно первому варианту осуществления настоящего изобретения;
Фиг.2 является покомпонентным видом в перспективе, иллюстрирующим общую конструкцию жидкокристаллического дисплейного устройства, включенного в телевизионный приемник по фиг.1;
Фиг.3 является видом в поперечном разрезе жидкокристаллического дисплейного устройства на фиг.2 вдоль направления его длинной стороны;
Фиг.4 является укрупненным видом в поперечном разрезе жидкокристаллической панели, включенной в жидкокристаллическое дисплейное устройство на фиг.2 вокруг центральной части экрана;
Фиг.5 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическую панель на фиг.4;
Фиг.6 является укрупненным видом, иллюстрирующим релевантную часть по фиг.5;
Фиг.7 является временной диаграммой сигналов данных;
Фиг.8 является эквивалентной схемой, схематично иллюстрирующей пиксельные электроды, расположенные рядом друг с другом в жидкокристаллической панели;
Фиг.9 является видом сверху, схематично иллюстрирующим модификацию рисунков межсоединений на матричной плате;
Фиг.10 является видом сверху, схематично иллюстрирующим другую модификацию рисунков межсоединений на матричной плате;
Фиг.11 является укрупненным видом сверху релевантной части по фиг.10;
Фиг.12 является укрупненным видом в поперечном разрезе, иллюстрирующим часть модификации жидкокристаллической панели между пиксельными электродами;
Фиг.13 является временной диаграммой сигналов данных для пояснения модификации;
Фиг.14 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство согласно второму варианту осуществления настоящего изобретения;
Фиг.15 является укрупненным видом сверху релевантной части по фиг.14;
Фиг.16 является укрупненным видом в поперечном разрезе жидкокристаллической панели вокруг центральной части экрана;
Фиг.17 является эквивалентной схемой, схематично иллюстрирующей пиксельные электроды, расположенные рядом друг с другом в жидкокристаллической панели;
Фиг.18 является видом сверху, схематично иллюстрирующим модификацию рисунков межсоединений на матричной плате;
Фиг.19 является видом сверху, схематично иллюстрирующим другую модификацию рисунков межсоединений на матричной плате;
Фиг.20 является укрупненным видом сверху релевантной части по фиг.19;
Фиг.21 является укрупненным видом в поперечном разрезе жидкокристаллической панели вокруг центральной части экрана;
Фиг.22 является видом сверху, схематично иллюстрирующим другую модификацию рисунков межсоединений на матричной плате;
Фиг.23 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство согласно третьему варианту осуществления настоящего изобретения;
Фиг.24 является укрупненным видом в поперечном разрезе жидкокристаллической панели, включенной в жидкокристаллическое дисплейное устройство на фиг.23 около центральной части экрана;
Фиг.25 является укрупненным видом в поперечном разрезе жидкокристаллической панели на фиг.24 около краевой части экрана;
Фиг.26 является эквивалентной схемой, схематично иллюстрирующей пиксельные электроды, расположенные рядом друг с другом в жидкокристаллической панели;
Фиг.27 является видом сверху, схематично иллюстрирующим другую модификацию рисунков межсоединений на матричной плате;
Фиг.28 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство согласно четвертому варианту осуществления настоящего изобретения; и
Фиг.29 является укрупненным видом сверху релевантной части по фиг.29.
Пояснение обозначений
10 - жидкокристаллическое дисплейное устройство (дисплейное устройство)
11 - жидкокристаллическая панель
36 - общий электрод
41 - пиксельный электрод
43 - линия сигналов данных
45 - линия стробирующих сигналов
46 - линия запоминающих конденсаторов
47 - TFT (переключающий компонент)
48 - экранирующий электрод (токопроводящая часть)
50 - межслойный изолятор
51 - первый межслойный изолятор
52 - второй межслойный изолятор
AA - активная область
NA - периферийная область
TV - телевизионный приемник
Оптимальный режим осуществления изобретения
Первый вариант осуществления
Первый вариант осуществления настоящего изобретения поясняется со ссылкой на фиг.1-9. В этом варианте осуществления, телевизионный приемник TV, включающий в себя жидкокристаллическое дисплейное устройство 10, используется в качестве примера.
Фиг.1 является покомпонентным видом в перспективе, иллюстрирующим общую структуру телевизионного приемника этого варианта осуществления. Фиг.2 является покомпонентным видом в перспективе, иллюстрирующим общую структуру жидкокристаллического дисплейного устройства. Фиг.3 является видом в поперечном разрезе жидкокристаллического дисплейного устройства на фиг.2 вдоль направления его длинной стороны.
Как проиллюстрировано на фиг.1, телевизионный приемник TV этого варианта осуществления включает в себя жидкокристаллическое дисплейное устройство 10, передние и задние кожухи Ca, Cb, которые размещают жидкокристаллическое дисплейное устройство 10 между собой, источник P питания, тюнер T для приема телевизионного вещания и стойку S. Жидкокристаллическое дисплейное устройство (дисплейное устройство) 10 имеет общую прямоугольную по горизонтали форму и размещается в вертикальной позиции. Как проиллюстрировано на фиг.2, жидкокристаллическая дисплейная панель 10 включает в себя жидкокристаллическую панель 11, которая является дисплейной панелью, и модуль 12 задней подсветки, который является внешним источником света. Они соединяются между собой с помощью держателя 13.
Далее описываются жидкокристаллическая панель 11 и модуль 12 задней подсветки, включенные в жидкокристаллическое дисплейное устройство 10 (см. фиг.2-4).
Модуль 12 задней подсветки является модулем прямой задней подсветки. Он включает в себя множество источников света (трубок 17 с холодным катодом, причем здесь используются разрядные трубки высокого давления), размещаемых непосредственно позади задней поверхности жидкокристаллической панели 11 (т.е. противоположной поверхности от поверхности дисплея) вдоль поверхности панели.
Модуль 12 задней подсветки включает в себя каркас 14, оптический элемент 15 и раму 16. Каркас 14 имеет по существу форму ящика с отверстием 14b сверху. Оптический элемент 15 (включающий в себя светорассеивающую пластину, лист рассеивателя, линзовую пластину и поляризующую пластину отражательного типа в этом порядке от нижней части фиг.2 и 3) размещается так, чтобы покрывать отверстие 14b каркаса 14. Рама 16 крепит оптический элемент 15 к каркасу 14. Трубки 17 с холодным катодом, фиксаторы 18 лампы, держатели 19 лампы и держатели 20 размещены в каркасе 14. Фиксаторы 18 лампы используются для монтажа трубок 17 с холодным катодом к каркасу 14. Держатели 19 лампы поддерживают концы трубок 17 с холодным катодом. Держатели 20 совместно покрывают концы трубок 17 с холодным катодом и держателей 19 лампы. Сторона выхода света модуля 12 задней подсветки является стороной ближе к оптическому элементу 15, чем к трубкам 17 с холодным катодом.
Каркас 14 изготавливается из металла. Каркас 14 формируется по существу в форме неглубокого ящика, имеющего прямоугольную нижнюю пластину и боковые пластины, каждая из которых идет вверх от соответствующей стороны нижней пластины. Светоотражательный лист 21 расположен на стороне, противоположной стороне выхода света трубок 17 с холодным катодом (т.е. на внутренней поверхности нижней пластины каркаса 14). Светоотражательный лист 21 имеет поверхность белого цвета, который предоставляет высокий коэффициент отражения света и предоставляет светоотражательную поверхность.
Каждая трубка 17 с холодным катодом имеет продолговатую трубчатую форму. Множество трубок 17 с холодным катодом установлено в каркасе 14 таким образом, что они размещаются параллельно друг к другу с направлением своей длинной стороны (осевым направлением), совмещенным вдоль направления длинной стороны каркаса 14 (см. фиг.2). Каждая трубка 17 с холодным катодом удерживается с помощью фиксаторов 18 лампы на небольшом расстоянии от нижней пластины 14a (или отражательного листа 21). Каждый фиксатор 18 лампы изготовлен из синтетической пластмассы с белым цветом. Каждый конец каждой трубки 17 с холодным катодом размещается в соответствующем держателе 19 лампы. Держатели 20 монтируются, чтобы покрывать держатели 19 лампы.
Далее поясняется жидкокристаллическая дисплейная панель 11. Фиг.4 является укрупненным видом в поперечном разрезе жидкокристаллической панели вокруг центральной части экрана. Фиг.5 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическую панель на фиг.4. Фиг.6 является укрупненным видом сверху релевантной части по фиг.5.
Как проиллюстрировано на фиг.4, жидкокристаллическая панель 11 включает в себя пару прямоугольных по горизонтали подложек 31 и 32 и жидкокристаллический слой 33, сформированный между подложками 31 и 32. Жидкокристаллический слой 33 имеет оптические характеристики, которые изменяются согласно приложению напряжения. Передняя и задняя поляризующие пластины 11a и 11b размещаются на соответствующих внешних поверхностях (на большом расстоянии от жидкокристаллического слоя 33) подложек 31 и 32.
Подложка 31, размещаемая на передней стороне (стороне дисплея), выполнена как CF-плата 31, а подложка 32 на задней стороне (стороне модуля 12 задней подсветки), выполнена как матричная плата 32. Матричная плата 32 включает в себя прозрачную стеклянную подложку 32a (допускающую пропускание света). Как проиллюстрировано на фиг.5 и 6, линии сигналов формируются в шаблоне сетки на внутренней поверхности стеклянной подложки 32a (на стороне жидкокристаллического слоя 33 или поверхности, противоположной CF-плате 31). Множество пиксельных электродов 41 в прямоугольной форме размещается в матрице таким образом, что каждый из них окружается посредством линий сигналов. Линии 43 сигналов данных формируются на матричной плате 32 в направлении столбцов (вертикальном направлении на фиг.5 и 6) и подключаются к драйверу 42 данных. Линии 45 стробирующих сигналов, подключенные к драйверу 44 затвора и линиям 46 запоминающих конденсаторов, идут в направлении строк (горизонтальном направлении на фиг.5 и 6). Они размещаются попеременно. Запоминающие емкости появляются между линиями 46 запоминающих конденсаторов и пиксельными электродами 41. В этом варианте осуществления линии 45 стробирующих сигналов и линии 46 запоминающих конденсаторов размещаются между соответствующими смежными пиксельными электродами 41, 41. Кроме того, тонкопленочные транзисторы (TFT) 47, которые являются переключающими компонентами, подключаются к соответствующим пиксельным электродам 41. Электрод стока, электрод истока и электрод затвора каждого TFT 47 подключаются к соответствующему пиксельному электроду 41, линии 43 сигналов данных и линии 45 стробирующих сигналов соответственно. На фиг.6, два пиксельных электрода 41, расположенных рядом друг с другом в направлении столбцов, формируют одну единицу пикселя жидкокристаллического дисплейного устройства 10. TFT 47, 47 подключенные к соответствующим пиксельным электродам 41 рядом друг с другом, размещаются на одной линии 45 стробирующих сигналов. На фиг.5, область, в которой пиксельные электроды 41 размещаются в матрице, является активной областью AA (в линиях с попеременными длинным и двумя короткими тире на фиг.5), в которой могут отображаться изображения. Область в форме рамки за пределами активной области AA около ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.5), в которой не могут отображаться изображения.
CF-плата 31 включает в себя цветной светофильтр 35, включающий в себя определенное число цветных частей 34a и светозапорных частей 34b, сформированных на внутренней поверхности прозрачной стеклянной подложки 31a (допускающей пропускание света). Внутренняя поверхность стеклянной подложки 31a находится на стороне жидкокристаллического слоя 33, т.е. близко к матричной плате 32. Цветной светофильтр 35 размещается так, чтобы располагаться напротив пиксельных электродов 41. Цветные части 34a включают в себя красную (R), зеленую (G) и синюю (B) части, размещаемые в заранее определенных местоположениях. Светозапорные части 34b размещаются между соответствующими смежными цветными частями 34a так, что смесь цветов не возникает. Общий электрод 36 предоставляется на поверхностях цветных частей 34a и светозапорных частей 34b, чтобы располагаться напротив пиксельных электродов 41 на матричной плате 32. Напряжение может прикладываться через пиксельные электроды 41 и общий электрод 36. Совмещающая пленка 37a формируется на поверхности общего электрода 36 для выравнивания молекул жидких кристаллов в жидкокристаллическом слое 33.
Экранирующие электроды (токопроводящие части) 48 размещаются между соответствующими смежными пиксельными электродами 41, 41 на матричной плате 32, чтобы перекрывать соответствующие линии 46 запоминающих конденсаторов. Каждый экранирующий электрод 48 идет от одного края активной области AA к другому краю вдоль линии 46 запоминающих конденсаторов. А именно, каждый экранирующий электрод 48 между смежными пиксельными электродами 41, 41 предоставляется вдоль соответствующей линии 46 запоминающих конденсаторов и электрически подключен к ней. "Смежные пиксельные электроды" не являются пиксельными электродами 41, 41, активация которых управляется через электроды затвора, подключенные к этой линии 45 стробирующих сигналов. Они являются пиксельными электродами 41, 41, активация которых управляется через электроды затвора, подключенные к другим линиям 45, 45 стробирующих сигналов. А именно, они являются пиксельными электродами 41, 41, размещаемыми не на одной из сторон линии 45 стробирующих сигналов, а размещаемыми на одной из сторон линии 46 запоминающих конденсаторов.
Многослойная структура из пиксельных электродов 41, линий 46 запоминающих конденсаторов и экранирующих электродов 48 поясняется со ссылкой на фиг.4.
Линии 46 запоминающих конденсаторов формируются на стеклянной подложке 32a матричной платы 32 аналогично линиям 45 стробирующих сигналов (не показаны на фиг.4). Изоляторы 49 затвора формируются так, чтобы покрывать линии 46 запоминающих конденсаторов и поверхность стеклянной подложки 32a. Изоляторы 49 затвора предоставляются для электрической изоляции линий стробирующих сигналов от периферийных компонентов. Электроды 46a запоминающего конденсатора повышенной емкости предоставляются на изоляторе 49 затвора в областях, которые перекрывают концы линий 46 запоминающих конденсаторов. Каждый электрод 46a запоминающего конденсатора повышенной емкости выступает в качестве электрода запоминающего конденсатора, другой электрод которого является линией 46 запоминающих конденсаторов. Межслойные изоляторы 50, имеющие двуслойную структуру, формируются так, чтобы покрывать электроды 46a запоминающего конденсатора повышенной емкости и изоляторы 49 затвора. Пиксельные электроды 41 и экранирующие электроды 48 расположены на межслойном изоляторе 50. Экранирующие электроды 48 могут быть изготовлены из материала, идентичного материалу пиксельных электродов 41 (например, прозрачного проводящего материала, включающего в себя ITO и IZO). Совмещающая пленка 37b формируется на поверхностях пиксельных электродов 41 и экранирующих электродов 48 для выравнивания молекул жидких кристаллов в жидкокристаллическом слое 33.
Межслойный изолятор 50, имеющий двуслойную структуру, включает в себя первый межслойный изолятор 51, расположенный на нижней стороне (на стороне стеклянной подложки 32a или стороне линии 46 запоминающих конденсаторов и линии 45 стробирующих сигналов). Первый межслойный изолятор 51 является неорганическим межслойным изолятором, изготовленным из неорганического материала, такого как SiNx. Межслойный изолятор 50 дополнительно включает в себя второй межслойный изолятор 52, расположенный в верхней стороне (на стороне жидкокристаллического слоя 33 или стороне пиксельного электрода 41 и экранирующего электрода 48). Второй межслойный изолятор 52 имеющий большую толщину, чем первый межслойный изолятор, является органическим межслойным изолятором, изготовленным из органического материала, выбранного из акриловой смолы, эпоксидной смолы, полиамидной смолы, полиуретановой смолы, новолачной смолы и силоксановой смолы, которая из них является подходящей в данном случае.
Межэлектродный контакт 53 между пиксельным электродом 41 и электродом 46a запоминающего конденсатора повышенной емкости формируется в области каждого пиксельного электрода 41, перекрывающей электрод 46a запоминающего конденсатора повышенной емкости (т.е. один из концов). Межэлектродный контакт 53 имеет такую форму, что пиксельный электрод 41 проходит через второй межслойный изолятор 52 и первый межслойный изолятор 51 и затем контактирует с электродом 46a запоминающего конденсатора повышенной емкости (т.е. электрически подключен). С этим межэлектродным контактом 53, запоминающая емкость появляется между пиксельным электродом 41 и линией 46 запоминающих конденсаторов через электрод 46a запоминающего конденсатора повышенной емкости и изолятор 49 затвора.
Каждый экранирующий электрод 48 имеет контакт 54 экранирующего электрода и линии запоминающих конденсаторов, имеющий такую форму, что экранирующий электрод 48 проходит через второй межслойный изолятор 52, первый межслойный изолятор 51 и изолятор 49 затвора и затем контактирует с линией 46 запоминающих конденсаторов (т.е. электрически соединяется). Экранирующий электрод 48 и линия 46 запоминающих конденсаторов электрически соединены друг с другом через контакт 54 экранирующего электрода и линии запоминающих конденсаторов.
Далее поясняется способ возбуждения жидкокристаллической панели 11 этого варианта осуществления со ссылкой на фиг.7. Фиг.7 является временной диаграммой сигналов данных.
На фиг.7 первый столбец содержит номера записываемых линий, в которые подаются сигналы. Номера на этой диаграмме соответствуют первой-сороковой линиям 45 стробирующих сигналов в компоновке. Второй столбец содержит порядковые номера записи сигналов данных. Распределение по времени записи сигналов данных иллюстрируется в главной части по фиг.7. Полярности напряжения сигналов данных, номера данных и распределение времени для передачи LS-сигналов показаны в верхней части по фиг.7.
Линии 45 стробирующих сигналов группируются в блоки согласно порядковым номерам в компоновке, показанной в первом столбце на фиг.7, Каждый блок содержит двадцать линий 45 стробирующих сигналов. Линии 45 стробирующих сигналов, указываемые посредством порядковых номеров 1-20, находятся в первом блоке B1, а 21-40 находятся во втором блоке B2. Другие линии 45 стробирующих сигналов также группируются в блоки для каждых двадцати из них.
Во-первых, линии 45 стробирующих сигналов в нечетных линиях в первом блоке B1 сканируются от первой линии до девятнадцатой линии. Сигналы данных, отправляемые в линии 43 сигналов данных в ходе возбуждения транзисторов TFT 47, подключенных к линиям 45 стробирующих сигналов в нечетных линиях, т.е. сигналы данных, соответствующие линиям 45 стробирующих сигналов в нечетных линиях, имеют положительную полярность напряжения относительно опорного напряжения. Затем, линии 45 стробирующих сигналов в четных линиях в первом блоке B1 сканируются от второй линии до двадцатой линии. Сигналы данных, соответствующие линиям 45 стробирующих сигналов в четных линиях, имеют отрицательную (инвертированную) полярность напряжения. А именно, сигналы данных, подаваемые в линии 43 сигналов данных, имеют полярность напряжения, отличную от полярности напряжения сигналов данных для линий 45 стробирующих сигналов в нечетных линиях. Фиктивное время (дополнительное время) задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется на отрицательную. Это повышает скорость достижения, которая указывает, насколько близко фактическое напряжение подходит к уровню приложенного напряжения (т.е. скорости заряда) после того, как полярность напряжения сигналов данных изменяется с положительной на отрицательную (т.е. инвертируется).
После того как передача сигналов в первом блоке B1 завершена, сигналы отправляются в линии 43 и 45 сигналов во втором блоке B2. Во втором блоке B2, линии 45 стробирующих сигналов в четных линиях от 22-й линии до 40-й линии. Сигналы данных, соответствующие линиям 45 стробирующих сигналов в четных линиях, имеют отрицательную полярность напряжения, которая является идентичной полярностью напряжения в первом блоке B1. Затем линии 45 стробирующих сигналов в нечетных линиях от 21-й линии до 39-й линии. Полярность напряжения сигналов данных, соответствующих линиям 45 стробирующих сигналов в нечетных линиях, изменяется (или инвертируется) на положительную, и сигналы данных отправляются в линии 43 сигналов данных. Фиктивное время (дополнительное время) задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется на положительную. Это повышает скорость достижения (скорость заряда), которая указывает, насколько близко фактические напряжения подходят к приложенным напряжениям после того, как полярность напряжения сигналов данных изменяется с отрицательной на положительную (т.е. инвертируется).
Хотя сигналы данных, соответствующие линиям стробирующих сигналов в 41-й или более высоких линиях, не показаны на фиг.7, линии 45 стробирующих сигналов в четных линиях сначала сканируются, а затем линии стробирующих сигналов в нечетных линиях сканируются. Альтернативно, линии 45 стробирующих сигналов в нечетных линиях сначала сканируются, а затем линии стробирующих сигналов в четных линиях сканируются. Полярность напряжения сигналов данных, отправляемых в ходе возбуждения TFT 47, подключенных к линиям 45 стробирующих сигналов в четных линиях относительно опорного напряжения, и полярность напряжения сигналов данных, отправляемых в ходе возбуждения TFT 47, подключенных к линиям 45 стробирующих сигналов в нечетных линиях относительно опорного напряжения, отличаются друг от друга. С учетом уменьшения неравномерности отображения или энергосбережения, полярность напряжения сигналов данных не должна изменяться (или инвертироваться) для двух смежных блоков, к примеру, между первым блоком B1 и вторым блоком B2.
Далее поясняется работа жидкокристаллической панели 11, имеющей вышеуказанную конфигурацию и возбуждаемой посредством вышеописанного способа, в отношении эквивалентной схемы, проиллюстрированной на фиг.8.
Пиксельные электроды 41a на фиг.8 принимают сигналы данных с положительной полярностью напряжения, соответствующие линиям 45 стробирующих сигналов в нечетных линиях. Пиксельные электроды 41b на фиг.8 принимают сигналы данных с отрицательной полярностью напряжения, соответствующие линиям 45 стробирующих сигналов в четных линиях. Между каждым пиксельным электродом 41a и общим электродом 36, который располагается напротив пиксельного электрода 41a через жидкокристаллический слой 33, существует емкость C1c1 жидкого кристалла. Емкость C1c2 жидкого кристалла существует между каждым пиксельным электродом 41b, который является смежным с пиксельным электродом 41a и общим электродом 36. Запоминающая емкость Ccs1 существует между пиксельным электродом 41a и линией 46 запоминающих конденсаторов. Запоминающая емкость Ccs2 существует между пиксельным электродом 41b и линией 46 запоминающих конденсаторов. Кроме того, экранирующие емкости Cs1d1 и Cs1d2 появляются, когда экранирующий электрод 48, подключенный к линии 46 запоминающих конденсаторов, расположен между смежными пиксельными электродами 41a и 41b.
При вышеописанном способе, сигналы данных с положительной полярностью напряжения отправляются в пиксельные электроды 41a. После того как TFT 47, подключенные к пиксельным электродам 41a, отключаются, сигналы данных с отрицательной полярностью напряжения отправляются в пиксельные электроды 41b. Если экранирующие электроды 48 не предоставляются между соответствующими пиксельными электродами 41a и 41b, паразитные емкости появляются между пиксельными электродами 41a и 41b. Как результат, пиксельные электроды 41a и 41b могут электрически влиять друг на друга вследствие паразитных емкостей. В частности, отрицательные напряжения, приложенные к пиксельным электродам 41b, влияют на положительные напряжения в пиксельных электродах 41a, подключенных к TFT 47, которые включаются вследствие паразитных емкостей. Следовательно, положительные напряжения могут понижаться.
Поскольку экранирующие электроды 48 предоставляются между пиксельными электродами 41a и 41b в этом варианте осуществления, экранирующие емкости Cs1d1 и Cs1d2 существуют между пиксельным электродом 41a и экранирующим электродом 48 и пиксельным электродом 41b и экранирующим электродом 48 соответственно. Кроме того, экранирующие электроды 48 электрически подключены к линиям 46 запоминающих конденсаторов, и за счет этого баланс между экранирующими емкостями Cs1d1 и Cs1d2 может поддерживаться. Поскольку экранирующие емкости Cs1d1 и Cs1d2 являются стабильными, паразитные емкости с меньшей вероятностью появляются между пиксельными электродами 41a и 41b.
В жидкокристаллическом дисплейном устройстве 10 этого варианта осуществления, линии 45 стробирующих сигналов и линии 46 запоминающих конденсаторов размещаются между соответствующими смежными пиксельными электродами 41, 41, которые размещаются вдоль направления прохождения линий 43 сигналов данных. Дополнительно, экранирующие электроды 48 предоставляются между соответствующими смежными пиксельными электродами 41 (41a, 41b) в линиях 46 запоминающих конденсаторов. Еще дополнительно, экранирующие электроды 48 электрически изолированы от пиксельных электродов 41 и электрически подключены к линиям 46 запоминающих конденсаторов.
Экранирующие емкости Cs1d1 и Cs1d2 существуют между пиксельными электродами 41, 41 и экранирующими электродами 48, размещаемыми между соответствующими смежными пиксельными электродами 41, 41 в линиях 46 запоминающих конденсаторов. Следовательно, паразитные емкости с меньшей вероятностью появляются между пиксельными электродами 41, 41. Это уменьшает нежелательные изменения напряжения в пиксельных электродах 41, и за счет этого неравномерность отображения вследствие изменений напряжения уменьшается. Следовательно, может достигаться высокое качество отображения.
Конфигурация, которая использует экранирующие электроды 48 для управления изменениями напряжения пиксельных электродов 41, в частности, является эффективной для способа возбуждения жидкокристаллической панели 11 посредством инвертирования полярности напряжения для каждого блока, как описано выше. В этом варианте осуществления, линии 45 стробирующих сигналов группируются во множество блоков B1, B2,..., каждый блок содержит, по меньшей мере, две линии 45 стробирующих сигналов. В каждом блоке B1, B2,..., линии 45 стробирующих сигналов в четных линиях сначала сканируются, а затем линии стробирующих сигналов в нечетных линиях сканируются. Альтернативно, линии 45 стробирующих сигналов в нечетных линиях сначала сканируются, а затем линии стробирующих сигналов в четных линиях сканируются. Способ предназначен для возбуждения жидкокристаллической панели 11 посредством отправки сигналов с различными полярностями в ходе возбуждения TFT 47, подключенных к линиям 45 стробирующих сигналов в четных линиях, и в ходе возбуждения TFT 47, подключенных к линиям 45 стробирующих сигналов в нечетных линиях.
При этом способе с меньшей вероятностью возникает старение, которое может возникать, когда постоянные напряжения прикладываются к жидкокристаллическим компонентам. Кроме того, мерцание, которое может возникать в крупных дисплейных устройствах вследствие изменения полярности напряжения, выполняемого для каждой линии, может уменьшаться. С другой стороны, напряжения с различной полярностью в пиксельных электродах 41, соответствующих линиям 45 стробирующих сигналов в нечетных линиях, могут влиять на напряжения в пиксельных электродах 41, соответствующих линиям 45 стробирующих сигналов в четных линиях. Изменения напряжения могут возникать в пиксельных электродах 41, соответствующих линиям 45 стробирующих сигналов в четных линиях, вследствие паразитных емкостей между пиксельными электродами 41, 41. Конфигурация, включающая в себя экранирующие электроды 48, которые могут компенсировать паразитные емкости, является эффективной для уменьшения изменений напряжения. Как проиллюстрировано на фиг.8, экранирующие емкости Cs1d1 и Cs1d2 выходят между экранирующим электродом 48 и смежными пиксельными электродами 41 (41a, 41b) соответственно. Как результат, паразитные емкости между пиксельными электродами 41a и 41b могут компенсироваться. Это уменьшает неравномерность отображения, и за счет этого может достигаться высокое качество отображения.
Фиктивное время задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется. Это повышает скорость достижения (скорость заряда), которая указывает, насколько близко фактические напряжения подходят к приложенным напряжениям после того, как полярность напряжения сигналов данных изменяется (т.е. инвертируется). Следовательно, уровень формы сигнала с меньшей вероятностью понижается, и за счет этого неравномерность отображения с еще меньшей вероятностью возникает. В этом варианте осуществления, фиктивное время задается посредством останова LS-сигнала. Тем не менее, первый сигнал данных после того, как полярность напряжения изменяется, может отправляться два раза.
В этом варианте осуществления, межслойный изолятор 50 формируется между линиями 45 стробирующих сигналов и пиксельными электродами 41 и линиями 43 сигналов данных и пиксельными электродами 41 соответственно. Межслойный изолятор 50 включает в себя первый межслойный изолятор 51, изготовленный из неорганического материала, и второй межслойный изолятор 52, изготовленный из органического материала. Второй межслойный изолятор 52 имеет большую толщину, чем первый межслойный изолятор 51. Первый межслойный изолятор 51 и второй изолятор 52 располагаются слоями в этом порядке от стороны линии 45 стробирующих сигналов или стороны линии 43 сигналов данных.
Паразитные емкости с меньшей вероятностью появляются между линиями 45 стробирующих сигналов и пиксельными электродами 41 или между линиями 43 сигналов данных и пиксельными электродами 41 вследствие этих двух изоляторов, т.е. первого межслойного изолятора 51 и второго межслойного изолятора 52. Следовательно, изменения напряжения вследствие влияния линии 45 стробирующих сигналов или линии 43 сигналов данных возникают с меньшей вероятностью.
Паразитные емкости с меньшей вероятностью появляются между линиями 45 стробирующих сигналов и пиксельными электродами 41 или между линиями 43 сигналов данных и пиксельными электродами 41 вследствие большей толщины двухслойного изолятора. С другой стороны, число компонентов, которые могут формировать электрические поля с релевантными пиксельными электродами 41, понижается. Следовательно, паразитная емкость с большей вероятностью появляется между смежными пиксельными электродами 41, 41.
Согласно конфигурации этого варианта осуществления экранирующий электрод 48 предоставляется в то время, когда структура электрической изоляции используется между линией 45 стробирующих сигналов и пиксельным электродом 41. При этой конфигурации, паразитная емкость с меньшей вероятностью появляется между смежными пиксельными электродами 41, 41. Следовательно, нежелательное изменение напряжения возникает с меньшей вероятностью в каждом пикселе, даже когда полярность напряжения сигнала данных периодически изменяется. Это повышает эффект уменьшения неравномерности отображения. Поскольку второй межслойный изолятор 52 изготовлен из органического материала, его проектирование, в том числе управление толщиной для формирования более толстым, чем первый межслойный изолятор 51, является простым. Кроме того, второй межслойный изолятор 52 может легко формироваться.
В этом варианте осуществления, каждый экранирующий электрод 48, сформированный в соответствующей линии 46 запоминающих конденсаторов, электрически подключен к линии 46 запоминающих конденсаторов через контакт 54 экранирующего электрода и линии запоминающих конденсаторов, сформированный между смежными пиксельными электродами 41, 41.
При этой конфигурации, область для электрического подключения экранирующего электрода 48 к линии 46 запоминающих конденсаторов не требуется. Например, эта область для подключения не должна предоставляться в периферийной области NA около активной области AA, в которой размещаются пиксельные электроды 41. Это способствует уменьшению размера рамки.
Каждый экранирующий электрод 48 размещается так, чтобы идти вдоль направления прохождения линии 46 запоминающих конденсаторов, в которой расположен экранирующий электрод 48. Он идет от одного из краев активной области AA к другому. А именно, экранирующий электрод 48 между смежными пиксельными электродами 41, 41 предоставляется вдоль соответствующей линии 46 запоминающих конденсаторов и электрически подключен к ней.
Эта конфигурация предоставляет структуру резервных линий, в которой экранирующий электрод 48 выступает в качестве резервной линии для линии 46 запоминающих конденсаторов, даже когда линия 46 запоминающих конденсаторов повреждена.
Изобретение не ограничено первым вариантом осуществления. Например, следующие модификации могут быть включены в объем настоящего изобретения. В следующих модификациях части, идентичные частям из вышеописанного варианта осуществления, указываются посредством идентичных обозначений и не иллюстрируются или поясняются.
Первая модификация
Конфигурация, проиллюстрированная на фиг.9, может использоваться в качестве модификации конфигурации электрического соединения между экранирующим электродом 48 и линией 46 запоминающих конденсаторов. Фиг.9 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате согласно первой модификации.
Как проиллюстрировано на фиг.9, область матричной платы 32A, в которой пиксельные электроды 41 размещаются в матрице, является активной областью AA, которая может отображать изображения (в линиях с попеременными длинным и двумя короткими тире на фиг.9). Область в форме рамки за пределами активной области AA вокруг ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.9), которая не может отображать изображения.
На матричной плате 32A, экранирующие электроды 48A расположены в соответствующих линиях 46A запоминающих конденсаторов между соответствующими смежными пиксельными электродами 41, 41. Каждый экранирующий электрод 48A идет от одной стороны периферийных областей NA к противоположной стороне периферийной области NA вдоль линии 46A запоминающих конденсаторов. А именно, экранирующий электрод 48A между смежными пиксельными электродами 41, 41 предоставляется вдоль соответствующей линии 46A запоминающих конденсаторов и электрически подключен к ней.
Концы экранирующего электрода 48A находятся в соответствующих частях периферийной области NA, частях, расположенных в направлении прохождения линии 46A запоминающих конденсаторов. Контакты 54A экранирующего электрода и линии запоминающих конденсаторов предоставляются на концах. Каждый контакт 54A экранирующего электрода и линии запоминающих конденсаторов имеет форму, которая может контактировать с линией 46A запоминающих конденсаторов (т.е. электрически соединяется). Экранирующий электрод 48 и линия 46A запоминающих конденсаторов электрически подключены друг к другу через контакт 54A экранирующего электрода и линии запоминающих конденсаторов.
Каждый экранирующий электрод 48A и соответствующая линия 46A запоминающих конденсаторов этого примера электрически подключены друг к другу через контакты 54A экранирующего электрода и линии запоминающих конденсаторов, размещаемые в соответствующих частях периферийных областей NA. При этой конфигурации, баланс между экранирующими емкостями Cs1dl и Cs1d2, которые существуют между экранирующим электродом 48A и пиксельным электродом 41, может поддерживаться. Как результат, паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 41, 41. Эта конфигурация, в частности, является эффективной, если активная область AA не имеет достаточного пространства для компонента и т.п. (например, контактного окна) для электрического подключения экранирующего электрода 48A к линии 46A запоминающих конденсаторов. Например, эффективным является то, если активная область AA не имеет пространства для контактного окна.
Вторая модификация
Конфигурация, проиллюстрированная на фиг.10 и 11, может использоваться в качестве модификации конфигурации экранирующих электродов 48. Фиг.10 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате согласно второй модификации. Фиг.11 является укрупненным видом релевантной части по фиг.10.
Как проиллюстрировано на фиг.10, экранирующие электроды 48B расположены в соответствующих линиях 46 запоминающих конденсаторов между соответствующими пиксельными электродами 41, 41 на матричной плате 32B. Кроме того, экранирующие электроды 48B, которые являются смежными друг с другом вдоль линий 46 запоминающих конденсаторов, отделены друг от друга. Более конкретно, каждый экранирующий электрод 48B, имеющий длину, по существу идентичную длине короткой стороны пиксельных электродов 41, размещается между смежными пиксельными электродами 41, 41, чтобы не перекрывать линию 43 сигналов данных, которая является по существу перпендикулярной линии 46 запоминающих конденсаторов при просмотре сверху. А именно, экранирующие электроды 48B независимо предоставляются для соответствующих смежных пиксельных электродов 41, и смежные экранирующие электроды 48B, 48B электрически изолированы друг от друга.
Кроме того, каждый экранирующий электрод 48B имеет контакт 54B экранирующего электрода и линии запоминающих конденсаторов, сформированный в форме, которая может контактировать с линией 46 запоминающих конденсаторов (т.е. электрически соединяется). Каждый экранирующий электрод 48B электрически подключен к соответствующей линии 46 запоминающих конденсаторов через контакт 54B экранирующего электрода и линии запоминающих конденсаторов.
С помощью экранирующих электродов 48B этого примера, поддерживается баланс между экранирующими емкостями Cs1d1 и Cs1d2 между каждым экранирующим электродом 48B и пиксельными электродами 41. Следовательно, паразитная емкость с меньшей вероятностью появляется между смежными пиксельными электродами 41, 41.
Кроме того, смежные экранирующие электроды 48B, 48B электрически изолированы друг от друга, т.е. электрически независимый экранирующий электрод 48B предоставляется между каждыми двумя из пиксельных электродов 41.
Каждый экранирующий электрод 48B не имеет части, которая перекрывает линию 43 сигналов данных при просмотре сверху. Следовательно, электрическое поле с меньшей вероятностью формируется между ними, и за счет этого электрическая нагрузка, приложенная к линии сигналов данных, может уменьшаться. Следовательно, изменение напряжения (уменьшение уровня формы сигнала) возникает с меньшей вероятностью в сигнале данных, подаваемом в линию 43 сигналов данных.
Третья модификация
Конфигурация, проиллюстрированная на фиг.12, может использоваться в качестве модификации конфигурации межслойного изолятора 50. Фиг.12 является укрупненным видом в поперечном разрезе, иллюстрирующим часть жидкокристаллической панели между пикселями согласно третьей модификации.
В жидкокристаллической панели HC этого примера каждая линия 46 запоминающих конденсаторов формируется на стеклянной подложке 32a матричной платы 32 аналогично линиям 45 стробирующих сигналов (не показаны). Кроме того, изолятор 49 затвора для электрической изоляции линий 45 стробирующих сигналов от периферийных компонентов формируется так, чтобы покрывать линию 46 запоминающих конденсаторов и поверхность стеклянной подложки 32a. Кроме того, межслойный изолятор 50C формируется так, чтобы покрывать изолятор 49 затвора. Пиксельные электроды 41 и экранирующие электроды 48 формируются на межслойном изоляторе 50C. Межслойный изолятор 50C является неорганическим межслойным изолятором, изготовленным из неорганического материала, такого как SiNx.
Межслойный изолятор 50C имеет толщину, меньшую, чем межслойный изолятор 50 в первом варианте осуществления. Запоминающие емкости существуют между пиксельными электродами 41 и линиями 46 запоминающих конденсаторов через межслойные изоляторы 50C и изоляторы 49 затвора.
В жидкокристаллической панели HC этого примера межслойный изолятор 50C, имеющий один слой с относительно небольшой толщиной, предоставляется между пиксельными электродами 41 и линиями 46 запоминающих конденсаторов. Каждый экранирующий электрод 48 имеет контакт 54C экранирующего электрода и линии запоминающих конденсаторов, имеющий такую форму, что экранирующий электрод 48 проходит через межслойный изолятор 50C и изолятор 49 затвора и контактирует с линией 46 запоминающих конденсаторов (т.е. электрически соединяется). Экранирующий электрод 48 электрически подключен к линии 46 запоминающих конденсаторов через контакт 54C экранирующего электрода и линии запоминающих конденсаторов.
В жидкокристаллической панели HC этого примера межслойный изолятор 50, имеющий один слой с относительно небольшой толщиной, формируется между электродами 41 и линиями 46 запоминающих конденсаторов. Кроме того, каждый экранирующий электрод 48 проходит через межслойный изолятор 50C и электрически подключен к соответствующей линии 46 запоминающих конденсаторов через контакт 54 экранирующего электрода и линии запоминающих конденсаторов. При этой конфигурации, экранирующие емкости Cs1dl и Cs1d2 существуют между экранирующим электродом 48 и смежными пиксельными электродами 41 (41a, 41b). Посредством подключения экранирующего электрода 48 к линии 46 запоминающих конденсаторов, балансы между экранирующими емкостями Cs1dl и Cs1d2 могут поддерживаться. Следовательно, паразитные емкости с меньшей вероятностью появляются между смежными пиксельными электродами 41, 41, и за счет этого изменения напряжения в пиксельных электродах 41 возникают с меньшей вероятностью.
Четвертая модификация
Способ возбуждения жидкокристаллического дисплейного устройства, выражаемый посредством диаграммы на фиг.13, предоставляется в качестве еще одного примера. Фиг.13 является временной диаграммой сигналов данных в жидкокристаллическом дисплейном устройстве согласно четвертой модификации.
На фиг.13 первый столбец содержит номера записываемых линий, в которые подаются сигналы. Линии, соответствующие первой-сороковой линиям 45 стробирующих сигналов в компоновке, показаны на этой диаграмме. Полярность напряжения сигналов данных, номер данных и распределение времени для LS-сигналов показаны в верхней части диаграммы.
В этом примере, десять линий 45 стробирующих сигналов с первой по десятую линию, указываемые посредством номеров в первом столбце по фиг.13, группируются в первый блок K1. Еще десять линий 45 стробирующих сигналов от одиннадцатой до двадцатой линии группируются во вторую группу K2. Таким же образом, 21-30-я линии группируются в третий блок K3, и 31-40-я линии группируются в четвертый блок K4. А именно, каждые десять линий 45 стробирующих сигналов группируются в один блок.
В этом способе линии 45 стробирующих сигналов в первом блоке K1 сканируются согласно последовательности компоновки с началом в первой линии. Сигналы данных подаются в линии 43 сигналов данных в то время, когда TFT 47, подключенные к соответствующим линиям 45 стробирующих сигналов в первом блоке K1, возбуждаются. Сигналы данных - это сигналы, которые соответствуют линиям 45 стробирующих сигналов в первом блоке K1. Сигналы данных имеют положительную полярность напряжения относительно опорного напряжения. Затем, линии 45 стробирующих сигналов во втором блоке K2 сканируются согласно последовательности компоновки с началом в одиннадцатой линии. Полярность напряжения сигналов данных, соответствующих линиям 45 стробирующих сигналов во втором блоке K2, изменяется на отрицательную (т.е. инвертируется), т.е. она изменяется на противоположную полярность напряжения для сигналов данных для первого блока K1, который является смежным блоком. Сигналы данных затем подаются в соответствующие линии 43 сигналов данных. Фиктивное время задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется на отрицательную. Это повышает скорость достижения (скорость заряда), которая указывает, насколько близко фактические напряжения подходят к приложенным напряжениям после того, как полярность напряжения сигналов данных изменяется (т.е. инвертируется) с положительной на отрицательную.
Затем линии 45 стробирующих сигналов в третьем блоке K3 сканируются согласно последовательности компоновки с началом в двадцать первой линии. Полярность напряжения сигналов данных согласно линиям 45 стробирующих сигналов в третьем блоке K3, изменяется на положительную (т.е. инвертируется), т.е. она изменяется на противоположную полярность напряжения для сигналов данных для второго блока K2, который является смежным блоком. Фиктивное время задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется на положительную. Это повышает скорость достижения (скорость заряда), которая указывает, насколько близко фактические напряжения подходят к приложенным напряжениям после того, как полярность напряжения сигналов данных изменяется (т.е. инвертируется) с отрицательной на положительную. Полярность сигналов данных изменяется для каждого блока, и сигналы данных подаются способом, идентичным описанному выше. Кроме того, фиктивное время также задается для первого сигнала данных после того, как полярность напряжения сигналов данных изменяется, т.е. до сканирования каждого блока.
С помощью этого способа возбуждения жидкокристаллического дисплейного устройства, старение жидкокристаллических компонентов, которое может возникать, когда постоянные напряжения прикладываются к ним, может уменьшаться. Поскольку полярности являются идентичными в рамках одного блока, неравномерность отображения в этом блоке возникает с меньшей вероятностью. Полярность напряжения сигналов данных в одном блоке отличается от полярности в смежных блоках. Это может приводить к изменениям напряжения в пиксельных электродах 41, в которые сигналы данных подаются раньше, чем в следующие, поскольку полярность напряжения пиксельных электродов 41 в следующем блоке отличается. Изменения напряжения в пиксельных электродах 41 возникают вследствие паразитных емкостей, существуют между пиксельными электродами 41, 41. При использовании конфигурации, в которой экранирующие электроды 48 предоставляются между пиксельными электродами 41, 41, паразитные емкости появляются с меньшей вероятностью. Это является эффективным для уменьшения изменений напряжения в пиксельных электродах 41. Как результат, неравномерность отображения, которая может вызываться посредством изменений напряжения, возникает с меньшей вероятностью в жидкокристаллическом дисплейном устройстве 10, и за счет этого может достигаться высокое качество отображения.
Второй вариант осуществления
Второй вариант осуществления настоящего изобретения поясняется со ссылкой на фиг.14-17. Отличие между первым вариантом осуществления и этим вариантом осуществления заключается в том, что экранирующие электроды расположены в линиях стробирующих сигналов, а остальные конфигурации являются идентичными. Части, идентичные частям из первого варианта осуществления, указываются посредством идентичных обозначений и не поясняются.
Фиг.14 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство согласно этому варианту осуществления. Фиг.15 является укрупненным видом сверху относительной части матричной платы на фиг.14.
Как проиллюстрировано на фиг.14 и 15, матричная плата 60 включает в себя линии сигналов, размещаемые в сетке, и прямоугольные пиксельные электроды 61, размещаемые в матрице таким образом, что каждый пиксельный электрод 61 окружается посредством линий сигналов. Линии сигналов включают в себя линии 43 сигналов данных, которые идут в направлении столбцов (вертикальном направлении на фиг.14 и 15) на матричной плате 60 и подключены к драйверу 42 данных. Линии сигналов также включают в себя линии 63 стробирующих сигналов, которые идут в направлении строк (горизонтальном направлении на фиг.14 и 15) и подключены к драйверу 62 затвора и линиям 64 запоминающих конденсаторов. Линии 63 стробирующих сигналов и линии 64 запоминающих конденсаторов размещаются попеременно. Запоминающие емкости существуют между пиксельными электродами 61 и линиями 64 запоминающих конденсаторов. В этом варианте осуществления каждая линия 63 стробирующих сигналов размещается между смежными пиксельными электродами 61, 61, и каждая линия 64 запоминающих конденсаторов размещается на соответствующем пиксельном электроде 61, чтобы перекрывать область осевой линии пиксельного электрода 61. Кроме того, TFT 47 размещаются так, чтобы перекрывать соответствующие линии 63 стробирующих сигналов, и подключены к соответствующим пиксельным электродам 61. На фиг.15 один пиксельный электрод 61 является одной единицей пикселя жидкокристаллического дисплейного устройства 10. На фиг.14 область, в которой пиксельные электроды размещаются в матрице, является активной областью AA, которая может отображать изображения (область в линиях с попеременными длинным и двумя короткими тире на фиг.14). Область в форме рамки за пределами активной области AA вокруг ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.14), которая не может отображать изображения.
Кроме того, экранирующие электроды 65 размещаются в областях, которые перекрывают соответствующие линии 63 стробирующих сигналов. Каждый экранирующий электрод 65 размещается между смежными пиксельными электродами 61, 61, чтобы идти от одной стороны периферийной области NA к противоположной стороне периферийной области NA вдоль соответствующей линии 63 стробирующих сигналов. А именно, каждый экранирующий электрод 65 между смежными пиксельными электродами 61, 61 предоставляется вдоль соответствующей линии 63 стробирующих сигналов и электрически подключен к ней.
Многослойная структура из пиксельных электродов 61, линий 63 стробирующих сигналов и экранирующих электродов 65 подробнее поясняется со ссылкой на фиг.16. Фиг.16 является укрупненным видом в поперечном разрезе, иллюстрирующим часть жидкокристаллической панели вокруг центра экрана.
Линии 63 стробирующих сигналов формируются на стеклянной подложке 32a матричной платы 60, и изолятор 49 затвора формируется так, чтобы покрывать линии 63 стробирующих сигналов и поверхность стеклянной подложки. Изолятор 49 затвора предоставляется для электрической изоляции линий 63 стробирующих сигналов от периферийных компонентов. Кроме того, межслойный изолятор 50, имеющий двухслойную структуру, формируется так, чтобы покрывать изолятор 49 затвора. Пиксельные электроды 61 и экранирующие электроды 65 расположены на межслойном изоляторе 50.
Каждый экранирующий электрод 65 имеет контакт 66 экранирующего электрода и линии стробирующих сигналов, имеющий такую форму, что экранирующий электрод 65 может проходить через второй межслойный изолятор 52, первый изолятор 51 и изолятор 49 затвора и затем контактирует с линией 63 стробирующих сигналов (т.е. электрически соединяется). Экранирующие электроды 65 электрически подключены к соответствующим линиям стробирующих сигналов через контакты 66 экранирующего электрода и линии стробирующих сигналов.
Способ возбуждения жидкокристаллической панели 11 этого варианта осуществления использует способ, идентичный способу первого варианта осуществления. Работа жидкокристаллического дисплейного устройства 10 посредством способа поясняется в отношении эквивалентной схемы на фиг.17.
На фиг.17, пиксельный электрод 61a принимает сигнал данных, имеющий положительную полярность напряжения, соответствующую линии 63 стробирующих сигналов в нечетной линии. Пиксельный электрод 61b принимает сигнал данных, имеющий отрицательную полярность напряжения, соответствующую линии 63 стробирующих сигналов в четной линии. Емкость C1c1 жидкого кристалла существует между пиксельным электродом 61a и общим электродом 36, который располагается напротив пиксельного электрода 61a через жидкокристаллический слой 33. Емкость C1c2 жидкого кристалла существует между пиксельным электродом 61b, который является смежным с пиксельным электродом 61a, и общим электродом 35. Небольшая паразитная емкость Cgd1 существует между пиксельным электродом 61a и линией 63 стробирующих сигналов. Кроме того, небольшая паразитная емкость Cgd2 существует между пиксельным электродом 61b и линией 63 стробирующих сигналов. Посредством предоставления экранирующего электрода 65, подключенного к линии 63 стробирующих сигналов между смежными пиксельными электродами 61a и 61b, экранирующая емкость Cs1d1 появляется между пиксельным электродом 61a и экранирующим электродом 65, и экранирующая емкость Cs1d2 появляется между пиксельным электродом 61b и экранирующим электродом 65.
Согласно вышеописанному способу пиксельный электрод 61a принимает сигнал данных с положительной полярностью напряжения, и затем пиксельный электрод 61b принимает сигнал данных с отрицательной полярностью напряжения после того, как TFT 47, подключенный к пиксельному электроду 61a, отключается. Если экранирующий электрод 65 не предоставляется между пиксельными электродами 61a и 61b, паразитная емкость появляется между пиксельными электродами 61a и 61b. Как результат, пиксельные электроды 61a и 61b могут электрически влиять друг на друга. В частности, положительное напряжение в пиксельном электроде 61a, к которому подключается TFT 47, который отключается первым, понижается вследствие отрицательного напряжения, приложенного к пиксельному электроду 61b.
В конфигурации этого варианта осуществления экранирующий электрод 65 предоставляется между пиксельными электродами 61a и 61b. Следовательно, экранирующая емкость Cs1d1 существует между пиксельным электродом 61a и экранирующим электродом 65, и экранирующая емкость Cs1d2 существует между пиксельным электродом 61b и экранирующим электродом 65. Кроме того, экранирующий электрод 65 электрически подключен к линии 63 стробирующих сигналов, и за счет этого баланс экранирующих емкостей Cs1d1 и Cs1d2 может поддерживаться. Следовательно, экранирующие емкости Cs1d1 и Cs1d2 остаются стабильными, и паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 61a и 61b.
Согласно жидкокристаллическому дисплейному устройству 10 этого варианта осуществления, линии 63 стробирующих сигналов предоставляются между соответствующими смежными пиксельными электродами 61, 61, которые идут вдоль линий 43 сигналов данных. Каждый экранирующий электрод 65 размещается в соответствующей линии 63 стробирующих сигналов между смежными пиксельными электродами 61, 61. Кроме того, экранирующий электрод 65 электрически изолирован от пиксельного электрода 61 и электрически подключен к линии 63 стробирующих сигналов.
При этой конфигурации, экранирующие емкости Cs1d1 и Cs1d2 существуют между экранирующим электродом 65 в линии 63 стробирующих сигналов, который предоставляется между смежными пиксельными электродами 61, 61, и соответствующими пиксельными электродами 61. Поэтому паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 61, 61, и за счет этого нежелательные изменения напряжения в пиксельных электродах 61 возникают с меньшей вероятностью. Как результат, неравномерность отображения вследствие изменений напряжения возникает с меньшей вероятностью, и может достигаться высокое качество отображения.
В этом варианте осуществления, каждый экранирующий электрод 65 в соответствующей линии 63 стробирующих сигналов является электрически подключенным к линии 63 стробирующих сигналов через контакты 66 экранирующего электрода и линии стробирующих сигналов, предоставленные между смежными пиксельными электродами 61, 61.
При этой конфигурации область для электрического подключения экранирующего электрода 65 к линии 63 стробирующих сигналов не требуется в периферийной области NA вокруг активной области AA, в которой размещаются пиксельные электроды 61. Это способствует уменьшению размера рамки.
В этом варианте осуществления каждый экранирующий электрод 65 идет от одной стороны периферийной области NA к противоположной стороне периферийной области NA вдоль линии 63 стробирующих сигналов, в которой размещается экранирующий электрод 65. А именно, экранирующий электрод 65 между смежными пиксельными электродами 61, 61 предоставляется вдоль линии 63 стробирующих сигналов и электрически подключен к ней.
Эта конфигурация предоставляет структуру резервных линий, в которой экранирующий электрод 65 выступает в качестве резервной линии для линии 63 стробирующих сигналов, даже когда линия 63 стробирующих сигналов повреждена.
Изобретение не ограничено вторым вариантом осуществления. Например, следующие модификации могут быть включены в объем настоящего изобретения. В следующих модификациях части, идентичные частям из вышеописанного варианта осуществления, указываются посредством идентичных обозначений и не иллюстрируются или поясняются.
Пятая модификация
Конфигурация, проиллюстрированная на фиг.18, может использоваться в качестве модификации конфигурации электрического соединения между экранирующими электродами 65 и линиями 63 стробирующих сигналов. Фиг.18 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате согласно пятой модификации.
Как проиллюстрировано на фиг.18, область матричной платы 60A, в которой пиксельные электроды 61 размещаются в матрице, является активной областью AA, которая может отображать изображения (областью в линиях с попеременными длинным и двумя короткими тире на фиг.18). Область в форме рамки за пределами активной области AA вокруг ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.18), которая не может отображать изображения.
На матричной плате 60A, экранирующие электроды 65A размещаются в соответствующих линиях 63 стробирующих сигналов между соответствующими смежными пиксельными электродами 61, 61. Каждый экранирующий электрод 65A идет от одной стороны периферийной области NA к противоположной стороне периферийной области NA вдоль линии 63 стробирующих сигналов. А именно, экранирующий электрод 65A между смежными пиксельными электродами 61, 61 предоставляется вдоль соответствующей линии 63 стробирующих сигналов и электрически подключен к ней.
Концы экранирующего электрода 65A находятся в соответствующих частях периферийной области NA, частях, расположенных в направлении прохождения линии 63 стробирующих сигналов. Контакты 66A экранирующего электрода и линии стробирующих сигналов предоставляются на концах. Каждый контакт 66A экранирующего электрода и линии стробирующих сигналов имеет форму, которая может контактировать с линией 66A стробирующих сигналов (т.е. электрически соединяется). Экранирующий электрод 65 и линия 66A стробирующих сигналов электрически подключены друг к другу через контакт 66A экранирующего электрода и линии стробирующих сигналов.
Каждый экранирующий электрод 65A электрически подключен к линии 63 стробирующих сигналов через контакты 66A экранирующего электрода и линии стробирующих сигналов, предоставленные в соответствующих частях периферийной области NA. Следовательно, баланс между экранирующими емкостями Cs1d1 и Cs1d2, которые существуют между экранирующими электродами 65A и пиксельными электродами 61, может поддерживаться. Как результат, паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 61, 61.
Шестая модификация
Конфигурация, проиллюстрированная на фиг.19 и 20, может использоваться в качестве модификации конфигурации экранирующих электродов 65. Фиг.19 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате согласно шестой модификации. Фиг.20 является укрупненным видом сверху, иллюстрирующим релевантную часть по фиг.19.
Как проиллюстрировано на фиг.19, экранирующие электроды 65B размещаются в соответствующих линиях 63 стробирующих сигналов между соответствующими смежными пиксельными электродами 61, 61, и смежные экранирующие электроды 65B, 65b отделяются друг от друга. Более конкретно, как проиллюстрировано на фиг.20, каждый экранирующий электрод 65B, имеющий длину, по существу идентичную длине короткой стороны пиксельных электродов 61, размещается между смежными пиксельными электродами 61, 61, чтобы не перекрывать линию 43 сигналов данных, которая является по существу перпендикулярной линии 63 стробирующих сигналов при просмотре сверху. А именно, экранирующие электроды 65B независимо предоставляются для соответствующих смежных пиксельных электродов 61, и смежные экранирующие электроды 65B, 65B электрически изолированы друг от друга.
Каждый экранирующий электрод 65B имеет контакт 66B экранирующего электрода и линии стробирующих сигналов, имеющий такую форму, что экранирующий электрод 65B может контактировать с линией 63 стробирующих сигналов (т.е. электрически соединяется). Экранирующий электрод 65B и линия 63 стробирующих сигналов электрически подключены друг к другу через контакт 66B экранирующего электрода и линии стробирующих сигналов.
С помощью экранирующих электродов 65B в этом примере, может поддерживаться баланс между экранирующими емкостями Cs1d1 и Cs1d2, которые существуют между экранирующими электродами 65B и пиксельными электродами 61. Следовательно, паразитные емкости с меньшей вероятностью появляются между смежными пиксельными электродами 61, 61.
Кроме того, смежные экранирующие электроды 65B, 65B электрически изолированы друг от друга. Экранирующие электроды 65B, которые являются электрически независимыми друг от друга, размещаются между соответствующими смежными пиксельными электродами 61. А именно, компонент и т.п. (например, контактное окно) для электрического подключения экранирующих электродов 65B не требуется. Это способствует снижению стоимости.
Седьмая модификация
Как проиллюстрировано на фиг.21, однослойный межслойный изолятор 50C может предоставляться между каждым экранирующим электродом 65C и соответствующей линией 63 стробирующих сигналов, когда экранирующие электроды 65C и линии 63 стробирующих сигналов электрически подключены друг к другу. В этом случае, каждый экранирующий электрод 65C должен иметь контакт 66C экранирующего электрода и линии стробирующих сигналов, имеющий такую форму, что экранирующий электрод 65C может проходить через межслойный изолятор 50 и изолятор 49 затвора и затем контактировать с линией стробирующих сигналов (т.е. электрически соединяется). Экранирующий электрод 65C и линия 63 стробирующих сигналов электрически подключены друг к другу через контакт 66C экранирующего электрода и линии стробирующих сигналов. В этом примере, межслойный изолятор 50C является неорганическим межслойным изолятором, изготовленным из неорганического материала, такого как SiNx.
Восьмая модификация
Как проиллюстрировано на фиг.22, матричная плата 60D, на которой не предоставляются линии 64 запоминающих конденсаторов, может использоваться, когда экранирующие электроды 65D и линии 63D стробирующих сигналов электрически подключены друг к другу. В этом случае, каждая линия 63D стробирующих сигналов выступает в качестве линии запоминающих конденсаторов, такой как линия 64 запоминающих конденсаторов так, что запоминающая емкость появляется между линией 63D стробирующих сигналов и пиксельным электродом 61.
Третий вариант осуществления
Третий вариант осуществления этого изобретения поясняется со ссылкой на фиг.23-26. Отличие между этим вариантом осуществления и первым и вторым вариантами осуществления заключается в том, что экранирующие электроды электрически подключены к общему электроду. Другие конфигурации являются идентичными конфигурациям вышеописанных вариантов осуществления. Части, идентичные частям из вышеописанных вариантов осуществления, указываются посредством идентичных обозначений и не поясняются.
Фиг.23 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство согласно этому варианту осуществления. Фиг.24 является укрупненным видом в поперечном разрезе, иллюстрирующим центральную часть экрана жидкокристаллической панели. Фиг.25 является укрупненным видом в поперечном разрезе, иллюстрирующим краевую часть экрана жидкокристаллической панели.
Как проиллюстрировано на фиг.23, матричная плата 70 включает в себя прямоугольные пиксельные электроды 41, размещаемые в матрице, и линии сигналов, размещаемые в сетке таким образом, что каждая линия сигналов находится между смежными пиксельными электродами 41, 41. Более конкретно, линии 43 сигналов данных идут в направлении столбцов (вертикальном направлении на фиг.23) на матричной плате 70 и подключены к драйверу 42 данных. Кроме того, линии 45 стробирующих сигналов и линии 46 запоминающих конденсаторов размещаются попеременно в направлении прохождения линий 43 сигналов данных между смежными пиксельными электродами 41. Они идут вдоль направления строк (горизонтального направления на фиг.23). Линии 45 стробирующих сигналов подключаются к драйверу 44 затвора. Запоминающие емкости существуют между пиксельными электродами 41 и линиями 46 запоминающих конденсаторов. Кроме того, TFT 47 размещаются так, чтобы перекрывать соответствующие линии 45 стробирующих сигналов, и подключены к соответствующим пиксельным электродам 41. TFT 47 размещаются таким образом, что они находятся рядом друг с другом в направлении столбцов (вертикальном направлении на фиг.23), чтобы располагаться напротив друг друга. На фиг.22 область, в которой пиксельные электроды размещаются в матрице, является активной областью AA, которая может отображать изображения (областью в линиях с попеременными длинным и двумя короткими тире на фиг.23). Область в форме рамы за пределами активной области AA вокруг ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.23), которая не может отображать изображения.
Кроме того, экранирующие электроды 71 размещаются между смежными пиксельными электродами 41, 41. Они идут, чтобы перекрывать соответствующие линии 46 запоминающих конденсаторов. Каждый экранирующий электрод 71 идет от одной стороны периферийной области NA к противоположной стороне периферийной области NA вдоль линии 46 запоминающих конденсаторов. А именно, каждый экранирующий электрод 71 между смежными пиксельными электродами 41, 41 предоставляется вдоль соответствующей линии 46 запоминающих конденсаторов и электрически подключен к ней.
Как проиллюстрировано на фиг.24, каждый экранирующий электрод 71 на матричной плате 70 электрически изолирован от линии 46 запоминающих конденсаторов и линии 45 стробирующих сигналов с помощью изолятора 49 затвора, первого межслойного изолятора 51 и второго межслойного изолятора 52.
Каждый экранирующий электрод 71 имеет контакты 72 экранирующего электрода и общего электрода на своих концах в соответствующих частях периферийной области NA. Контакты 72 экранирующего электрода и общего электрода изготовлены из проводящей пасты и подключаются к общему электроду 73, предоставленному на CF-подложке 31, которая располагается напротив матричной платы 70. А именно, экранирующий электрод 71 и общий электрод 73 электрически подключены друг к другу через контакты 72. Хотя экранирующий электрод 71 и общий электрод 73 электрически подключены друг к другу через контакты 72 экранирующего электрода и общего электрода в этом варианте осуществления, экранирующий электрод 71 может подключаться к проводящему элементу для приведения электрических потенциалов в общем электроде 73 и пиксельных электродов 41 к общему электрическому потенциалу. Такой проводящий элемент используется традиционно.
Идентичный способ возбуждения жидкокристаллической панели 11, используемый в первом варианте осуществления, используется в этом варианте осуществления. Работа жидкокристаллического дисплейного устройства 10 этого варианта осуществления с использованием способа поясняется в отношении эквивалентной схемы, проиллюстрированной на фиг.26.
На фиг.26, пиксельный электрод 41a принимает сигнал данных, имеющий положительную полярность напряжения, соответствующую линию 45 стробирующих сигналов в нечетной линии. Пиксельный электрод 41b принимает сигнал данных, имеющий отрицательную полярность напряжения, соответствующую линию 45 стробирующих сигналов в четной линии. Емкость C1c1 жидкого кристалла существует между пиксельным электродом 41a и общим электродом 73, который располагается напротив пиксельного электрода 41a через жидкокристаллический слой 33. Емкость C1c2 жидкого кристалла выходит между пиксельным электродом 41b, который является смежным с пиксельным электродом 41a, и общим электродом 73. Запоминающие емкости Ccx1 и Ccs2 существуют между пиксельными электродами 41a и 41b и линией 46 запоминающих конденсаторов соответственно. Кроме того, экранирующие емкости Cs1d1 и Cs1d2 появляются между пиксельными электродами 41a и 41b и экранирующими электродами 65 соответственно, когда экранирующий электрод 71, подключенный к общему электроду 73, предоставляется между смежными пиксельными электродами 41a и 41b.
При вышеописанном способе, сигнал данных, имеющий положительную полярность напряжения, подается в пиксельный электрод 41a, а сигнал данных, имеющий отрицательную полярность напряжения, подается в пиксельный электрод 41b после того, как TFT 47, подключенный к пиксельному электроду 41a, отключается. Если экранирующий электрод 71 не подключается между пиксельными электродами 41a и 41b, паразитная емкость появляется между пиксельными электродами 41a и 41b, и пиксельные электроды 41a и 41b могут электрически влиять друг на друга через паразитную емкость. В частности, положительное напряжение в пиксельном электроде 41a, к которому подключается TFT 47, который отключается первым, понижается вследствие отрицательного напряжения, приложенного к пиксельному электроду 41b.
Посредством подключения экранирующего электрода 71 между пиксельными электродами 41a и 41b, экранирующие емкости Cs1d1 и Cs1d2 появляются между пиксельным электродом 41a и экранирующим электродом 71 и между пиксельным электродом 41b и экранирующим электродом 71 соответственно. Кроме того, экранирующий электрод 65 электрически подключен к общему электроду 73, и за счет этого баланс между экранирующими емкостями Cs1d1 и Cs1d2 поддерживается. Следовательно, экранирующие емкости Cs1d1 и Cs1d2 остаются стабильными, и паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 41a и 41b.
Согласно жидкокристаллическому дисплейному устройству 10 этого варианта осуществления, линии 45 стробирующих сигналов и линии 46 запоминающих конденсаторов размещаются между соответствующими пиксельными электродами 41, 41, которые являются смежными в направлении прохождения линий 43 сигналов данных. Экранирующие электроды 71 предоставляются в соответствующих линиях 46 запоминающих конденсаторов между соответствующими смежными пиксельными электродами 41 (41a и 41b). Кроме того, экранирующие электроды 71 электрически изолированы от пиксельных электродов 41 и электрически подключены к общему электроду 73, который располагается напротив пиксельных электродов 41.
При этой конфигурации, экранирующие емкости Cs1d1 и Cs1d2 существуют между экранирующим электродом 71 между смежными пиксельными электродами 41, 41 и пиксельными электродами 41 соответственно. Следовательно, паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 41, 41. Следовательно, нежелательные изменения напряжения не возникают в пиксельных электродах 41. Как результат, неравномерность отображения вследствие изменения напряжения возникает с меньшей вероятностью, и может достигаться высокое качество отображения.
Поскольку экранирующие электроды 71 и общий электрод 73 предоставляются на различных подложках 70 и 31, которые располагаются напротив друг друга через жидкокристаллический слой 33 соответственно, конфигурация, в которой экранирующие электроды 71 и общий электрод 73 электрически подключены друг к другу в соответствующих частях периферийной области NA за пределами активной области AA, в частности, является предпочтительной.
В этом варианте осуществления экранирующие электроды 71, которые электрически подключены к общему электроду 73, предоставляются в соответствующих линиях 46 запоминающих конденсаторов. Тем не менее, как проиллюстрировано на фиг.27, матричная плата 70A, на которой экранирующие электроды 71A предоставляются в линиях 45 стробирующих сигналов, может использоваться согласно компоновке пиксельных электродов 41.
Четвертый вариант осуществления
Четвертый вариант осуществления настоящего изобретения поясняется со ссылкой на фиг.28 и 29. Отличие между этим вариантом осуществления и первым-третьим вариантами осуществления заключается в том, что экранирующие электроды предоставляются в линиях стробирующих сигналов и электрически подключены к линиям запоминающих конденсаторов. Другие конфигурации являются идентичными конфигурациям вышеописанных вариантов осуществления. Части, идентичные частям из вышеописанных вариантов осуществления, указываются посредством идентичных обозначений и не поясняются.
Фиг.28 является видом сверху, схематично иллюстрирующим рисунки межсоединений на матричной плате, включенной в жидкокристаллическое дисплейное устройство этого варианта осуществления. Фиг.29 является укрупненным видом сверху релевантной части матричной платы на фиг.28.
Как проиллюстрировано на фиг.28 и 29, матричная плата 80 включает в себя линии сигналов, размещаемые в сетке, и прямоугольные пиксельные электроды 61, размещаемые в матрице таким образом, что каждый пиксельный электрод 61 окружается посредством линий сигналов. Линии сигналов включают в себя линии 43 сигналов данных, которые идут в направлении столбцов (вертикальном направлении на фиг.28 и 29) на матричной плате 80 и подключены к драйверу 42 данных. Линии сигналов также включают в себя линии 63 стробирующих сигналов, которые идут в направлении строк (горизонтальном направлении на фиг.28 и 29) и подключены к драйверу 62 затвора и линиям 64 запоминающих конденсаторов. Линии 63 стробирующих сигналов и линии 64 запоминающих конденсаторов размещаются попеременно. В этом варианте осуществления каждая линия 63 стробирующих сигналов размещается между смежными пиксельными электродами 61, 61, и каждая линия 64 запоминающих конденсаторов размещается на соответствующем пиксельном электроде 61, чтобы перекрывать область осевой линии пиксельного электрода 61. Кроме того, TFT 47 размещаются так, чтобы перекрывать соответствующие линии 63 стробирующих сигналов, и подключены к соответствующим пиксельным электродам 61. На фиг.29 один пиксельный электрод 61 является одной единицей пикселя жидкокристаллического дисплейного устройства 10. На фиг.28 область, в которой пиксельные электроды размещаются в матрице, является активной областью AA, которая может отображать изображения (областью в линиях с попеременными длинным и двумя короткими тире на фиг.28). Область в форме рамы за пределами активной области AA вокруг ее краев является периферийной областью NA (за пределами линий с попеременными длинным и двумя короткими тире на фиг.28), которая не может отображать изображения.
Экранирующие электроды 81 предоставляются, чтобы перекрывать соответствующие линии 63 стробирующих сигналов между соответствующими смежными пиксельными электродами 61, 61. Каждый экранирующий электрод 81 идет от одной стороны периферийной области NA к противоположной стороне периферийной области NA вдоль линии 63 стробирующих сигналов. А именно, экранирующий электрод 81 между соответствующими смежными пиксельными электродами 61, 61 предоставляется вдоль соответствующей линии 63 стробирующих сигналов и электрически подключен к ней.
Как проиллюстрировано на фиг.28, концы каждого экранирующего электрода 81 идут в направлении, по существу перпендикулярном направлению его прохождения в периферийных областях NA. Концы электрически подключены к концам линии 64 запоминающих конденсаторов, смежной с линией 63 стробирующих сигналов, в которой экранирующий электрод предоставляется через контакты 82. А именно, каждая линия 64 запоминающих конденсаторов и смежный экранирующий электрод 81 электрически подключены друг к другу в периферийной области NA. В этом варианте осуществления, каждый экранирующий электрод 81 идет в направлении, по существу перпендикулярном направлению своего прохождения. Тем не менее, концы каждого экранирующего электрода 81 могут быть электрически подключены к концам соответствующей линии 64 запоминающих конденсаторов с проводящим материалом.
При этой конфигурации, т.е. с экранирующим электродом 81, предоставленным между смежными пиксельными электродами 61, 61, экранирующие емкости Cs1d1 и Cs1d2 существуют между соответствующими пиксельными электродами 61, 61 и экранирующим электродом 81. Следовательно, паразитная емкость с меньшей вероятностью появляется между пиксельными электродами 61, 61, и за счет этого нежелательные изменения напряжения возникают с меньшей вероятностью в пиксельных электродах 61.
Кроме того, экранирующие электроды 81 размещаются в соответствующих линиях стробирующих сигналов 64. Следовательно, регулирующие емкости с меньшей вероятностью появляются между линиями стробирующих сигналов 64 и пиксельными электродами 61, и за счет этого нежелательные изменения напряжения возникают с меньшей вероятностью в пиксельных электродах 61. Как результат, неравномерность отображения вследствие изменений напряжения возникает с меньшей вероятностью, и за счет этого может достигаться высокое качество отображения. Кроме того, экранирующие электроды 81 могут уменьшать разупорядочение совмещения жидких кристаллов вследствие электрических полей, сформированных посредством линий стробирующих сигналов 64. Следовательно, послеизображения на дисплее, снижение контрастности или уменьшение пропускания света вследствие электрических полей, сформированных посредством линий стробирующих сигналов, возникают с меньшей вероятностью, и может достигаться высокое качество отображения.
Другие варианты осуществления
Настоящее изобретение не ограничено вариантами осуществления, поясненными выше со ссылкой на чертежи. Следующие варианты осуществления, например, могут быть включены в объем настоящего изобретения.
(1) В вышеописанных вариантах осуществления второй межслойный изолятор 52 изготовлен из органического материала. Тем не менее, изолятор, изготовленный из нанесенного центрифугированием стекла (SOG), такой как диоксид кремния, может использоваться.
(2) В вышеописанных вариантах осуществления жидкокристаллическая панель 11 используется для дисплейной панели. Тем не менее, варианты осуществления настоящего изобретения могут применяться к дисплейным устройствам с использованием других видов дисплейных панелей (например, электролюминесцентной панели).

Claims (12)

1. Дисплейное устройство, содержащее:
множество линий стробирующих сигналов, в которые подаются стробирующие сигналы,
множество линий сигналов данных, идущих в направлении, которое пересекает линии стробирующих сигналов, и в которые подаются сигналы данных;
переключающие компоненты, размещаемые около пересечений линий стробирующих сигналов и линий сигналов данных;
пиксельные электроды, подключенные к переключающим компонентам;
линии запоминающих конденсаторов, выполненные таким образом, что запоминающие емкости появляются между линиями запоминающих конденсаторов и соответствующими пиксельными электродами;
общий электрод, размещаемый так, чтобы располагаться напротив пиксельных электродов, и выполненный таким образом, что напряжение может прикладываться через пиксельные электроды и общий электрод; и
токопроводящие части, обеспеченные между пиксельными электродами рядом друг с другом, причем токопроводящие части электрически изолированы от пиксельных электродов и электрически подключены, по меньшей мере, к одному из линий стробирующих сигналов, линий запоминающих конденсаторов и общего электрода,
причем пиксельные электроды и токопроводящая часть расположены на межслойном изоляторе при наличии совмещающей пленки, сформированной на поверхностях пиксельных электродов и токопроводящей части.
2. Дисплейное устройство по п.1, в котором:
линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов; и
полярности напряжения сигналов данных относительно опорного напряжения в смежных блоках отличаются друг от друга.
3. Дисплейное устройство по п.1, в котором:
линии стробирующих сигналов группируются во множество блоков, каждый из которых включает в себя, по меньшей мере, две линии стробирующих сигналов;
линии стробирующих сигналов в каждом блоке выполнены с возможностью сканироваться любым из способов, при котором линии стробирующих сигналов в нечетных линиях сканируются после того, как линии стробирующих сигналов в четных линиях сканируются, и линии стробирующих сигналов в четных линиях сканируются после того, как линии стробирующих сигналов в нечетных линиях сканируются; и
полярность напряжения сигналов данных, подаваемых в линии стробирующих сигналов в четных линиях относительно опорного напряжения, отличается от полярности напряжения сигналов данных, подаваемых в линии стробирующих сигналов в нечетных линиях относительно опорного напряжения.
4. Дисплейное устройство по п.1, дополнительно содержащее межслойный изолятор между линиями стробирующих сигналов и пиксельными электродами и между линиями сигналов данных и пиксельными электродами, причем межслойный изолятор обеспечен так, чтобы электрически изолировать пиксельные электроды от линий стробирующих сигналов и линий сигналов данных,
при этом межслойный изолятор включает в себя первый межслойный изолятор и второй межслойный изолятор, располагающиеся слоями в этом порядке от стороны, на которой линия стробирующих сигналов и линии сигналов данных находятся, причем второй межслойный изолятор имеет большую толщину, чем первый межслойный изолятор.
5. Дисплейное устройство по п.4, в котором:
первый межслойный изолятор изготовлен из неорганического материала; и второй межслойный изолятор изготовлен из органического материала.
6. Дисплейное устройство по п.1, в котором токопроводящие части электрически подключены к любой из линий стробирующих сигналов и линий запоминающих конденсаторов между пиксельными электродами.
7. Дисплейное устройство по п.1, в котором:
токопроводящие части размещаются между соответствующими пиксельными электродами так, чтобы перекрывать любую из линий стробирующих сигналов и линий запоминающих конденсаторов; и
токопроводящие части, которые находятся рядом друг с другом в направлении прохождения линии стробирующих сигналов или линии запоминающих конденсаторов, электрически подключены друг к другу.
8. Дисплейное устройство по п.1, дополнительно содержащее активную область, в которой размещаются пиксельные электроды, и периферийную область, расположенную за пределами активной области,
в котором токопроводящие части электрически подключены, по меньшей мере, к одному из линий стробирующих сигналов, линий запоминающих конденсаторов и общего электрода.
9. Дисплейное устройство по п.1, в котором:
токопроводящие части размещаются между соответствующими пиксельными электродами; и
смежные токопроводящие части электрически изолированы друг от друга.
10. Дисплейное устройство по п.9, в котором токопроводящие части не имеют частей, которые перекрывают линии сигналов данных.
11. Дисплейное устройство по п.1, в котором дисплейная панель - это жидкокристаллическая панель, включающая в себя жидкие кристаллы, герметизированные между парой подложек.
12. Телевизионный приемник, содержащий дисплейное устройство по п.1.
RU2010145913/28A 2008-05-13 2009-02-17 Дисплейное устройство и телевизионный приемник RU2471217C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008-126230 2008-05-13
JP2008126230 2008-05-13
PCT/JP2009/052643 WO2009139205A1 (ja) 2008-05-13 2009-02-17 表示装置、及びテレビ受信装置

Publications (2)

Publication Number Publication Date
RU2010145913A RU2010145913A (ru) 2012-06-20
RU2471217C2 true RU2471217C2 (ru) 2012-12-27

Family

ID=41318578

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010145913/28A RU2471217C2 (ru) 2008-05-13 2009-02-17 Дисплейное устройство и телевизионный приемник

Country Status (6)

Country Link
US (1) US20110058110A1 (ru)
JP (1) JP5089773B2 (ru)
CN (1) CN102027407B (ru)
BR (1) BRPI0912562A2 (ru)
RU (1) RU2471217C2 (ru)
WO (1) WO2009139205A1 (ru)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010137230A1 (ja) * 2009-05-25 2010-12-02 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、テレビジョン受像機
JP2013044891A (ja) * 2011-08-23 2013-03-04 Sony Corp 表示装置及び電子機器
JP6365368B2 (ja) * 2015-03-19 2018-08-01 株式会社Jvcケンウッド 液晶表示装置
JP2017162032A (ja) * 2016-03-07 2017-09-14 株式会社ジャパンディスプレイ 表示装置
CN106200179A (zh) * 2016-08-31 2016-12-07 深圳市华星光电技术有限公司 一种平面液晶显示器
JP2021165810A (ja) * 2020-04-08 2021-10-14 シャープ株式会社 表示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07325314A (ja) * 1994-05-31 1995-12-12 Sanyo Electric Co Ltd 液晶表示装置
JPH10213812A (ja) * 1997-01-31 1998-08-11 Sharp Corp アクティブマトリクス型液晶表示装置
RU2126177C1 (ru) * 1993-01-05 1999-02-10 Юен Фунг Ю. Х.К. Ко, Лтд. Схема для передачи видеоданных на дисплей
JP2001166321A (ja) * 1999-12-10 2001-06-22 Hitachi Ltd 液晶表示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3516382B2 (ja) * 1998-06-09 2004-04-05 シャープ株式会社 液晶表示装置及びその駆動方法並びに走査線駆動回路
JP3636641B2 (ja) * 1999-08-20 2005-04-06 セイコーエプソン株式会社 電気光学装置
JP2001133750A (ja) * 1999-08-20 2001-05-18 Seiko Epson Corp 電気光学装置
JP2004325766A (ja) * 2003-04-24 2004-11-18 Alps Electric Co Ltd アクティブマトリクス型表示装置の製造方法
WO2006098449A1 (ja) * 2005-03-18 2006-09-21 Sharp Kabushiki Kaisha 液晶表示装置
WO2008152830A1 (ja) * 2007-06-14 2008-12-18 Sharp Kabushiki Kaisha 表示パネルおよび表示装置ならびに表示パネルの製造方法
JP2007316672A (ja) * 2007-08-27 2007-12-06 Sony Corp 液晶表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2126177C1 (ru) * 1993-01-05 1999-02-10 Юен Фунг Ю. Х.К. Ко, Лтд. Схема для передачи видеоданных на дисплей
JPH07325314A (ja) * 1994-05-31 1995-12-12 Sanyo Electric Co Ltd 液晶表示装置
JPH10213812A (ja) * 1997-01-31 1998-08-11 Sharp Corp アクティブマトリクス型液晶表示装置
JP2001166321A (ja) * 1999-12-10 2001-06-22 Hitachi Ltd 液晶表示装置

Also Published As

Publication number Publication date
JP5089773B2 (ja) 2012-12-05
US20110058110A1 (en) 2011-03-10
JPWO2009139205A1 (ja) 2011-09-15
CN102027407B (zh) 2013-10-30
BRPI0912562A2 (pt) 2015-10-13
CN102027407A (zh) 2011-04-20
RU2010145913A (ru) 2012-06-20
WO2009139205A1 (ja) 2009-11-19

Similar Documents

Publication Publication Date Title
US8421724B2 (en) Liquid crystal display device
KR101562394B1 (ko) 전기 광학 장치 및 전자 기기
CN100507690C (zh) 彩色液晶显示装置
RU2471217C2 (ru) Дисплейное устройство и телевизионный приемник
US9711105B2 (en) Gate signal line driving circuit for noise suppression and display device
TWI284240B (en) Liquid crystal display device
US8576349B2 (en) Liquid crystal display panel and liquid crystal display array substrate
CN102292669B (zh) 液晶显示装置
US8054393B2 (en) Liquid crystal display device
US20040125256A1 (en) Liquid crystal display device
US7027028B2 (en) Electrooptic device, driver circuit for electrooptic device, and electronic equipment
US8207952B2 (en) Pixel array having pixel sets with two common lines, method for driving the same and display panel
US7567308B2 (en) Reflective active matrix liquid crystal display and apparatus
CN1215357C (zh) 显示装置
US20180143472A1 (en) Array substrate and display panel
KR101182504B1 (ko) 액정 표시 장치용 어레이 기판 및 그 제조 방법
JP2008309884A (ja) 液晶表示装置
KR20070071753A (ko) 액정표시모듈
US11347122B2 (en) Display apparatus
CN109324448A (zh) 阵列基板和液晶显示装置
JP2000206573A (ja) アクティブマトリクス型液晶表示装置および画素欠陥修正方法
JP2004294913A (ja) 液晶表示装置
CN101504502B (zh) 电光装置以及电子设备
KR20070001557A (ko) 액정표시장치
JP2000206572A (ja) アクティブマトリクス型液晶表示装置および画素欠陥修正方法

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20150218