RU2331105C1 - Универсальный мостовой инвертирующий сумматор - Google Patents

Универсальный мостовой инвертирующий сумматор Download PDF

Info

Publication number
RU2331105C1
RU2331105C1 RU2007117392/09A RU2007117392A RU2331105C1 RU 2331105 C1 RU2331105 C1 RU 2331105C1 RU 2007117392/09 A RU2007117392/09 A RU 2007117392/09A RU 2007117392 A RU2007117392 A RU 2007117392A RU 2331105 C1 RU2331105 C1 RU 2331105C1
Authority
RU
Russia
Prior art keywords
current mirror
output
electrodes
bridge inverting
inverting adder
Prior art date
Application number
RU2007117392/09A
Other languages
English (en)
Inventor
Виктор Викторович Олексенко (RU)
Виктор Викторович Олексенко
Original Assignee
Виктор Викторович Олексенко
Сысоев Игорь Сергеевич
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Виктор Викторович Олексенко, Сысоев Игорь Сергеевич filed Critical Виктор Викторович Олексенко
Priority to RU2007117392/09A priority Critical patent/RU2331105C1/ru
Priority to EP08738033A priority patent/EP2171847B8/en
Priority to PCT/IB2008/051671 priority patent/WO2008135914A2/en
Priority to AT08738033T priority patent/ATE520203T1/de
Priority to US12/598,669 priority patent/US7859312B2/en
Priority to PCT/RU2008/000292 priority patent/WO2008140357A1/ru
Application granted granted Critical
Publication of RU2331105C1 publication Critical patent/RU2331105C1/ru
Priority to US12/951,914 priority patent/US8120384B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0002Multistate logic
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/49Computations with a radix, other than binary, 8, 16 or decimal, e.g. ternary, negative or imaginary radices, mixed radix non-linear PCM

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Computational Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)

Abstract

Универсальный мостовой инвертирующий сумматор (УМИС) предназначен для использования как в аналоговой, так и в цифровой электронике, вычислительной технике. УМИС содержит подключенные входными электродами к шинам положительного и отрицательного питания УМИС соответственно первое (1) и второе (2) токовые зеркала (ТЗ), причем ТЗ (2) выполнено комплементарно к ТЗ (1), и выходные комплементарные транзисторы (Т) (5-8), которые последовательно включены между шинами положительного и отрицательного питания УМИС. Точки соединения Т (7, 8) и Т (5, 6) подключены к предварительным выходам (14, 13) УМИС. Между ТЗ (1) и ТЗ (2) последовательно включены третье (3) и четвертое (4) ТЗ, выполненные комплементарно соответственно к ТЗ (1) и ТЗ (2). Точки соединения соответствующих входных электродов ТЗ (3) и ТЗ (4) подключены к соответствующим входам УМИС, а точки соединения соответствующих выходных электродов соответственно ТЗ (1, 3) и ТЗ (2, 4) подключены соответственно к управляющим электродам выходных комплементарных Т (5-6). Каждое ТЗ содержит одинаковое количество входных и выходных электродов. Между соответствующими выходными электродами ТЗ и предварительными выходами УМИС включены резисторы (24, 25), а предварительные выходы объединены в общий выход УМИС через резисторы (27, 28). Технический результат заключается в создании аналого-цифровых электронно-вычислительных машин с элементами искусственного интеллекта. 1 з.п. ф-лы, 1 табл., 2 ил.

Description

Изобретение относится к электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности в электронных вычислительных машинах (ЭВМ) с элементами искусственного интеллекта.
Известны аналоговые инвертирующие сумматоры, формирующие алгебраическую сумму 2-х и более входных напряжений и меняющие ее знак на обратный, работа которых основана на сложении сигналов с использованием резисторов на инвертирующем входе операционного усилителя и получении на выходе устройства суммированного, с учетом фазы и амплитуды, результирующего сигнала [А.Р.Мамий, В.Б.Тлячев. Операционные усилители. - Майкоп: АГУ, 2005, с.60].
Известны также цифровые сумматоры, работа которых основана на двоичной логике Буля (да, нет), использующей два устойчивых состояния (или уровня сигнала): условный ноль, когда электрического сигнала нет, и условная единица, когда электрический сигнал есть [П.Хоровиц, У.Хилл. Искусство схемотехники. В 3-х томах. Перевод с англ., изд. 4-е, переработанное и дополненное. - М.: Мир, 1993].
Однако сегодня такая техника не отвечает требованиям потребителя и принципиально не пригодна для создания ЭВМ с элементами искусственного интеллекта. Использование в ЭВМ троичной логики Аристотеля (да, не знаю, нет) или пятеричной логики искусственного интеллекта (точно да, около да, не знаю, около нет, точно нет) приостановилось в связи с тем, что нет эффективных полупроводниковых элементов с тремя или пятью устойчивыми состояниями (или уровнями сигнала).
Заявителем в патентной и научно-технической документации не было обнаружено аналогичных универсальных технических устройств.
Задача, решаемая изобретением, - создание универсального (базового) логического элемента для логики, отличающейся от двоичной логики Буля, например, для троичной логики Аристотеля (да, не знаю, нет) или пятеричной логики искусственного интеллекта (точно да, около да, не знаю, около нет, точно нет), применимого как в аналоговой, так и в цифровой электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности, в ЭВМ с элементами искусственного интеллекта.
Поставленная задача решается тем, что универсальный мостовой инвертирующий сумматор (УМИС) содержит подключенные входными электродами к шинам положительного и отрицательного питания УМИС соответственно первое и второе токовые зеркала, причем второе токовое зеркало выполнено комплементарно к первому, и выходные комплементарные транзисторы, которые последовательно включены между шинами положительного и отрицательного питания УМИС, точки соединения выходных комплементарных транзисторов подключены к предварительным выходам УМИС. Между первым и вторым токовыми зеркалами последовательно включены третье и четвертое токовые зеркала, выполненные комплементарно соответственно к первому и второму токовым зеркалам, причем точки соединения соответствующих выходных электродов третьего и четвертого токовых зеркал подключены к соответствующим входам УМИС, а точки соединения соответствующих выходных электродов соответственно первого, третьего и второго, четвертого токовых зеркал подключены соответственно к управляющим электродам выходных комплементарных транзисторов, при этом каждое токовое зеркало содержит одинаковое количество входных и выходных электродов. Между соответствующими входными электродами третьего и четвертого токовых зеркал и предварительными выходами УМИС включены резисторы, а предварительные выходы объединены в общий выход УМИС через резисторы.
Для решения поставленной задачи также токовое зеркало содержит опорный диод, включенный между опорным входным и опорным выходным электродами токового зеркала, и МОП транзисторы, каждый из которых включен между соответствующими входными и выходными электродами токового зеркала, затворы которых подключены к опорному выходному электроду токового зеркала.
Использование в вычислительных устройствах УМИС, основанных на логике, отличающейся от двоичной логики Буля, позволит:
- обеспечить высокую вирусоустойчивость компьютерных программ, так как в троичной или пятеричной логике компьютеру легче выделить вредоносные программы как инородные и самостоятельно принять решение об их изоляции или уничтожении;
- увеличить скорость работы компьютера, вследствие чего компьютер сможет в несколько раз быстрее производить сложные математические вычисления, в том числе с отрицательными числами (в настоящее время для обозначения знака числа в ЭВМ выделяют дополнительный разряд);
- повысить стабильность работы компьютеров: в случае каких-либо сбоев в отдельных программах они не будут зависать, как это часто происходит в двоичной логике (что вызвано отсутствием состояния «не знаю» и противоречием состояния «да и нет»), и компьютер не нужно будет перезагружать заново, теряя при этом полезную информацию. Новые ЭВМ будут продолжать работать в других блоках программы и ожидать промежуточного решения для подпрограммы, давшей сбой. К тому же троичная или пятеричная логика наиболее удобна для написания программ с использованием русского языка, что создаст гораздо больше возможностей при пользовании такими компьютерами русскоязычным пользователям;
- создавать кибернетические устройства (в том числе и соответствующим программированием) с элементами искусственного интеллекта, что, в свою очередь, существенно упростит пользование таким компьютером, т.е. бытовой компьютер может быть превращен в электронного эксперта;
- создавать новое поколение электронных технических систем различного назначения с элементами искусственного интеллекта, программные продукты, обеспечивающие новые функциональные качества и конкурентоспособность производимой продукции;
- создать свои надежные аналогово-цифровые электронно-вычислительные машины с элементами искусственного интеллекта, работающие в режиме реального времени, например для автопилотов в авиастроении;
- расширить возможности для равноправного международного сотрудничества в сфере высоких технологий.
На фиг.1 показана блок-схема универсального мостового инвертирующего сумматора, на фиг.2 показан пример выполнения токового зеркала, а в таблице приведена таблица истинности УМИС.
Универсальный мостовой инвертирующий сумматор (УМИС) содержит токовые зеркала 1-4, выходные транзисторы 5-8, шины положительного 9, отрицательного 10 напряжения питания, входы 11, 12, предварительные выходы 13, 14. Токовое зеркало (фиг.2) содержит, например, опорный диод 15, транзисторы 16, 17, входные электроды 18, 19, выходные электроды 20, 21, опорный входной электрод 22, опорный выходной электрод 23. При этом в качестве диода может быть использован транзистор в диодном включении. Между входными электродами 18, 19 и предварительными выходами 13, 14 установлены резисторы 24, 25, при этом предварительные выходы 13, 14 объединены в общий выход 26 через резисторы 27, 28.
Работает УМИС следующим образом. Уровень сигнала, соответствующий числу Ч1, подают на вход 11 (или 12), а на вход 12 (или 11) подают уровень сигнала, который соответствует числу Ч2. Входные сигналы поступают со входов 11 и 12 (фиг.1) на входы 18 и 19 токовых зеркал 3 и 4, через выходы 20 и 21 которых передаются к управляющим электродам, выходных комплементарных транзисторов 5, 6 и 7, 8. В итоге на нагрузке 27 и 28, которая подключена к предварительным выходам 13 и 14 (между точками соединения выходных транзисторов), образуется суммированный итоговый сигнал (ИС) на выходе 26, который соответствует числу результата с противоположным (инвертированным) знаком. Полная таблица истинности УМИС приведена в таблице.
На пересечении строк (число Ч1 на входе 11) и столбцов (число Ч2 на входе 12) - итоговый сигнал ИС (уровень сигнала) на выходе 26,
где: - 1-й уровень сигнала (+2) - уровень питания +V; (точно да/нет)*
- 2-й уровень сигнала (+1) - уровень питания +V/2; (около да/нет)*
- 3-й уровень сигнала (0) - уровень питания 0; (не знаю)
- 4-й уровень сигнала (-1) - уровень питания -V/2; (около нет/да)*
- 5-й уровень сигнала (-2) - уровень питания -V; (точно нет/да)*
- * обозначает, что уровень ориентировочный (условный) и зависит от технологических особенностей конкретного исполнения УМИС.
В итоге получают 5 (пять) устойчивых условных уровней сигнала (поэтому легко воспроизводимых), которые пригодны для реализации логики, отличающейся от двоичной логики Буля, например, для троичной логики Аристотеля (да, не знаю, нет) или пятеричной логики искусственного интеллекта (точно да, около да, не знаю, около нет, точно нет).
Заявляемое техническое решение соответствует критерию «новизна», так как аналогичных устройств заявителем не обнаружено. Следует отметить, что предлагаемое устройство является универсальным, поскольку в отличие от известных решений оно одновременно работает как аналоговой сумматор и как цифровой сумматор.
В литературе известен «Малошумящий широкополосный усилитель тока Олексенко-Колесникова» [патент РФ №2178235, МПК 7 Н03F 1/26, 3/26, опубликован 10.01.2002], который имеет сходное техническое строение. Он содержит входные электроды, подключенные к шинам положительного и отрицательного питания усилителя, соответственно первое и второе токовые зеркала, причем второе токовое зеркало выполнено комплементарно к первому, и выходные комплементарные транзисторы, которые последовательно включены между шинами положительного и отрицательного питания усилителя, точки соединения выходных комплементарных транзисторов подключены к выходам усилителя, причем между первым и вторым токовыми зеркалами последовательно включены третье и четвертое токовые зеркала, выполненные комплементарно соответственно к первому и второму токовым зеркалам, причем точки соединения соответствующих выходных электродов третьего и четвертого токовых зеркал подключены к соответствующим входам усилителя, а точки соединения соответствующих выходных электродов соответственно первого, третьего и второго, четвертого токовых зеркал подключены соответственно к управляющим электродам выходных комплементарных транзисторов, при этом каждое токовое зеркало содержит одинаковое количество входных и выходных электродов.
Однако указанное решение обладает только тремя устойчивыми состояниями (или уровнями сигнала) на каждом из своих выходов (+V, 0, -V), но не имеет пяти устойчивых состояний (или уровней сигнала). Кроме того, оно выполняет только функцию усилителя и не способно выполнять функцию сумматора. На основании этого заявитель считает, что заявляемое техническое решение соответствует критерию «изобретательский уровень».
Использование принципиально нового универсального мостового инвертирующего сумматора (далее - УМИС) позволит создать в России свои аналогово-цифровые электронно-вычислительные машины с элементами искусственного интеллекта.
Таблица
Число Ч2 (уровень сигнала) на входе 12
(+1) (0) (-1)
Число Ч1
(уровень сигнала) на входе 11
(+1) (-2) (-1) (0)
(0) (-1) (0) (+1)
(-1) (0) (+1) (+2)

Claims (2)

1. Универсальный мостовой инвертирующий сумматор (УМИС), включающий подключенные входными электродами к шинам положительного и отрицательного питания УМИС соответственно первое и второе токовые зеркала, причем второе токовое зеркало выполнено комплементарно к первому, выходные комплементарные транзисторы, которые последовательно включены между шинами положительного и отрицательного питания УМИС, точки соединения выходных комплементарных транзисторов подключены к предварительным выходам УМИС, и третье и четвертое токовые зеркала, размещенные последовательно между первым и вторым токовыми зеркалами и выполненные комплементарно соответственно к первому и второму токовым зеркалам, при этом точки соединения соответствующих входных электродов третьего и четвертого токовых зеркал подключены к соответствующим входам УМИС, а точки соединения соответствующих выходных электродов соответственно первого, третьего и второго, четвертого токовых зеркал подключены соответственно к управляющим электродам выходных комплементарных транзисторов; каждое токовое зеркало содержит одинаковое количество входных и выходных электродов, а между соответствующими входными электродами третьего и четвертого токовых зеркал и предварительными выходами УМИС включены резисторы, а предварительные выходы объединены в общий выход УМИС через резисторы.
2. Универсальный мостовой инвертирующий сумматор по п.1, отличающийся тем, что токовое зеркало содержит опорный диод, включенный между опорным входным и опорным выходным электродами токового зеркала, и МОП транзисторы, каждый из которых включен между соответствующими входными и выходными электродами токового зеркала, затворы которых подключены к опорному выходному электроду токового зеркала.
RU2007117392/09A 2007-05-04 2007-05-10 Универсальный мостовой инвертирующий сумматор RU2331105C1 (ru)

Priority Applications (7)

Application Number Priority Date Filing Date Title
RU2007117392/09A RU2331105C1 (ru) 2007-05-10 2007-05-10 Универсальный мостовой инвертирующий сумматор
EP08738033A EP2171847B8 (en) 2007-05-10 2008-04-30 Multivalued logic circuit
PCT/IB2008/051671 WO2008135914A2 (en) 2007-05-04 2008-04-30 Multivalued logic circuit
AT08738033T ATE520203T1 (de) 2007-05-10 2008-04-30 Mehrwertige logikschaltung
US12/598,669 US7859312B2 (en) 2007-05-10 2008-04-30 Multivalued logic circuit
PCT/RU2008/000292 WO2008140357A1 (ru) 2007-05-10 2008-05-12 Универсальный мостовой инвертирующий сумматор
US12/951,914 US8120384B2 (en) 2007-05-10 2010-11-22 Multivalued logic circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2007117392/09A RU2331105C1 (ru) 2007-05-10 2007-05-10 Универсальный мостовой инвертирующий сумматор

Publications (1)

Publication Number Publication Date
RU2331105C1 true RU2331105C1 (ru) 2008-08-10

Family

ID=39746504

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007117392/09A RU2331105C1 (ru) 2007-05-04 2007-05-10 Универсальный мостовой инвертирующий сумматор

Country Status (5)

Country Link
US (2) US7859312B2 (ru)
EP (1) EP2171847B8 (ru)
AT (1) ATE520203T1 (ru)
RU (1) RU2331105C1 (ru)
WO (2) WO2008135914A2 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7859312B2 (en) 2007-05-10 2010-12-28 Virtual Pro Inc. Multivalued logic circuit
RU2546082C1 (ru) * 2014-04-30 2015-04-10 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
RU2724802C1 (ru) * 2019-12-30 2020-06-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Забайкальский государственный университет" (ФГБОУ ВО "ЗабГУ") Сумматор натуральных чисел

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012143016A1 (en) * 2011-04-18 2012-10-26 Abo Warda Magdi Al Saeed Ahmed Magdi's logic (ternary logic)
JP5738749B2 (ja) * 2011-12-15 2015-06-24 ルネサスエレクトロニクス株式会社 Pll回路
WO2017160863A1 (en) 2016-03-15 2017-09-21 Louisiana Tech Research Corporation Method and apparatus for constructing multivalued microprocessor
US10646996B2 (en) * 2017-07-21 2020-05-12 Vicarious Fpc, Inc. Methods for establishing and utilizing sensorimotor programs
CN109857368B (zh) * 2018-12-20 2022-07-26 上海大学 一种位数众多、可分组、可重构的多值电子运算器及方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4229803A (en) 1978-06-02 1980-10-21 Texas Instruments Incorporated I2 L Full adder and ALU
DE2855922A1 (de) * 1978-12-23 1980-07-10 Hoechst Ag Verfahren zur herstellung von zinkfreien alkaliphosphatloesungen
US4577160A (en) * 1983-01-03 1986-03-18 Robert H. Rines Method of and apparatus for low noise current amplification
JPS61153778A (ja) * 1984-12-27 1986-07-12 Toshiba Corp アナログ演算回路
US4814644A (en) 1985-01-29 1989-03-21 K. Ushiku & Co. Basic circuitry particularly for construction of multivalued logic systems
RU2178235C1 (ru) * 2000-09-29 2002-01-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока олексенко-колесникова
RU2176850C1 (ru) 2000-10-20 2001-12-10 Олексенко Виктор Викторович Малошумящий широкополосный усилитель тока
JP4342910B2 (ja) 2003-10-31 2009-10-14 Necエレクトロニクス株式会社 差動増幅回路
US7187208B2 (en) * 2005-01-19 2007-03-06 Phaselink Semiconductor Corporation Complimentary metal oxide silicon low voltage positive emitter coupled logic buffer
US7579872B2 (en) * 2006-05-31 2009-08-25 Fujitsu Limited Low-voltage differential signal driver for high-speed digital transmission
RU2331105C1 (ru) 2007-05-10 2008-08-10 Виктор Викторович Олексенко Универсальный мостовой инвертирующий сумматор
KR100912964B1 (ko) * 2007-09-04 2009-08-20 주식회사 하이닉스반도체 Cml-cmos 변환기

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7859312B2 (en) 2007-05-10 2010-12-28 Virtual Pro Inc. Multivalued logic circuit
US8120384B2 (en) 2007-05-10 2012-02-21 Fuzzy Chip Pte. Ltd. Multivalued logic circuit
RU2546082C1 (ru) * 2014-04-30 2015-04-10 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
RU2724802C1 (ru) * 2019-12-30 2020-06-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Забайкальский государственный университет" (ФГБОУ ВО "ЗабГУ") Сумматор натуральных чисел

Also Published As

Publication number Publication date
US20110121861A1 (en) 2011-05-26
EP2171847B1 (en) 2011-08-10
US7859312B2 (en) 2010-12-28
EP2171847B8 (en) 2012-02-08
US8120384B2 (en) 2012-02-21
EP2171847A2 (en) 2010-04-07
WO2008135914A3 (en) 2008-12-31
US20100164596A1 (en) 2010-07-01
WO2008140357A8 (ru) 2009-09-11
WO2008135914A2 (en) 2008-11-13
ATE520203T1 (de) 2011-08-15
WO2008140357A1 (ru) 2008-11-20

Similar Documents

Publication Publication Date Title
RU2331105C1 (ru) Универсальный мостовой инвертирующий сумматор
Zeng et al. Stability analysis of delayed cellular neural networks described using cloning templates
Friedman et al. Bayesian inference with Muller C-elements
RU2615069C1 (ru) Rs-триггер
US5227674A (en) Semiconductor integrated circuit device
CA2542055A1 (en) Method and apparatus for a chaotic computing module
JPH01216622A (ja) 論理回路
Dhakad et al. In-Memory Computing with 6T SRAM for Multi-operator Logic Design
US4451922A (en) Transmission logic parity circuit
Levin et al. Self-checking of FPGA-based control units
US5394107A (en) Absolute value circuit
RU2546085C1 (ru) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
Choi Advancing from two to four valued logic circuits
Korkmaz et al. Analog acceleration of the power method using memristor crossbars
Li et al. Memristive combinational logic circuits and stochastic computing implementation scheme
RU2795382C1 (ru) Устройство реализации кубической операции "Дополнение"
RU2624584C1 (ru) Многофункциональный токовый логический элемент
RU2776922C1 (ru) Мажоритарный модуль
Cazarez-Castro et al. Design and hardware implementation of a closed-loop stable fuzzy controller
RU2792603C1 (ru) Устройство реализации операции "КУБИЧЕСКОЕ ИСКЛЮЧАЮЩЕЕ ИЛИ"
RU2772311C1 (ru) Устройство реализации кубической операции И
Milos et al. Analog computer on a chip–compiling solutions
Patel et al. An analog VLSI loser-take-all circuit
D’Angelo et al. Process scalability of pulse-based circuits for analog image convolution
RU2810631C1 (ru) Самосинхронный одноразрядный троичный сумматор с нулевым спейсером и повышенной сбоеустойчивостью

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20100511