RU2138917C1 - Устройство для синтеза множественных данных импульсно-кодовой модуляции - Google Patents
Устройство для синтеза множественных данных импульсно-кодовой модуляции Download PDFInfo
- Publication number
- RU2138917C1 RU2138917C1 RU98104914A RU98104914A RU2138917C1 RU 2138917 C1 RU2138917 C1 RU 2138917C1 RU 98104914 A RU98104914 A RU 98104914A RU 98104914 A RU98104914 A RU 98104914A RU 2138917 C1 RU2138917 C1 RU 2138917C1
- Authority
- RU
- Russia
- Prior art keywords
- data
- pcm
- channels
- pcm data
- processors
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q3/00—Selecting arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
- H04B14/04—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using pulse code modulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Telephonic Communication Services (AREA)
Abstract
Устройство для синтеза множественных данных импульсно-кодовой модуляции (ИКМ) в электронной системе коммутации содержит верхний процессор для генерирования команд для запроса распределения каналов ИКМ и передачи ИКМ данных. Множество нижних процессоров генерируют ИКМ данные через их соответствующие каналы, распределенные в соответствии с командой верхнего процессора. Схема объединения данных объединяет ИКМ данные нижних процессоров в данные каналов ИКМ, соответствующие упомянутым каналам. Схема соединения обеспечивает передачу данных каналов ИКМ. Технический результат заключается в обеспечении корректной обработки данных в соответствии с требуемыми функциями. 3 з.п. ф-лы, 3 ил.
Description
Изобретение относится к устройству для синтеза множественных данных импульсно-кодовой модуляции (ИКМ) в системе связи.
Предшествующий уровень техники
Современная система связи в типовом случае содержит систему коммутации и систему поискового вызова для обеспечения коммуникационного обслуживания, включая голосовую связь, с использованием компьютера с модемом. Такая традиционная система связи, включающая полностью электронную систему коммутации, не имеет средства для синтеза данных ИКМ, соответствующих каналам.
Современная система связи в типовом случае содержит систему коммутации и систему поискового вызова для обеспечения коммуникационного обслуживания, включая голосовую связь, с использованием компьютера с модемом. Такая традиционная система связи, включающая полностью электронную систему коммутации, не имеет средства для синтеза данных ИКМ, соответствующих каналам.
СУЩНОСТЬ ИЗОБРЕТЕНИЯ
Задачей настоящего изобретения является создание устройства для синтеза множественных данных ИКМ, соответствующих каналам, для формирования выходных данных в блоке кадра.
Задачей настоящего изобретения является создание устройства для синтеза множественных данных ИКМ, соответствующих каналам, для формирования выходных данных в блоке кадра.
В соответствии с настоящим изобретением устройство для синтеза множественных данных импульсно-кодовой модуляции (ИКМ данных) в полностью электронной системе коммутации содержит верхний процессор для генерирования команд для запроса распределения каналов ИКМ и передачи ИКМ данных, множество нижних процессоров для генерирования ИКМ данных для соответствующих каналов, распределенных в соответствии с командой верхнего процессора, схему объединения данных для объединения ИКМ данных нижних процессоров в данные каналов ИКМ, соответственно относящихся к ним каналам, и схему соединения для передачи данных каналов ИКМ.
Настоящее изобретение описано ниже более конкретно со ссылками на чертежи.
Краткое описание чертежей
Фиг. 1 - блок-схема, иллюстрирующая устройство для синтеза множественных данных ИКМ в соответствии с настоящим изобретением;
фиг. 2 - временная диаграмма, иллюстрирующая работу устройства, соответствующего изобретению;
фиг. 3 - временная диаграмма, иллюстрирующая данные по фиг. 2, объединенные в соответствии с настоящим изобретением.
Фиг. 1 - блок-схема, иллюстрирующая устройство для синтеза множественных данных ИКМ в соответствии с настоящим изобретением;
фиг. 2 - временная диаграмма, иллюстрирующая работу устройства, соответствующего изобретению;
фиг. 3 - временная диаграмма, иллюстрирующая данные по фиг. 2, объединенные в соответствии с настоящим изобретением.
Подробное описание предпочтительного варианта осуществления
В соответствии с фиг.1 схема соединения 10, как, например, схема соединения на основе реле переключения или цифровая схема соединения, выдает сигнал синхронизации кадра FS, тактовые импульсы ИКМ данных PCM_CLK и принимаемые ИКМ данные DRX в множество нижних процессоров 12, 14, 16, 18 и обрабатывает множественные ИКМ данные, объединенные схемой объединения данных 20. Нижние процессоры 12, 14, 16, 18 обрабатывают соответствующие ИКМ данные согласно сигналу синхронизации кадра FS и тактовым импульсам ИКМ данных PCM_ CLK для передачи получаемых в результате данных в верхний процессор 22. Кроме того, они генерируют сигналы регистра R1, R2, двухтональные многочастотные (ДТМЧ) сигналы, сигналы данных модема и кодированные речевые сигналы для преобразования их в передаваемые ИКМ данные DTX1, DTX2, DTX3, DTX4 в ответ на команду верхнего процессора 22.
В соответствии с фиг.1 схема соединения 10, как, например, схема соединения на основе реле переключения или цифровая схема соединения, выдает сигнал синхронизации кадра FS, тактовые импульсы ИКМ данных PCM_CLK и принимаемые ИКМ данные DRX в множество нижних процессоров 12, 14, 16, 18 и обрабатывает множественные ИКМ данные, объединенные схемой объединения данных 20. Нижние процессоры 12, 14, 16, 18 обрабатывают соответствующие ИКМ данные согласно сигналу синхронизации кадра FS и тактовым импульсам ИКМ данных PCM_ CLK для передачи получаемых в результате данных в верхний процессор 22. Кроме того, они генерируют сигналы регистра R1, R2, двухтональные многочастотные (ДТМЧ) сигналы, сигналы данных модема и кодированные речевые сигналы для преобразования их в передаваемые ИКМ данные DTX1, DTX2, DTX3, DTX4 в ответ на команду верхнего процессора 22.
Передаваемые ИКМ данные DTX1, DTX2, DTX3, DTX4 имеют блок кадра, состоящий из 32 каналов, объединяемых и передаваемых через схему объединения данных 20 в схему соединения 10. Число нижних процессоров может определяться в соответствии с количеством фактически обрабатываемых цифровых сигналов, например, как 8, 10, 12,..., N. Нижние процессоры 12, 14, 16, 18 могут загружать рабочую программу, хранимую во внешней памяти.
Временная диаграмма на фиг. 2 иллюстрирует ИКМ данные, подаваемые из нижних процессоров в схему объединения 20 множественных ИКМ данных, где FS представляет сигнал для синхронизации как начала, так и конца кадра, состоящего из 32 каналов, а PCM_CLK состоит из 32 х 8 тактовых импульсов для того, чтобы синхронизировать 32 канала.
А именно, один канал состоит из 8 битов, определяемых 8-ю тактовыми импульсами ИКМ данных PCM_CLK, которые имеют частоту 2,048 МГц. Среди этих нижних процессоров процессоры 12 и 14 служат для детектирования и передачи регистровых сигналов R1, R2, ДТМЧ сигналов и других тональных сигналов. Процессор 16 служит для кодирования и декодирования речевого сигнала. Процессор 18 служит для кодирования и декодирования сигнала для передачи данных модема. На фиг.3 представлена временная диаграмма, иллюстрирующая фактические ИКМ данные, подаваемые из процессоров 12, 14, 16, 18 соответственно их соответствующим функциям, и данные ИКМ каналов, сформированные схемой объединения данных 20.
При работе устройства соответственно показанному на фиг. 1 и фиг. 2 нижние процессоры 12, 14, 16, 18 синхронизируются тактовыми импульсами ИКМ данных PCM_ CLK 32 каналов, составляющих один кадр для обработки принимаемых ИКМ данных DRX, соответствующих каждому из каналов, и для передачи их в верхний процессор 22, когда схема соединения 10 выдает сигнал FS, указывающий начало кадра. После этого процессор 12 детектирует принимаемые ИКМ данные DRX как сигналы регистров R1, R2, передаваемые в верхний процессор 22 при приеме с первых по пятые ИКМ данные. Передаваемые ИКМ данные DTX1 первого, второго и пятого каналов процессора 12 являются ИКМ данными, обрабатываемыми в качестве сигналов регистров R1, R2 (представлены как "R" на фиг. 2). Ссылочный номер R представляет сигнал, запомненный в регистре в процессоре. Передаваемые ИКМ данные DTX1 третьего и четвертого каналов являются ИКМ данными (представлены как "D" на фиг. 2), соответствующими передаче ДТМЧ. Ссылочная позиция D представляет ДТМЧ в процессоре.
Нижний процессор 18 обрабатывает принимаемые ИКМ данные DRX шестого и седьмого каналов, передаваемые в верхний процессор 22. Передаваемые ИКМ данные DTX4 (представлены как "М" на фиг. 2) шестого и седьмого каналов подаются через выход DTX процессора 18 соответственно передаче данных посредством модема. Ссылочная позиция М указывает сигнал данных модема в процессоре.
Процессор 14 определяет ДТМЧ сигнал в каналах с 16-ого по 23-ий ИКМ каналы как принимаемые ИКМ данные DRX, в то время как он (DSP 14) передает ДТМЧ через 16-ый, 23-ий каналы в качестве передаваемых ИКМ данных DTX2 (представлены как "D" на фиг. 2), определяет сигналы регистров R1, R2 (представлены как "R" на фиг. 2) в канале 24 и в каналах с 28-го по 32-ой ИКМ данных в качестве принимаемых ИКМ данных DRX и передает сигналы регистров Rl, R2 в качестве передаваемых ИКМ данных DTX2. Синхронизируемый импульсами PCМ_CLK процессор 16 кодирует и декодирует с 25-х по 27-е ИКМ данные из схемы соединения 10 как передаваемые ИКМ данные DTX3 (представлены как "V" на фиг. 2). Ссылочная позиция V указывает речевой сигнал в процессоре.
Как описано выше, в то время как каждый из нижних процессоров обрабатывает принимаемые ИКМ данные DRX 32 каналов, подаваемые в верхний процессор 22, и генерирует передаваемые ИКМ данные в ответ на команду верхнего процессора 22, остальные процессоры генерируют конкретные значения в каналах ИКМ, эти значения не влияют на передаваемые данные из процессора 12. Например, процессор 12 определяет сигналы регистров R1, R2 и передает ИКМ данные DTX1, в то время как остальные процессоры 14, 16, 18 передают ИКМ данные DTX2, DTX3, DTX4 конкретных значений (представлены на как "U" на фиг. 2) через те же самые каналы. Ссылочная позиция указывает неиспользуемый канал ИКМ в процессоре. Распределение каналов ИКМ выполняется произвольно в соответствии с командой верхнего процессора 22, а загрузочная программа нижних процессоров 12, 14, 16, 18 может быть получена в различных вариантах в соответствии с применением.
Передаваемые ИКМ данные DTX1, DTX2, DTX3, DTX4 из нижних процессоров 12, 14, 16, 18 объединяются схемой объединения данных 20 для подачи кадра, имеющего ИКМ данные 32 каналов, в схему соединения 10. Схема объединения данных 20 может содержать логический элемент ИЛИ для логического сложения четырех ИКМ данных DTX1, DTX2, DTX3, DTX4. ИКМ данные U, R, D, V, М, получаемые от процессоров 12, 14, 16, 18 соответственно, состоят из 8 битов. Фиг. 2 иллюстрирует пример структуры ИКМ данных, подаваемых из процессоров 12, 14, 16, 18 в схему объединения данных 20 в соответствии с синхронизацией ИКМ канала, в то время как фиг. 3 иллюстрирует ИКМ данные (фиг. 2), объединенные схемой объединения данных 20 в качестве передаваемых данных ИКМ канала. Таким образом, ИКМ данные, подаваемые из схемы соединения, представляют собой данные, обработанные корректным образом в соответствии с требуемыми функциями с помощью множества процессоров.
Claims (4)
1. Устройство для синтеза множественных данных импульсно-кодовой модуляции (ИКМ) в электронной системе коммутации, отличающееся тем, что содержит верхний процессор для генерирования команд для запроса распределения каналов ИКМ и передачи ИКМ данных, множество нижних процессоров для генерирования упомянутых ИКМ данных посредством соответствующих им каналов, распределенных в соответствии с командой упомянутого верхнего процессора, схему объединения данных для объединения ИКМ данных упомянутых нижних процессоров в данные каналов ИКМ соответственно относящимся к ним каналам и схему соединения для передачи упомянутых данных каналов ИКМ.
2. Устройство по п.1, отличающееся тем, что упомянутые нижние процессоры определены в соответствии с типами функций, обеспечиваемыми упомянутой электронной системой коммутации для обработки ИКМ данных упомянутых соответствующих каналов ИКМ, каждый из которых имеет присущую ему функцию.
3. Устройство по п.2, отличающееся тем, что каждый из упомянутых нижних процессоров обеспечивает генерирование ИКМ данных конкретного значения, не оказывающих влияния на ИКМ данные остальных процессоров, передаваемые через каналы, не принадлежащие к соответствующим присущим им функциям.
4. Устройство по п. 1 или 3, отличающееся тем, что схема объединения данных содержит логический элемент для логического сложения всех данных каналов, упомянутых нижних процессоров, для передачи объединенных данных каналов в упомянутую схему соединения.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970008626A KR100228318B1 (ko) | 1997-03-14 | 1997-03-14 | 다중 펄스코드 변조데이터 합성회로 |
KR8626/1997 | 1997-03-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU98104914A RU98104914A (ru) | 1999-09-20 |
RU2138917C1 true RU2138917C1 (ru) | 1999-09-27 |
Family
ID=19499710
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU98104914A RU2138917C1 (ru) | 1997-03-14 | 1998-03-13 | Устройство для синтеза множественных данных импульсно-кодовой модуляции |
Country Status (4)
Country | Link |
---|---|
US (1) | US6144703A (ru) |
KR (1) | KR100228318B1 (ru) |
CN (1) | CN1120589C (ru) |
RU (1) | RU2138917C1 (ru) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6449286B1 (en) * | 1998-09-10 | 2002-09-10 | Rockwell Semiconductor Systems, Inc. | R2 multi-frequency compelled signalling using a DSP on a network termination card |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3988528A (en) * | 1972-09-04 | 1976-10-26 | Nippon Hoso Kyokai | Signal transmission system for transmitting a plurality of information signals through a plurality of transmission channels |
US4312063A (en) * | 1979-09-27 | 1982-01-19 | Communications Satellite Corporation | TDM Data reorganization apparatus |
US4298979A (en) * | 1979-09-27 | 1981-11-03 | Communications Satellite Corporation | Decoding TIM bus structure |
US4319352A (en) * | 1979-09-27 | 1982-03-09 | Communications Satellite Corporation | TIM Bus structure |
US5822686A (en) * | 1995-12-11 | 1998-10-13 | Telefonaktiebolaget Lm Ericsson | Channel scanning scheme for signal strength measurement systems and methods |
-
1997
- 1997-03-14 KR KR1019970008626A patent/KR100228318B1/ko not_active IP Right Cessation
-
1998
- 1998-03-13 RU RU98104914A patent/RU2138917C1/ru not_active IP Right Cessation
- 1998-03-14 CN CN98105615A patent/CN1120589C/zh not_active Expired - Fee Related
- 1998-03-16 US US09/039,323 patent/US6144703A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CN1194516A (zh) | 1998-09-30 |
US6144703A (en) | 2000-11-07 |
KR100228318B1 (ko) | 1999-11-01 |
CN1120589C (zh) | 2003-09-03 |
KR19980073386A (ko) | 1998-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2138917C1 (ru) | Устройство для синтеза множественных данных импульсно-кодовой модуляции | |
US6928083B2 (en) | CAS data processing apparatus of STM-1 interface block | |
KR100283394B1 (ko) | 사설 교환기 시스템의 타임 스위치 정합장치 | |
KR100478592B1 (ko) | 디에스피 스케쥴링 제어 방법 | |
JPH01295540A (ja) | 符号分割多元接続システム | |
JP3962147B2 (ja) | ページングシステム用時間遅延装置を用いたページングシステム | |
JP4571560B2 (ja) | 時分割多重通信用デジタルpb受信器 | |
JPS6320931A (ja) | デ−タ伝送装置 | |
KR100332644B1 (ko) | 음성데이터 및 신호의 다중화/역다중화 장치 | |
CA1211875A (en) | Tone generator | |
KR100201410B1 (ko) | 디지탈 키세트의 데이타 송수신 장치 | |
JP2869673B2 (ja) | データ通信システム | |
KR0141289B1 (ko) | 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치 | |
US20040186709A1 (en) | System and method of synthesizing a plurality of voices | |
JPH0828695B2 (ja) | チャンネルアクセス方式 | |
JP2937340B2 (ja) | ディジタル通話回路方式 | |
JPH0686376A (ja) | デジタルトーン発生回路 | |
KR0162822B1 (ko) | 디지탈 통신 시스템의 링코드 검출회로 | |
TW280888B (en) | Device for performing signal transmission between chip sets | |
KR890004409B1 (en) | Digital tone supply circuit in digital exchange | |
JPH04196721A (ja) | デジタル信号処理装置 | |
KR19980032378U (ko) | 교환시스템에서 타임스위치와 링크콘트롤러 간의 데이타 전송장치 | |
JPS6387041A (ja) | タイミングフラグ多重化装置 | |
KR20010004437A (ko) | 다중화장치에서 클럭변경시 리셋회로 | |
KR20020022251A (ko) | 4비트 타임슬롯 교환기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20080314 |