KR0141289B1 - 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치 - Google Patents

메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치

Info

Publication number
KR0141289B1
KR0141289B1 KR1019940037262A KR19940037262A KR0141289B1 KR 0141289 B1 KR0141289 B1 KR 0141289B1 KR 1019940037262 A KR1019940037262 A KR 1019940037262A KR 19940037262 A KR19940037262 A KR 19940037262A KR 0141289 B1 KR0141289 B1 KR 0141289B1
Authority
KR
South Korea
Prior art keywords
clock
output
data
matching
switch device
Prior art date
Application number
KR1019940037262A
Other languages
English (en)
Other versions
KR960028666A (ko
Inventor
김재평
허비또
Original Assignee
박성규
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신주식회사 filed Critical 박성규
Priority to KR1019940037262A priority Critical patent/KR0141289B1/ko
Publication of KR960028666A publication Critical patent/KR960028666A/ko
Application granted granted Critical
Publication of KR0141289B1 publication Critical patent/KR0141289B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

본 발명은 소용량 전전자 교환기 (DTS-1100)에 있어서, 가입자 용량 확장을 트릭스 스위치 장치에 정합이 가능한 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치에 관한 것으로서, 중계선 정합 장치로 부터 기준 클럭을 수신하여 내부 사용 클럭을 생성 및 분배하는 망동기 및 클럭 생성부와, 메트릭스 스위치 장치로 부터 가입자 전화채널데이타와 클럭을 수신하여 상기 망동기 및 클럭 수신기로 부터 출력되는 클럭을 이용하여 비트 레이트 변환을 수행하고 쓰기번지를 생성하는 비트 레이트 변환 및 클럭 수신부와, 상기 비트 레이트 변환 및 클럭 수신부로 부터 출력되는 쓰기 번지에 따라 상기 비트 레이트 변환 및 클럭 수신부로 부터 출력되는 가입자 전화채널 데이타를 주변 정합 장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 3 음성 메모리와, 타임 스위치 장치 프로세서와의 정합 기능을 수행하는 프로세서 정합부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 프로세서 정합부로 부터 출력되는 신호에 따라 상대편 타임 스위치 장치의 시험 및 유지보수와 회의 통화 기능을 위한 유지 보수 및 회의 통화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 유지 보수 및 회의 통화부와 주변 정합 장치로 부터 32개의 타임 슬롯으로 이루어진 32개의 입력 서브하이웨이 형태의 직렬 데이타를 수신하여 병렬 데이타로 다중화하는 다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 다중화부로 부터 출력되는 다중화된 가입 자 전화 채널 데이타를 주변 정합 장치 및 메트릭스 스위치 장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 1 및 제 2음성 메모리와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 3 및 제 1 음성 메모리에 저장된 가입자 전화채널데이타를 읽어내기 위한 제어 데이타를 발생하고 상기 비트 레이트 변환 및 클럭 수신부로 출력하는 제 1 제어 메모리, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 제 1제어 메모리로 부터 출력되는 제어 데이타에 따라 상기 제 3 및 제 1 음성 메모리에 저장된 가입자 전화 채널 데이타를 u/A-law 또는 A/u law 변환하고 병렬 데이타를 직렬 데이타로 역다중화하는 PROM 및 역다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 1 음성 메모리에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 생성하는 제 2 제어 메모리와, 상기 제 2 음성 메모리에서 읽혀진 가입자 전화채널데이타와 상기 제 2 제어 메모리의 메트릭스 스위치 장치용 제어 데이타를 비트 레이트 변환하여 상기 망동기 및 클럭 생성부에서 생성된 클럭과 함께 메트릭스 스위치 장치로 전송하기 위한 비트 레이트 변환 및 클럭 송신부로 구성된다.

Description

메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치
제 1 도는 종래의 타임 스위치 장치의 구성도
제 2 도는 본 발명에 의한 타임 스위치 장치의 구성도
제 3 도는 제 2 도의 프로세서 정합부의 세부 구성도
제 4 도는 제 3 도의 각 부분의 신호 파형도
제 5 도는 제 2 도의 망동기 및 클럭 생성부의 세부 구성도
제 6 도는 제 2 도의 비트 레이트 변환 및 클럭수신부의 세부 구성도
제 7 도는 제 2 도의 비트레이트 변환 및 클럭 송신부의 세부 구성도
* 도면의 주요부분에 대한 부호의 설명
100,200 : 망동기 및 클럭 생성부 101, 203 : 다중화부
102,202,204,208 : 음성 메모리 103, 205 : PROM 및 역 다중화부
104, 206 : 유지 보수 및 회의 통화부
105, 207, 211 : 제어 메모리 106, 210 : 프로세서 정합부
201 : 비트 레이트 변환 및 클럭 수신부
209 : 비트 레이트 변환 및 클럭 송신부 300 : 버퍼
301 : 디코더 302 : 양방향 버퍼
303 : 래치 400 : 클럭 선택 및 위상 비교부
401 : 오실레이터 402, 504 : 분주회로
500 : 병렬 데이타 수신부 503 : 클럭 수신부
505 : 위상 비교부 506 : 플립플롭
507 : 배타적 OR 게이트 508 : NOT 게이트
509 : 엑세스 충돌 방지부 510 : 래치부
600 : 멀티플렉싱부 601 : 데이타 송신부
602 : 클럭 송신부
본 발명은 소용량 전전자 교환기(DTS-1100)의 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치에 관한 것으로서, 특히, 가입자 용량 확장을 위해 메트릭스 스위치 장치에 정합이 가능한 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치에 관한 것이다.
종래의 소용량 전전자 교환기는 집선 기능을 수행하는 타임 스위치단과 타임 슬롯 교환기능을 수행하는 타임 스위치단으로 구성되는 스위치 네트워크로 이루어지는데, 최대 수용 용량이 일반 전화 채널 가입자 2000회선과 중계선 360 회선이다.
종래의 타임 스위치 장치는 제 1 도에 도시한 바와 같이 망동기 및 클럭 생성부(100), 다중화부(101), 음성 메모리(102), PROM 및 역다중화부(103), 유지 보수 및 회의 통화부(104), 제어메모리(105), 및 프로세서 정합부(106)로 구성되어 타임 스위치 기능 뿐만 아니라 회의 통화 기능 및 망동기 장치 기능을 수행한다.
32개 타임 슬롯으로 이루어진 32개의 입력 서브 하이웨이로 부터 2048kbps 직렬 데이타를 수신하여 8192kbps 병렬 데이타로 다중화부(101)에서 다중화된 가입자 전화 채널 데이타는 음성메모리(102)에 순차적으로 쓰여지고 음성메모리(102)에 일시 저장된 가입자 전화 채널 데이타는 제어 메모리(105)의 데이타, 즉 음성 메모리(102) 읽기 번지에 의해 타임 슬롯 교환 기능이 수행된다. 타임 슬롯 교환이 이루어진 가입자 전화 채널 데이타는 PROM(Programmable Read Only Memory) 및 역다중화부(103)의 번지로 사용되고, 제어 메모리(105)의 제어 데이타에 의해 u/A-law 또는 A/u law변환, 및 가입자 전화 채널 데이타 감쇠 기능이 수행된다.
PROM(103)의 출력 데이타는 8192Kbps 병렬 데이타를 2048Kbps 직렬 데이타로 변환하는 역다중화부(103)를 거쳐 32개 출력 서브 하이웨이로 전송된다.
유지 보수 및 회의 통화부(104)에서는 32타임 슬롯을 처리하는 PCM회의 통화 소자(M116)로 구성된 3자 통화 및 회의 통화 기능을 수행하고 프로세서 정합부(106)로 부터 출력되는 신호에 따라 타임 스위치 장치의 유지 보수를 수행한다.
망동기 및 클럭 생성부(100)는 중계선 수용 장치로 부터 2회선의 NSRF (Network Synchronization External Reference Clock )수신 및 선택부, 동기용 기준 클럭으로 사용될 PERF(PLL External Reference Clock) 생성부, LPF(Low Pass Loop)부, 16.384 MHz VCXO(Voltage Control Cristal Oscillator)로 구성되어 망동기 기능을 수행한다. 프로세서 정합부(106)는 타임 스위치 프로세서와의 정합을 위해 프로세서 정합 기능을 수행한다.
그러나 종래의 타임 스위치 장치는 가입자 용량을 확장하기 위한 메트릭스 스위치 정합 기능이 없는 문제점이 있었다.
따라서, 상기 문제점을 개선하기 위한 본 발명에 따른 목적은 메트릭스 스위치 장치와 정합이 가능하도록 하여 가입자 용량을 확장하기 위한 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명에 따른 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치는 중계선 정합 장치로 부터 기준 클럭을 수신하여 내부 사용 클럭을 생성 및 분배하는 망동기 및 클럭 생성부와, 메트릭스 스위치 장치로 부터 가입자 전화채널 데이타와 클럭을 수신하여 상기 망동기 및 클럭 수신부로 부터 출력되는 클럭을 이용하여 비트 레이트 변환을 수행하고 쓰기 번지를 생성하는 비트 레이트 변환 및 클럭 수신부와, 상기 비트 레이트 변환 및 클럭 수신부로 부터 출력되는 쓰기 번지에 따라 상기 비트 레이트 변환 및 클럭 수신부로 부터 출력되는 가입자 전화 채널 데이타를 주변 정합 장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 3 음성 메모리와, 타임 스위치 장치 프로세서와의 정합 기능을 수행하는 프로세서 정합부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 프로세서 정합부로 부터 출력되는 신호에 따라 상대편 타임 스위치 장치의 시험 및 유지보수와 회의 통화 기능을 위한 유지 보수 및 회의 통화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 유지 보수 및 회의 통화부와 주변 정합 장치로 부터 32개의 타임 슬롯으로 이루어진 32개의 입력 서브 하이웨이 형태의 직렬 데이타를 수신하여 병렬 데이타로 다중화하는 다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 다중화부로 부터 출력되는 다중화된 가입자 전화 채널 데이타를 주변 정합 장치 및 메트릭스 스위치장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 1 및 제 2음성 메모리와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 1 및 제 2 음성 메모리에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 발생하고 상기 비트 레이트 변환 및 클럭 수신부로 출력하는 제 1 제어 메모리와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 제 1 제어메모리로 부터 출력되는 제어 데이타에 따라 상기 제 1 및 제 2음성 메모리에 저장된 가입자 전화 채널 데이타를 u/A-law 또는 A/u law로 변환하고 병렬 데이타를 직렬 데이타로 역다중화하는 PROM 및 역다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 2음성 메모리에 저장된 가입자 전화 채널 데이타를 읽어 내기 위한 제어 데이타를 생성하는 제 2 제어 메모리와, 상기 제 2 음성 메모리에서 읽혀진 가입자 전화 채널 데이타와 상기 제 2 제어 메모리의 메트릭스 스위치 장치용 제어 데이타를 비트 레이트 변환하여 상기 망동기 및 클럭 생성부에서 생성된 클럭과 함께 메트릭스 스위치 장치로 전송하기 위한 비트 레이트 변화 및 클럭 송신부를 포함한다.
이하 첨부한 도면을 참조하여 본 발명을 상세히 설명한다.
제 2 도는 본 발명 에 따른 타임 스위치 장치의 구성도이다.
상기 타임 스위치 장치는 망동기 및 클럭 생성부(200), 비트 레이트 변환 및 클럭수신부(201), 제 1, 제 2 및 제 3 음성메모리(202,204,208), 다중화부(203), PROM 및 역다중화부(205), 유지 보수 및 회의 통화부(206), 제 1 및 제 2 제어 메모리 (207.211), 비트 레이트 변환 및 클럭 송신부(209) 및 프로세서 정합부(210)로 구성된다.
상기 망동기 및 클럭 생성부(200)는 중계선 정합 장치로 부터 기준 클럭을 수신하여 내부 사용 클럭을 생성 및 분배한다.
비트 레이트 변환 및클럭 수신부(201)는 메트릭스 스위치 장치로 부터 가입자 전화 채널 데이타와 8KHz 동기용 클럭 및 16,384MHz 클럭을 수신하고 망동기 및 클럭 수신부(200)로 부터 출력되는 클럭을 이용하여 8.192Mbps로 비트 레이트 변환을 수행하고 제 3 음성 메모리 (202)의 쓰기 번지를 생성한다.
제 3음성 메모리(202)는 비트 레이트 변환 및 클럭 수신부(201)로 부터 출력되는 쓰기 번지에 따라 비트 레이트 변환 및 클럭 수신부(201)로 부터 출력되는 가입자 전화 채널 데이타를 주변 정합 장치로 타임 슬롯 교환하기 위해 일시 저장한다.
프로세서 정합부(210)는 타임 스위치 장치 프로세서와의 정합 기능을 수행한다. 유지 보수 및 회의 통화부(206)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭을 이용하여 프로세서 정합부(210)로 부터 출력되는 신호에 따라 상대편 타임 스위치 장치의 시험 및 유지보수와 회의 통화 기능을 수행한다.
다중화부(203)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭을 이용하여 유지 보수 및 회의 통화부(206)와 주변 정압 장치로 부터 32개의 타임 슬롯으로 이루어진 32개의 입력 서브하이웨이 형태의 2048kbps의 직렬 데이타를 수신하여 8192kbps의 병렬 데이타로 다중화한다.
제 1 및 제 2 음성 메모리(204,208)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭을 이용하여 다중화부(203)로 부터 출력되는 다중화된 가입자 전화 채널 데이타를 주변 정합 장치로 타임 슬롯 교환하기 위해 일시 저장한다.
제 1 제어 메모리 (207)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭과 프로세서 정합부(210)로 부터 출력되는 신호에 따라 제 3 및 제 1 음성 메모리(202,204)에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 발생하고 비트 레이트 변환 및 클럭 수신부(201) 및 제 3 및 제 1 음성 메모리(202, 204)로 출력한다.
PROM 및 역다중화수(205)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭과 제 1 제어메모리(207)로 부터 출력되는 제어 데이타에 따라 상기 제 3 및 제 1 음성 메모리(202,204)에 저장된 가입자 전화 채널 데이타를 u/A-law 또는 A/u law 변환하고 8192kbps의 병렬 데이타를 2048kbps의 직렬 데이타로 역다중화한다.
제 2 제어 메모리(211)는 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭과 프로세서 정합부(210)로 부터 출력되는 신호에 따라 제 2 음성 메모리 (208)에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 생성한다.
비트 레이트 변환 및 클럭 송신부(209)는 제 2 음성 메모리(205)에서 읽혀진 가입자 전화 채널 데이타와 제 2제어 메모리(211)의 메트릭스 스위치 장치용 제어데이타를 16.384Mbps로 비트 레이트 변환하여 망동기 및 클럭생성부(200)에서 생성된 클럭과 함께 메트릭스 스위치 장치로 전송한다.
이와 같이 구성되는 타임 스위치 장치는 타임 스위치 기능과 메트릭스 스위치 정합 기능과 회의 통화 기능과 망동기 기능을 수행하는데, 이를 기능별로 상세히 설명한다.
첫째로 타임 스위치 기능인 타임 슬롯 교환 기능을 설명한다.
다중화부(203)에서 32개의 타임 슬롯으로 이루어진 32개의 입력 서브 하이웨이로 부터 2048Kbps 직렬 가입자 전화 채널 데이타를 수신하여 81929Kbps 병렬 가입자 전화채널 데이타로 다중화하고. 이 다중화된 가입자 전화 채널 데이타는 제 1 및 제 2 음성 메모리(204,208)에 망동기 및 클럭 생성부(200)에서 수신한 음성 메모리 쓰기 번지에 의해 순차적으로 쓰여진다. 제 3 음성 메모리(202)에는 비트 레이트 변환 및 클럭 수신부(201)로 부터 출력되는 가입자 전화 채널 데이타가 음성 메모리 쓰기 번지에 따라 순차적으로 쓰여진다. 제 1 및 제 2 제어메모리(207,211)는 타임슬롯 교환정보를 프로세서 정합부(310)로 부터 수신하여 쓰고, 망동기 및 클럭 생성부(200)에서 수신한 제어 메모리 읽기 번지에 의해 타임슬롯 교환정보가 순차적으로 읽혀져 제 2, 제 1 및 제 2 음성 메모리 (202,204,208)로 송신된다. 제 3 및 제 1음성 메모리 (202,204)에 일시 저장된 가입자 전화 채널 데이타는 제 1 제어 메모리(207)에서 수신한 타임슬롯 교환정보에 따라 읽기가 수행되어 PROM 및 역다중화부(205)로 송신된다. 제 2 음성 메모리(208)에 일시 저장된 가입자 전화 채널 데이타는 제 2 제어 메모리(211)에서 수신한 타임 슬롯 교환정보에 의해 읽기가 수행되어 비트 레이트 변환 및 클럭 송신부(209)로 송신된다. 제 3 및 제 1 음성 메모리(202.204)에 저장되어 출력되는 가입자 전화 채널 데이타는 PROM 및 역다중화부(205)에서 제 1 제어 메모리(207)에서 수신한 제어 데이타에 따라 u/A law 또는 A/u law 변환되고, 8192kbps 병렬 가입자 전화 채널 데이타를 2048 Kbps 직렬 가입자 전화 채널 데이타로 변환되어 주변 정합 장치로 송신된다.
둘째로 메트릭스 스위치 장치 정합 기능을 설명한다.
비트 레이트 변환 및 클럭 수신부(201)는 메트릭스 스위치 장치로 부터 가입자 전화 채널 데이타와 8KHz 클럭 및 16,384MHz 클럭을 수신하고, 가입자 전화 채널 데이타를 16.384Mbps 에서 8.192Mbps로 비트 레이트 변환하여 메트릭스 스위치 장치로 부터 수신한 클럭으로 생성된 음성 메모리 쓰기번지에 의해 제 3 음성 메모리(202)에 쓰여지도록 송신한다. 그리고 제 3 음성 메모리(202)의 엑세스시 충돌을 방지하기 위해 왼쪽 포트인 음성 메모리 쓰기 번지와 오른쪽 포트인 음성 메모리 읽기 번지를 비교하여 동일한 값일때 왼쪽 포트인 음성 메모리 쓰기 번지에 1024를 더하므로 제 3 음성 메모리(202)의 엑세스 충돌을 방지한다.
반대로 비트 레이트 변환 및 클럭 송신부(209)는 제 2 음성 메모리(208)에서 수신한 가입자 전화채널데이타와 제 2 제어 메모리(211)에서 수신한 메트릭스 스위치 장치 제어용 데이타를 8.192Mbps 에서 16.384Mbps로 비트레이트 변환하고, 비트 레이트 변환된 데이타와 망동기 및 클럭 발생부(200)에서 수신한 타임 스위치 장치 내부 클럭, 즉, 8KHz 클럭과 16.384MHz 클럭과 함께 메트릭스 스위치 장치로 전송한다.
셋째로 회의 통화 기능을 설명한다.
회의 통화 기능은 단위 소자당 32타임 슬롯을 처리하는 PCM 회의 통화 소자(M116)를 사용하였다. 구성 방식은 N명의 회의 통화 참가자에 대해서 자신의 음성신호를 제외한 (N-1)개의 신호를 가산하여 출력 서브하이웨이 상의 타임 슬롯에 송출하는 N-1 가산 방식을 이용한다. N-1 가산 방식은 참가자 N명에 대해서 자신의 음성을 제외한 N-1의 참가자의 음성신호를 가산하여 나머지 참가자에게 송출하는 방식이다.
넷째로 망동기 기능은 중계선 정합 장치로 부터 동기용 클럭을 수신하여 타임 스위치 장치에 사용될 클럭들을 생성한다. 제 2도의 프로세서 정합부(210)는 제 3 도에 도시한 바와 같이 타임 스위치 장치 프로세서로 부터 출력되는 신호를 수신하는 버퍼(300), 이 버퍼(300)로 부터 출력되는 신호를 디코딩하여 유지보수 및 회의 통화부(206)와 제 1 및 제 2 제어메모리(207,211)로 출력하는 디코더(301), 이 디코더(301)로 부터 출력되는 방향 선택신호에 따라 타임 스위치 장치와 신호를 송수신하는 양방향버퍼(302) 및 디코더(301)로 부터 출력되는 래치 클럭에 따라 양방향버퍼(302)로 부터 출력되는 제어 데이타를 래치하여 디코더(301)로 출력하는 래치(303)로 구성된다.
이와 같이 구성되는 프로세서 정합부(203)의 동작을 제 4 도를 참조하여 설명한다.
타임 스위치 장치 프로세서는 타임 스위치 장치 제어 데이터를 버스를 통해 상호 교환한다. 타임 스위치 프로세서로 부터 출력되는 신호는 프로세서에서 타임 스위치장치를 선택하기 위하여 출력하는 선택신호(SEL), 프로세서에서 타임 스위치 장치로 보내는 시스템 클럭(SCLK), 어드레스15에서 어드레스0까지가 실려 있음을 알리는 어드레스 인에이블 신호(AE), 데이타15에서 데이타0까지 실려 있음을 알리는 데이타 인에이블 신호(DE), 프로세서가 타임 스위치 장치의 상태를 읽고 있음을 알리는 읽기신호(SRD) 및 프로세서가 타임 스위치 장치에 데이타를 쓰고 있음을 알리는 쓰기신호(SWR)이다.
버퍼(300)는 타임 스위치 장치로 부터 선택신호(SEL), 시스템 클럭(SCLK). 어드레스 인에이블 신호(AE), 데이타 인에이블 신호(DE),읽기신호(SRD), 및 쓰기신호(SWR)를 받아들여 디코더(301)로 보낸다.
디코더(301)에서는 양방향버퍼(302)의 방향 선택신호 및 래치(303)의 래치 클럭을 보내고, 이 래치(303)에서 래치된 제어 데이타를 받아들여 각종 제어신호를 생성한다.
제 2 도의 망동기 및 클럭 생성부(200)는 제 5 도에 도시한 바와 같이 중계선 정합장치로 부터 출력되는 2개조의 동기용 기준 클럭을 수신하여 1개조를 선택하고 2.048MHz 클럭과 위상을 비교하는 클럭 선택 및 위상 비교부(400), 클럭 선택 및 위상 비교부(400)로 부터 출력되는 신호에 따라 16.384MHz의 클럭을 발생하는 오실레이터(401) 및 오실레이터(401)로 부터 출력되는 16.384MHz 클럭을 분주하여 내부에서 사용될 내부 사용 클럭을 발생하고 상기 클럭선택 및 위상비교부(400)로 출력하는 분주회로(402)로 구성된다.
이와 같이 구성된 망동기 및 클럭 생성부(200)의 동작을 설명한다.
클럭 선택 및 위상 비교부(400)에서는 중계선 정합장치에서 2개조의 동기용 기준 클럭, 즉, 2,048MHz 클럭을 수신하여 1개조를 선택하고, 분주회로(402)에서 수신한 2.048MHz 클럭과 위상을 비교하여 비교 결과를 오실레이터(401)로 송신한다. 오실레이터(401)는 16.384MHz용 전압 제어 오실레이터로, 클럭 선택 및 위상 비교부(400)에서 수신한 신호에 의해 16.384MHz 내외의 클럭을 분주회로(402)로 송신한다. 분주회로(402)에서는 오실레이터(401)에서 수신한 클럭을 분주하여 타임 스위치 장치에서 사용될 각종 클럭들을 생성한다.
제 2 도의 비트 레이트 변환 및 클럭 수신부(201)는 제 6 도에 도시한 바와 같이 메트릭스 스위치 장치로 부터 16.384Mbps 병렬 5비트 x 직렬 2비트의 가입자 전화 채널 데이타를 수신하는 병렬 데이타 수신부(500), 메트릭스 스위치로 부터 16.384MHz 클럭과 8KHz 동기용 클럭을 수신하는 클럭 수신부(503), 클럭 수신부(503)로 부터 출력되는 16.384MHz 클럭과 8KHz 동기용 클럭을 분주하여 4KHz 주기로 제 3 음성 메모리(202)의 쓰기 번지를 생성하여 제 3 음성 메모리(202)로 송신하는 분주회로(504) 분주회로(504)로 부터 출력되는 클럭에 따라 병렬 데이타 수신부(500)로 부터 출력되는 가입자 전화 채널 데이타를 8.192Mbps의 데이타로 변환하여 제 3 음성 메모리(202)로 출력하는 래치부(510), 및 분주회로(504)로 부터 출력되는 쓰기 번지와 제 1 제어 메모리 (207)로 부터 출력되는 읽기 번지를 비교하여 엑세스 충돌 발생을 막기 위해 쓰기 번지를 1K 증가시키는 엑세스 충돌 방지부 (509)로 구성된다. 여기서, 래치부(510)는 분주회로(504)로 부터 출력되는 클럭에 따라 병렬 데이타 수신부(500)로 부터 출력되는 가입자 전화 채널 데이타를 래치하는 래치(501), 분주회로(504)로 부터 출력되는 클럭을 반전시키는 NOT 게이트(508), 및 NOT 게이트(508)로 부터 출력되는 클럭에 따라 래치(501)와 병렬 데이타 수신부(500)로 부터 출력되는 신호를 래치하는 래치(502)로 구성된다.
또한, 엑세스 충돌방지부(509)는 분주회로(504)로 부터 출력되는 신호를 제 1 제어 메모리(207)와 망동기 및 클럭 생성부(200)로 부터 출력되는 신호와 비교하여 같은 경우 하나의 펄스를 갖는 클럭을 출력하는 위상 비교부(505), 이 위상 비교부(505)로 부터 출력되는 클럭이 수신되면 전상태의 반대값을 갖는 출력 값을 출력하는 플립플롭(506) 및 이 플립플롭(506)으로 부터 출력되는 신호에 따라 분주회로(504)로 부터 출력되는 신호 중에서 최상위 비트, 또는,반전된 최상위 비트를 출력하여 1K 증가시킨 쓰기 번지를 출력하는 배타적 OR 게이트(507)로 구성된다.
이와 같이 구성된 비트 레이트 변환 및 클럭 수신부(201)의 동작을 설명한다.
병렬 데이타수신부(500)에서는 메트릭스 스위치 장치로 부터 16.384Mbps 병렬 5비트 x 직렬 2비트의 가입자 전화채널데이타를 수신한다. 클럭수신부(503)에서는 메트릭스 스위치장치로 부터 16.384MHz 클럭과 8KHz 동기용 클럭을 수신한다. 또한 분주회로(504)에서는 클럭 수신부(503)에서 수신한 16.384MHz 클럭과 8KHz 동기용 클럭을 분주하여 4KHz 주기로 0에서 2047 까지의 음성 메모리의 쓰기 번지를 생성하여 제 3 음성 메모리(202)로 송신한다. 래치(501,502)에서는 메트릭스 스위치 장치로 부터 병렬 데이타 수신부(500)를 통해 수신한 가입자 전화 채널 데이타를 8, 192Mbps 10비트로 변환하여 제 3 음성메모리(202)로 송신하고 가입자 전화 채널 데이타는 분주회로(504)에서 수신한 음성 메모리 쓰기 번지에 의해 순차적으로 제 3 음성 메모리(202)에 쓰여진다. 메트릭스 스위치 장치로 부터 수신한 가입자 전화 채널 데이타를 제 3 음성 메모리 (202)의 왼쪽 포트에 쓸때 제 3 음성 메모리 (202)의 오른쪽 포트에서는 읽기가 수행된다. 제 3 음성 메모리(202)에 쓸때에는 메트릭스 스위치 장치로 부터 수신된 클럭에 의해서 쓰기번지가 생성되고 읽을 때는 타임 스위치 장치 내부 클럭에 의해서 생성된 읽기번지로 읽으므로, 읽기번지와 쓰기번지가 동일한 번지를 엑세스하는 경우가 발생한다. 이러한 음성메모리(202)의 엑세스 층돌을 방지하기 위해 2K 용량의 음성 메모리를 사용하고, 쓰기번지와 읽기번지를 비교하여 동일한 값이 되면 쓰기 번지를 1K 증가시키므로서 음성 메모리의 엑세스 충돌을 방지한다. 즉, 위상비교부(505)는 분주회로(504)에서 출력되는 4KHz 주기로 0에서 2047 까지를 나타내는 11비트의 쓰기번지 신호(A0L-A10L)와 제 1 제어메모리(207)에서 출력되는 10 비트의 읽기번지 신호(A0R-A9R) 및 망동기 및 클럭생성부(200)에서 출력되는 4KHz인 신호(A10R)을 받아들여 비교한다. 즉, 쓰기 번지신호(A0L-A10L)과 읽기 번지신호(A0R-A9R) 및 동기신호(A10R)를 비트 별로 비교하여 같을 때는 한개의 펄스를 갖는 클럭을 플립플롭(506)으로 송신한다. 플립플롭(506)에서는 위상비교부(505)로 부터 출력되는 클럭을 수신하면 출력 값으로 전상태의 반대값을 배타적 OR 게이트(507)로 출력한다. 배타적 OR 게이트(507)에서는 음성 메모리 쓰기 번지의 최상위 비트(A10L)를 입력으로 받아들여 플립플롭(506)에서 수신한 데이타가 로직 레벨 '0'이면 최상위 비트(A10L)를 출력하고, 로직 레벨 '1'이면 최상위 비트(A10L)를 반전시킨 신호(/A10L)를 출력한다. 배타적 OR 게이트(507)의 출력데이타는 플립플롭(506)의 데이타에 의해 음성 메모리 엑세스 충돌 발생시 음성 메모리 쓰기 번지를 1K 증가시키는 결과를 가져온다.
제 2 도의 비트 레이트 변환 및 클럭 송신부(209)는 제 7 도에 도시한 바와 같이 제 2 음성메모리(208)와 제 2 제어 메모리(211)로 부터 출력되는 8.192Mbps 병렬 8비트의 가입자 전화채널 데이타와 메트릭스 스위치 제어용 데이타를 수신하고 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭을 이용하여 가입자 전화채널 데이타와 메트릭스 스위치 제어용 데이타를 16.384Mbps 병렬 7비트 x 직렬 2비트 형태로 비트 레이트 변환하는 멀티플렉싱부(600), 이 멀티플렉싱부(600)로 부터 출력되는 신호를 메트릭스 스위치 장치로 송신하는 데이타송신부(601) 와 망동기 및 클럭 생성부(200)로 부터 출력되는 클럭을 메트릭스 스위치장치로 송신하는 클럭송신부(602)로 구성된다.
이와 같이 구성된 비트 레이트 변환 및 클럭 송신부(209)의 동작을 설명한다.
멀티플렉싱부(600)에서는 제 2 음성 메모리(208)로 부터 8.192Mbps 병렬 8비트의 가입자 전화 채널 데이타를 수신하고, 제 2 제어 메모리(211)로 부터 메트릭스 스위치 제어용 데이타를 수신하여 망동기 및 클럭 생성부(200)로 부터 클럭을 수신하며 가입자 전화 채널 데이타와 메트릭스 스위치 제어용 데이타를 16.384Mbps 병렬 7비트 x 직렬 2비트 형태로 비트 레이트 변환시킨다. 멀티플렉싱부(600)에서 비트 레이트 변환된 데이타는 데이타 송신부(601)를 통해 메트릭스 스위치 장치로 송신된다. 또한 망동기 및 클럭 생성부(200)에서 수신한 클럭은 클럭 송신부(602)를 통해 메트릭스 스위치 장치로 송신된다.
이상에서 설명한 바와 같이 본 발명은 소용량 교환기에서 가입자 용량의 확장이 가능하도록 하는 효과가 있다.

Claims (9)

  1. 중계선 정합 장치로 부터 기준 클럭을 수신하여 내부 사용 클럭을 생성 및 분배하는 망동기 및 클럭 생성부와, 메트릭스 스위치 장치로 부터 가입자 전화 채널 데이타와 클럭을 수신하고 상기 망동기 및 클럭 수신부로 부터 출력되는 클럭을 이용하여 비트 레이트 변환을 수행하고 쓰기 번지를 생성하는 비트 레이트 변환 및 클럭 수신부와, 상기 비트 레이트 변환 및 클럭 수신부로 부터 출력되는 쓰기 번지에 따라 상기 비트 레이트 변환 및 클럭수신부로 부터 출력되는 가입자 전화채널데이타를 주변 정합 장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 3 음성 메모리와, 상기 타임 스위치장치 프로세서와의 정합기능을 수행하는 프로세서 정합부와, 상기 망동기 및 클럭생성부로 부터 출력되는 클럭을 이용하여 프로세서 정합부로 부터 출력되는 신호에 따라 상대편 타임 스위치 장치의 시험 및 유지보수와 회의 통화 기능을 위한 유지 보수 및 회의 통화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 유지 보수 및 회의 통화부와 주변 정합 장치로 부터 32개의 타임 슬롯으로 이루어진 32개의 입력 서브하이웨이 형태의 직렬 데이타를 수신하여 병렬 데이타로 다중화하는 다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 상기 다중화부로 부터 출력되는 다중화된 가입자 전화 채널 데이타를 주변 정합 장치 및 메트릭스 스위치장치로 타임 슬롯 교환하기 위해 일시 저장하는 제 1 및 제 2 음성 메모리와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 3 및 제 1 음성 메모리에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 발생하고 상기 비트 레이트 변환 및 클럭 수신부로 출력하는 제 1 제어 메모리, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 제1 제어메모리로 부터 출력되는 제어 데이타에 따라 상기 제 3 및 제 1 음성메모리에 저장된 가입자 전화 채널 데이타를 u/A-law 또는 A/u law 변환하고 병렬데이타를 직렬데이타로 역다중화하는 PROM 및 역다중화부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭과 상기 프로세서 정합부로 부터 출력되는 신호에 따라 상기 제 2 음성 메모리에 저장된 가입자 전화 채널 데이타를 읽어내기 위한 제어 데이타를 생성하는 제 2 제어 메모리(211)와, 상기 제 2 음성 메모리에서 읽혀진 가입자 전화 채널 데이타와, 상기 제 2 제어 메모리의 메트릭스 스위치 장치용 제어 데이타를 비트 레이트 변환하여 상기 망동기 및 클럭 생성부에서 생성된 클럭과 함께 메트릭스 스위치장치로 전송하기 위한 비트 레이트 변환 및 클럭 송신부를 포함하는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  2. 제 1 항에 있어서, 상기 비트 레이트 변환 및 클럭 수신부는 상기 메트릭스 스위치 장치로 부터 가입자 전화 채널 데이타와 클럭을 수신하고 상기 망동기 및 클럭 수신부로 부터 출력되는 클럭을 수신하여 8,192Mbps로 비트 레이트 변환을 수행하는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  3. 제 1 항에 있어서, 상기 비트 레이트 변환 및 클럭 송신부가 상기 제 2 음성 메모리 에서 읽혀진 가입자 전화 채널 데이타와 상기 제 2 제어 메모리의 메트릭스 스위치 장치용 제어 데이타를 16.384Mbps로 비트 레이트 변환하는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  4. 제 1 항에 있어서, 상기 프로세서 정합부(210)는, 상기 타임 스위치 장치 프로세서로 부터 출력되는 신호를 수신하는 버퍼와, 상기 버퍼로 부터 출력되는 신호를 디코딩하여 상기 유지 보수 및 회의통화부와 제 1 및 제 2 제어 메모리로 출력하는 디코더와, 상기 디코더로 부터 출력되는 방향 선택신호에 따라 타임 스위치 장치와 신호률 송수신하는 양방향 버퍼와, 상기 디코더로 부터 출력되는 래치 클럭에 따라 상기 양방향 버퍼로 부터 출력되는 제어 데이타를 래치하여 상기 디코더로 출력하는 래치로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  5. 제 1 항에 있어서, 상기 망동기 및 클럭 생성부는, 상기 중계선 정합 장치로 부터 출력되는 2개조의 동기용 기준 클럭을 수신하여 1개조를 선택하고 2.048MHz 클럭과 위상을 비교하는 클럭 선택 및 위상 비교부와, 상기 클럭 선택 및 위상 비교부로 부터 출력되는 신호에 따라 16.384MHz의 클럭을 발생하는 오실레이터와, 상기 오실레이터로 부터 출력되는 16.384MHz 클럭을 분주하여 내부에서 사용될 내부 사용 클럭을 발생하고 상기 클럭 선택 및 위상 비교부로 출력하는 분주회로로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  6. 제 2 항에 있어서, 상기 비트 레이트 변환 및 클럭 수신부는, 메트릭스 스위치 장치로 부터 16.384Mbps 병렬 5비트 x 직렬 비트의 가입자 전화 채널 데이타를 수신하는 병렬 데이타 수신부와, 상기 메트릭스 스위치로 부터 16.384MHz 클럭과 8KHz 동기용 클럭을 수신하는 클럭 수신부와, 상기 클럭 수신부로 부터 출력되는 16.384MHz 클럭과 8KHz 동기용 클럭을 분주하여 4KHz 주기로 상기 제 3 음성 메모리의 쓰기 번지를 생성하여 상기 제 3 음성 메모리로 송신하는 분주회로와, 상기 분주회로로 부터 출력되는 클럭에 따라 상기 병렬 데이타 수신부로 부터 출력되는 가입자 전화 채널 데이타를 8.192Mbps의 데이타로 변환하여 상기 제 3음성 메모리로 출력하는 래치부와, 상기 분주회로로 부터 출력되는 쓰기 번지와 상기 제 1 제어 메모리로 부터 출력되는 읽기 번지를 비교하여 엑세스 충돌 발생을 막기 위해 쓰기 번지를 1K 증가시키는 엑세스 충돌 방지부로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  7. 제 6 항에 있어서, 상기 래치부는, 상기 분주회로로 부터 출력되는 클럭에 따라 상기 병렬 데이타 수신부로 부터 출력되는 가입자 전화 채널 데이타를 래치하는 제 1 래치와, 상기 분주회로로 부터 출력되는 클럭을 반전시키는 NOT 게이트와, 상기 NOT 게이트로 부터 출력되는 클럭에 따라 상기 제 1 래치와 상기 병렬 데이터 수신부로 부터 출력되는 신호를 래치하는 제 2 래치로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  8. 제 6 항에 있어서, 상기 엑세스 충돌 방지부는, 상기 분주회로로 부터 출력되는 신호를 상기 제 1 제어 메모리와 망동기 및 클럭 생성부로 부터 출력되는 신호와 비교하여 같은 경우 하나의 펄스를 갖는 클럭을 출력하는 위상 비교부와, 상기 위상 비교부로 부터 출력되는 클럭이 수신되면 전상태의 반대값을 갖는 출력값을 출력하는 플립플롭과, 상기 플립플롭으로 부터 출력되는 신호에 따라 상기 분주회로로 부터 출력되는 신호 중에서 최상위 비트, 또는 반전된 최상위 비트를 출력하여 1K 증가시킨 쓰기번지를 출력하는 배타적 OR 게이트로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
  9. 제 3 항에 있어서, 상기 비트 레이트 변환 및 클럭 송신부는, 상기 제 2음성 메모리와 제 2 제어메모리로 부터 출력되는 8.192Mbps 병렬 8비트의 가입자 전화 채널 데이타와 메트릭스 스위치 제어용 데이타을 수신하고 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 이용하여 가입자 전화 채널 데이타와 메트릭스 스위치 제어용 데이타를 16.384Mbps 병렬 7비트 x 직렬 2비트 형태로 비트 레이트 변환하는 멀티플렉싱부와, 상기 멀티플렉싱부로 부터 출력되는 신호를 메트릭스 스위치 장치로 송신하는 데이타 송신부와, 상기 망동기 및 클럭 생성부로 부터 출력되는 클럭을 상기 메트릭스 스위치 장치로 송신하는 클럭 송신부로 구성되는 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치.
KR1019940037262A 1994-12-27 1994-12-27 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치 KR0141289B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940037262A KR0141289B1 (ko) 1994-12-27 1994-12-27 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940037262A KR0141289B1 (ko) 1994-12-27 1994-12-27 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치

Publications (2)

Publication Number Publication Date
KR960028666A KR960028666A (ko) 1996-07-22
KR0141289B1 true KR0141289B1 (ko) 1998-08-17

Family

ID=19403832

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940037262A KR0141289B1 (ko) 1994-12-27 1994-12-27 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치

Country Status (1)

Country Link
KR (1) KR0141289B1 (ko)

Also Published As

Publication number Publication date
KR960028666A (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
US3997727A (en) Time division multiplexed digital switching apparatus
US4740955A (en) Communications system having voice and digital data capability and employing a plurality of voice and data buses in main service unit and serial packetized transmission to and from telephones
US3924077A (en) Pulse code modulation time division multiplex telephone system
US4069399A (en) TDM PCM Communication system
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US4306303A (en) Switching of digital signals
KR850007723A (ko) 전기통신 회의를 할 수 있는 교환시스템
US4805171A (en) Unitary PCM rate converter and multiframe buffer
US4105869A (en) Time-division multiplex digital transmission system with intermediate stations adapted to transit insert and extract digital channels
KR970056106A (ko) 시분할 다중화(tdm) 버스에서 통계적 다중화 장치
KR0141289B1 (ko) 메트릭스 스위치 정합용 소용량 교환기의 타임 스위치 장치
KR0141291B1 (ko) 소용량 전전자 교환기의 가입자 집선장치
KR100831329B1 (ko) 내장형 음성우편 시스템의 플렉시블 타임슬롯 발생 시스템및 그 방법
KR970004859B1 (ko) 전전자 교환기의 하이웨이 레이트 변환장치
KR200317545Y1 (ko) 데이터 순차 출력 장치를 구비한 시간 스위치
KR0152396B1 (ko) 피씨엠 데이타 지연회로
KR920005064B1 (ko) 타임 스위치 장치
KR100242304B1 (ko) 종합정보통신망의 데이타 전송장치 및 방법
KR100246454B1 (ko) 비 채널 선택 회로
KR890001203B1 (ko) 송신과 수신간의 클럭지연에 따른 데이터 정합회로
GB2027565A (en) Improvements in or relating to the switching of digital signals
KR100209556B1 (ko) 키폰시스템에서 음성채널 확장장치
KR0145928B1 (ko) 전전자교환기에 있어서 출력데이타 충돌 방지가 가능한 메트릭스 스위치 장치
KR840002347B1 (ko) 디지탈 전자 교환장치
KR0143156B1 (ko) 전전자 교환기의 타임 스위치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010331

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee