RU2040851C1 - Многочастотный фазоцифровой детектор - Google Patents

Многочастотный фазоцифровой детектор Download PDF

Info

Publication number
RU2040851C1
RU2040851C1 SU4423137A RU2040851C1 RU 2040851 C1 RU2040851 C1 RU 2040851C1 SU 4423137 A SU4423137 A SU 4423137A RU 2040851 C1 RU2040851 C1 RU 2040851C1
Authority
RU
Russia
Prior art keywords
delay
input
clock
output
inputs
Prior art date
Application number
Other languages
English (en)
Inventor
Виталий Иванович Козлов
Original Assignee
Виталий Иванович Козлов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Виталий Иванович Козлов filed Critical Виталий Иванович Козлов
Priority to SU4423137 priority Critical patent/RU2040851C1/ru
Application granted granted Critical
Publication of RU2040851C1 publication Critical patent/RU2040851C1/ru

Links

Images

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

Изобретение относится к радиотехнике. Цель изобретения повышение верхней рабочей частоты при одновременном увеличении точности детектирования. Детектор содержит тактируемый сумматор 1, ЦАП 2, фильтр 3 нижних частот, RS-триггеры 4 и 5 и фазорасщепители 6 и 7. Опорная последовательность импульсов преобразуется сумматором 1 и фазорасщепителем 7 и поступает на RS-триггеры 4 и 5, куда поступает также преобразованная фазорасщепителем 6 сигнальная последовательность импульсов. Полученные сигналы поступают через ЦАП 2 на фильтр 3. Он подавляет аналоги пилообразных составляющих, а аналог постоянной составляющей, пропорциональный эквивалентной разности фаз опорной и сигнальной импульсных последовательностей, проходит на выход детектора и может быть использован для управления частотой генератора. Цель достигается за счет улучшения условий фильтрации помехи фильтром 3 путем повышения частоты помехи в K раз и уменьшения ее уровня в K раз. Детектор по пп. 2 4 ф-лы отличается выполнением фазорасщепителей 6 и 7, ЦАП 2. 3 з.п. ф-лы, 3 ил.

Description

Изобретение относится к радиотехнике, импульсной и вычислительной технике и может быть использовано в синтезаторах частот приемопередающей и измерительной аппаратуры.
Цель изобретения повышение верхней рабочей частоты при одновременном увеличении точности детектирования.
На фиг. 1 представлена функциональная блок-схема предлагаемого многочастотного фазоцифрового детектора; на фиг. 2 функциональная схема одного из фазорасщепителей, входящих в состав многочастотного фазоцифрового детектора; на фиг. 3 принципиальная электрическая схема цифроаналогового преобразователя, входящего в состав многочастотного фазоцифрового детектора.
Предлагаемый многочастотный фазоцифровой детектор содержит первый тактируемый сумматор 1, цифроаналоговый преобразователь 2, фильтр 3 нижних частот, первый RS-триггер 4, К-1 дополнительных RS-триггеров 5, первый 6 и второй 7 фазорасщепители. При этом второй фазорасщепитель 7 содержит К-1 последовательно соединенных тактируемых сумматоров 8, К последовательно соединенных цепей 9 потактовой задержки импульсов переполнения, первая из которых содержит К последовательно соединенных элементов 10 потактовой задержки и первый формирователь 11 импульсов с задержкой на один такт. А каждая последующая i-я цепь 9 потактовой задержки импульсов переполнения содержит первый 12, второй 15 и третий 19 формирователи импульсов с задержкой на один такт, первый элемент 13 потактовой задержки, элемент И 14, RS-триггер 16, элемент ИЛИ 17, K-i элементов 18 потактовой задержки. Цифроаналоговый преобразователь 2 содержит резистивную матрицу 2N-R 20, резистор связи 21 и резистивную матрицу R-2R 22.
Детектор работает следующим образом. В результате тактирования сумматора 1 опорной последовательностью импульсов он формирует ступенчатую пилообразную функцию. Выходы старших разрядов тактируемого сумматора 1 соединены с входами второго фазорасщепителя 7, а выходы младших разрядов тактируемого сумматора соединены со входами цифроаналогового преобразователя 2. Импульс переполнения с выхода тактируемого сумматора 1 поступает на сигнальный вход второго фазорасщепителя 7. Первый выход второго фазорасщепителя 7 соединен с S-входом RS-триггера 4, поэтому сформированный на этом выходе импульс устанавливает данный триггер в состояние "1". На R-вход триггера поступают импульсы с одного из выходов первого фазорасщепителя 6, который может быть выполнен в виде кольцевого счетчика импульсов. Кольцевой счетчик импульсов осуществляет также деление частоты сигнальной последовательности импульсов. Импульсы, поступающие на кодовый вход второго фазорасщепителя 7, т.е. на последовательно соединенные тактируемые сумматоры 8, сдвигаются по фазе путем суммирования с единицей. Цепи потактовой задержки импульсов переполнения необходимы для формирования импульсов, задержанных на определенное время.
Резистивная матрица 2N-R 20 преобразует поступающие на ее вход импульсы в аналоговый эквивалент, к которому через резистор связи 21 добавляется другой аналоговый эквивалент, получаемый от импульсов младших разрядов накапливающего сумматора 1 с помощью резистивной матрицы R-2R 22. Фильтр 3 нижних частот подавляет аналоги пилообразных составляющих, а аналог постоянной составляющей, пропорциональный эквивалентной разности фаз опорной и сигнальной импульсных последовательностей, проходит на выход детектора и может быть использован для управления частотой генератора, работающего, например, в кольце ФАПЧ. По сравнению с прототипом аналоги импульсов передаются на вход фильтра 3 нижних частот с весовым отношением 1/K. С помощью резистора связи 21 такой же уровень устанавливается для аналогового эквивалента функции младших разрядов. Эффект деления частоты в устройстве не проявляется, поскольку каждый из импульсов исходной импульсной последовательности проходит на соответствующий триггер, выполняющий роль фазового детектора. Благодаря этому в К раз повышается частота помехи, а уровень ее в К раз уменьшается, т.е. улучшаются условия фильтрации этой помехи фильтром 3 нижних частот. За счет этого может быть расширена полоса пропускания петли автоподстройки того устройства, в котором используется настоящий многочастотный фазоцифровой детектор. В принципе не обязательно выбирать К равным 2N. Оно может быть любым целым числом. При этом необходимо выполнить условие, чтобы на одном из входов каждого дополнительного тактируемого сумматора число, с помощью которого производится сдвиг по времени всех процессов, было равно q/K. Случай К= 2N предпочтителен как наиболее простой в реализации. В качестве элементов 10, 13, 18 потактовой задержки могут быть использованы D-триггеры, а в качестве формирователей 11, 12, 15 и 19 импульсов с задержкой на один такт могут быть использованы D-триггеры, у которых выход связан со входом установки в "0" через цепочку из четного числа инверторов, суммарное время задержки которых и составляет длительность сформированных импульсов. В этом случае каждый из упомянутых элементов потактовой задержки и формирователей импульсов должен иметь тактовый вход, соединенный с опорным входом детектора.
Число "а", поступающее на вход детектора (фиг. 1), является по существу сигналом управления, необходимым для перестройки частоты настройки фазового детектора. Достоинство предлагаемого детектора заключается в увеличении в К раз верхней рабочей частоты.
В отличие от прототипа, который рассчитан на работу с двоичным ЦАП, использующим резистивную матрицу R-2R и для которого реализация линейности при удовлетворительном быстродействии затруднительна, в настоящем детекторе используется цифроаналоговый преобразователь, имеющий в своем составе две резистивные матрицы 20 и 22. Старшие разряды преобразователя построены таким образом, что вес каждого из разрядов составляет 1/K от раствора амплитудно-кодовой характеристики преобразователя. Младшие двоичные разряды сопряжены со старшими так, чтобы их суммарный вклад равнялся весу одного старшего разряда. При увеличении числа К повышается линейность цифроаналогового преобразователя 2, а следовательно, повышается точность детектирования и снижается уровень помех дробности.
В случае использования другого второго фазорасщепителя 7, например кольцевого счетчика импульсов, удается лишь повысить точность детектирования при соответствующем снижении помех дробности. Повысить же верхнюю рабочую частоту фазоцифрового детектора нельзя, так как при таком упрощении второго фазорасщепителя 7 он будет расщеплять фазу на целые периоды следования импульсов переполнения. Предложенное выполнение фазорасщепителя позволяет расщеплять фазу импульсов переполнения без снижения их средней частоты следования, т. е. в этом более сложном блоке фазa расщепляется на доли периода следования импульсов переполнения.
(56) Авторское свидетельство CCCР N 1109872 А, кл. H 03 D 13/00, 05.12.81.

Claims (4)

1. МНОГОЧАСТОТНЫЙ ФАЗОЦИФРОВОЙ ДЕТЕКТОР, содержащий последовательно соединенные первый тактируемый сумматор, цифроаналоговый преобразователь и фильтр нижних частот, а также первый RS-триггер, выход которого соединен с одним из входов группы входов старших разрядов цифроаналогового преобразователя, отличающийся тем, что, с целью повышения верхней рабочей частоты при одновременном увеличении точности детектирования, введены K-1 дополнительных RS-триггеров, где K 2·n, а n количество старших разрядов первого тактируемого сумматора, выходы которых подключены к другим входам группы входов старших разрядов цифроаналогового преобразователя, первый и второй фазорасщепители, выходы которых подключены к первым и вторым входам K RS-триггеров соответственно, при этом сигнальный, кодовый и тактовый входы второго фазорасщепителя соединены соответственно с выходом переполнения, кодовым выходом старших разрядов и тактовым входом первого тактируемого накапливающего сумматора.
2. Детектор по п. 1, отличающийся тем, что второй фазорасщепитель содержит K-1 последовательно соединенных тактируемых сумматоров, тактовые входы которых являются тактовым входом второго фазорасщепителя, K последовательно соединенных цепей потактовой задержки импульсов переполнения, первая из которых содержит K последовательно соединенных элементов потактовой задержки и первый формирователь импульсов с задержкой на один такт, выход которого является выходом первой цепи потактовой задержки импульсов переполнения, выходы переполнения тактируемых сумматоров подключены к вторым входам каждой последующей i-й цепи потактовой задержки импульсов переполнения, каждая из которых содержит первый формирователь импульсов с задержкой на один такт, последовательно соединенные первый элемент потактовой задержки, выход которого соединен с входом первого формирователя импульсов с задержкой на один такт, и элемент И, а также последовательно соединенные второй формирователь импульсов с задержкой на один такт, вход которого является вторым входом цепи потактовой задержки импульсов переполнения, RS-триггер, к второму входу которого подключен выход первого формирователя импульсов с задержкой на один такт, элемент ИЛИ, к второму входу которого подключен выход первого элемента потактовой задержки через элемент И, к второму входу которого подключен инверсный выход RS-триггера, K-i элементов потактовой задержки и третий формирователь импульсов с задержкой на один такт, выход которого является выходом i-й цепи потактовой задержки импульсов переполнения, при этом выходы K цепей потактовой задержки импульсов переполнения являются соответствующими выходами второго фазорасщепителя, вход первой цепи потактовой задержки импульсов переполнения сигнальным входом второго фазорасщепителя, кодовым входом которого является кодовый вход первого тактируемого сумматора, входом логической "1" информационные входы тактируемых сумматоров.
3. Детектор по п.1, отличающийся тем, что первый и второй фазорасщепители выполнены в виде кольцевых счетчиков импульсов.
4. Детектор по п.1 отличающийся тем, что цифроаналоговый преобразователь содержит резистивную матрицу 2N R, соединенную через резистор связи с резистивной матрицей R 2R, одни из выводов резисторов которой являются группой входов младших разрядов цифроаналогового преобразователя, группой входов старших разрядов которого являются одни из выводов резисторов резистивной матрицы 2N R.
SU4423137 1988-05-10 1988-05-10 Многочастотный фазоцифровой детектор RU2040851C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4423137 RU2040851C1 (ru) 1988-05-10 1988-05-10 Многочастотный фазоцифровой детектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4423137 RU2040851C1 (ru) 1988-05-10 1988-05-10 Многочастотный фазоцифровой детектор

Publications (1)

Publication Number Publication Date
RU2040851C1 true RU2040851C1 (ru) 1995-07-25

Family

ID=21374026

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4423137 RU2040851C1 (ru) 1988-05-10 1988-05-10 Многочастотный фазоцифровой детектор

Country Status (1)

Country Link
RU (1) RU2040851C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1109872, кл. H 03D 13/00,1981. *

Similar Documents

Publication Publication Date Title
US5748043A (en) Digital PLL frequency synthesizer
US5774084A (en) Method and apparatus for translating digital data into an analog signal
US3548328A (en) Digital fm discriminator
ES461223A1 (es) Un conjunto de circuitos generadores de un factor de funcionde autocorrelacion.
US5875218A (en) Variable rate clock for timing recovery and method therefor
RU2040851C1 (ru) Многочастотный фазоцифровой детектор
RU2628216C1 (ru) Цифровой вычислительный синтезатор с частотной модуляцией
US4188583A (en) Sampling method and apparatuses
RU94045822A (ru) Фазорегулятор с цифровым управлением
JPH1198007A (ja) 分周回路
JPH07506476A (ja) デジタル制御位相シフト器
SU1149394A1 (ru) Цифровой фазовый детектор
SU1149395A1 (ru) Делитель-синтезатор частот
RU2239281C2 (ru) Цифровой синтезатор гармонических колебаний
RU2273952C2 (ru) Синтезатор частоты
SU817891A1 (ru) Устройство дл делени частоты пов-ТОРЕНи иМпульСОВ
SU599335A1 (ru) Цифровой двухфазовый генератор синусоидальных сигналов
SU1552344A1 (ru) Синтезатор частот
SU1741260A1 (ru) Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах
SU1448410A1 (ru) Цифровой синтезатор частот
SU1709514A1 (ru) Делитель частоты следовани импульсов
SU1173554A2 (ru) Управл емый делитель частоты
SU1417187A1 (ru) Синтезатор частот
SU993481A1 (ru) Программируемый делитель частоты следовани импульсов
RU2120179C1 (ru) Генератор белого шума (варианты)