SU599335A1 - Цифровой двухфазовый генератор синусоидальных сигналов - Google Patents

Цифровой двухфазовый генератор синусоидальных сигналов

Info

Publication number
SU599335A1
SU599335A1 SU762428343A SU2428343A SU599335A1 SU 599335 A1 SU599335 A1 SU 599335A1 SU 762428343 A SU762428343 A SU 762428343A SU 2428343 A SU2428343 A SU 2428343A SU 599335 A1 SU599335 A1 SU 599335A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
input
outputs
signal generator
generator
Prior art date
Application number
SU762428343A
Other languages
English (en)
Inventor
Рустем Леонтьевич Григорьян
Николай Вениаминович Маслов
Олег Константинович Шалдыкин
Original Assignee
Предприятие П/Я А-1490
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1490 filed Critical Предприятие П/Я А-1490
Priority to SU762428343A priority Critical patent/SU599335A1/ru
Application granted granted Critical
Publication of SU599335A1 publication Critical patent/SU599335A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к импульсной тех нике. Известен цифровой генератор синусоидального сигнала, содержащий интеграторы, блоки сравнени  нулевых уровней, амплитудные ограничители, усилители с калиброванным коэффициентом усилени , логические схемы Недостатком такого генератора  вл етс  его сложность. Наиболее близок к предлагаемому изобре тению генератор, содержащий задающий генератор импульсов f два блока пересчета импульсов , выходы которых через фильтры ниж них частот соединены с выходами цифрового двухфазного генератора синусоидальных сигналов , блок сравнени  кодов, первый вход которого соединен со входом одного из бло ков пересчета, другой вход которого соединен с выходом блока сравнени  кодов, входы разр дов которого соединены соответственно с выходами разр дов второго из упом нутых блоков пересчета и выходами блока задани  кода 2. Однако такой генератор не обеспечивает дбстаточного диапазона воспроизводимых частот. Цель изобретени  - расширение частот ного диапазона. Это достигаетс  тем,что в генератор, содержащий задающий генератор импульсов, два блока пересчета импульсов, выходы которых через фильтры нижних частот соединены с выходами цифрового двухфазного генератора синусоидальных сигналов, блок сравнени  кодов, первый вход которого сое-т дивен с входом одного из блоков пересчета, другой вход которого соединен с выходом блока сравнени  кодов, входы которого соединены соответственно с выходами разр дов второго из упом нутых блоков пересчета и выходами блока задани  кода, введены дискретный фазосдвигатель и переключатель , причем вход дискретного фазосдвигагел  соединен с выходом задающего генератора импульсов, выходы дискретного фазо- сдвигател  соединены со входом первого блока пересчета импульсов через переключатель , а первый выход дискретного фазосавигател  соединен со входом второго блока пересчета импульсов неносредственно На чертеже дане структурна  электрическа  схема предлагаемого генератора. Генератор синусондального сигнала содержит задающий генератор i импульсов, дискретный фазосдвигатвпь 2, блоки 3 и 4 пересчета импульсов, перекпючател ь 5, блок 6 сравнени  кодов, блок 7 задани  кода, фильтры 8 и 9 нижних частот. Выхо/ ные сигналы снимаютс  с выходов 10 и li. Вьиходные сигналы Задающего генератора 1 импульсов поступают на вход дискретеого фазосдвйгател  2, представл ющего собой, например, N - разр дный сдвигаюшнй регист с перекрестными св з ми. Выходными сигналами дискретного фазосавигател  .2  вл ютс  2N импульсных сигнала типа меандр с часто, /2К, сдвинутые друг отно сительно друга на период входного сигнала , гдеf-- частота заданного генератора 1 импульсов. |0дин из этих импулызных сэтвалОБ, условно прин тые за нулевой, подаетс  на вход блока 3 пересче та импульсов. На вход бпока 4 пересчета импульсов и стробирующнй вход блока 6 сравнени  кодов один из импульсных сигналов дискре-того фдэосдвигатедб 2 подает с  через перекпючаТбль 5. Блоки 3 и 4 пересчета соответственно имеют ёмкость Збх 10 , где К определ етс  - ребуемым дискретом по фазе. Сигнапы выходиь{Х триг геров Чна чертеже не |оказа1 ы) бпЬков 3 и 4 пересчета, представл ютю собой импульсы типа меандр, поступают через фильтры 8 и 9 нижних частот, на выходы , 10 и 11. устройства. Выходные сигналы триггеров блока 3 пересчета поступак т на опрашивающие входы блока 6 сфаененн  кодов, задающие входы которого подключены к блоку 7 задани  кода. В момент равенства кодов по заднему фронту импульсного напртжени , поступаю- шего на строёируюший вход блока 6 сравнени  кодов, вырабатываетс  импульс сброса блока 4 пересчета. Другими словами, в блоке 4 пересчета будет записан нуль в тот момент, когда в блоке 3 пересчета зафиксируетс  .число, код которого совпадает с кодом заданного фазового сдвига, поступающего, с блоад 7 задани  кода и, следовательно, выходной импульсный сигнал последнего триггера блока 4 пересчета будет задержан относительно соответствующ го сигнала опорного канала на величину A-t, Tj.|;-B , где В -{ 36x10 )- 1) целое число - код установленного сдвига. Таким образом фазовые сдвиги (в градусах) устанавливаютс  с большим дискретом Кроме того, так как блок 4 пересчета через переключатель 5 подключен к одному из 2 .-Nвыходов дискретного фазосдвйгател  2, выходной импульсный последнего триггера блока 4 пересчета будет задержан относительно соответствующего сигнала опорного канала на величину .p где (2N--1) -целое число- номер выбранного выхода дискре-гаого фазосдвйгател  2. Таким образом фазовые сдвиги ( в градусах) устанавливаютс  с малым дискретом . Д1у 360 ФОР мул,а изобретени  Ци4чровой двухфазный генератор синусоидальных сигналов, содержащий задакмций генератор импульсов, два бпока пересчета импульсов, выходы которых соединены с входами фильтров нижних частот соответственно, блок сравнени  кодов, первый вход которого соединен с входом первого блока пересчета импульсов , другой вход которого соединен с выходом блока сравнени  кодов, остальные входы блока сравнени  кодов соединены соответст венно с выходами разр дов второго блока пересчета импульсов и с выходами блока задани  кода, отличающийс  тем, что, с целыо расширени  частотного диапазона, в него введены дискретный фазосдвигатель и переключатель, причем вход дискретного фазосдвйгател  соединен с выходом задающего генератора импульсов, выходы дискретного фазосдвйгател  соединены со входом первого блока пересчета импульсов через переключатель, а первый выход дискретного фазосдвйгател  соединен со входом второго блока пересчета импульсов непосредственно. Источники информации, прин тые во внимание при экспертизе: 1, За вка Японии № 50-4501, кл. 97/8, В -33, 2О.02.75. 2. PMncipe duDeptidsagre Numeroue.Qenerateur Sunthetiseur ТиреЗОЗ.АЛаnue 1 Dinstbuction-A rat Etectr-onig-oe poiris ,-f9TO
SU762428343A 1976-12-14 1976-12-14 Цифровой двухфазовый генератор синусоидальных сигналов SU599335A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762428343A SU599335A1 (ru) 1976-12-14 1976-12-14 Цифровой двухфазовый генератор синусоидальных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762428343A SU599335A1 (ru) 1976-12-14 1976-12-14 Цифровой двухфазовый генератор синусоидальных сигналов

Publications (1)

Publication Number Publication Date
SU599335A1 true SU599335A1 (ru) 1978-03-25

Family

ID=20686043

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762428343A SU599335A1 (ru) 1976-12-14 1976-12-14 Цифровой двухфазовый генератор синусоидальных сигналов

Country Status (1)

Country Link
SU (1) SU599335A1 (ru)

Similar Documents

Publication Publication Date Title
US3772681A (en) Frequency synthesiser
SU1132805A3 (ru) Цифроаналоговый преобразователь
US3548328A (en) Digital fm discriminator
US4974234A (en) Method of and circuit for the measurement of jitter modulation of zero-related digital signals
SU599335A1 (ru) Цифровой двухфазовый генератор синусоидальных сигналов
US4968986A (en) Wide bandwidth analog-to-digital converter and method
IE54055B1 (en) A method of bringing an oscillator into phase with an incoming signal and an apparatus for carrying out the method
US3761916A (en) Analog to digital converter
RU2239281C2 (ru) Цифровой синтезатор гармонических колебаний
JPS6142895B2 (ru)
SU1757080A1 (ru) Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах
SU1647918A1 (ru) Устройство преобразовани частоты в код
GB2160377A (en) Frequency synthesizers
SU959120A1 (ru) Преобразователь угол-код
SU1045161A1 (ru) Калибратор фазовых сдвигов
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1149395A1 (ru) Делитель-синтезатор частот
SU888335A1 (ru) Цифровой фильтр
SU1409953A1 (ru) Модул ционный радиометр
SU1107109A2 (ru) Устройство дл контрол интерпол тора
SU516185A1 (ru) Цифровое устройство формировани фазового сдвига
SU634337A1 (ru) Преобразователь угла поворота вала в код
SU822348A1 (ru) Преобразователь код-временной интервал
JPS568952A (en) Multifrequency signal generating circuit
SU362465A1 (ru) ЦИФРОВОЕ УСТРОЙСТВО дл ВОСПРОИЗВЕДЕНИЯ ФАЗОВЫХ СДВИГОВ