RU2011104244A - Схема сдвигового регистра, дисплейное устройство и способ управления схемой сдвигового регистра - Google Patents

Схема сдвигового регистра, дисплейное устройство и способ управления схемой сдвигового регистра Download PDF

Info

Publication number
RU2011104244A
RU2011104244A RU2011104244/08A RU2011104244A RU2011104244A RU 2011104244 A RU2011104244 A RU 2011104244A RU 2011104244/08 A RU2011104244/08 A RU 2011104244/08A RU 2011104244 A RU2011104244 A RU 2011104244A RU 2011104244 A RU2011104244 A RU 2011104244A
Authority
RU
Russia
Prior art keywords
shift register
switching element
control
terminal
output
Prior art date
Application number
RU2011104244/08A
Other languages
English (en)
Inventor
Акихиса ИВАМОТО
Такаюки МИДЗУНАГА
Хидеки МОРИИ
Юуки ОХТА
Кей ИКУТА
Original Assignee
Шарп Кабушики Каиша
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шарп Кабушики Каиша filed Critical Шарп Кабушики Каиша
Publication of RU2011104244A publication Critical patent/RU2011104244A/ru

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

1. Схема сдвигового регистра, содержащая сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;причем каждый из указанных сдвиговых регистров содержит:входной затвор, входной сигнал от которого подан только в активном состоянии;запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;выходной коммутационный элемент, содержащий: (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение и/или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;первый коммутационный элемент, включенный между указанным запоминающим узлом и источником напряжения, выполненным с возможностью подачи на указанный запоминающий узел напряжения на уровне соответствующем неактивному состоянию; иблок управления, выполненный с возможностью формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и уровня напряжения активного состояния второго тактового сигнала в период его активности;а в схеме сдвигового регистра дополнительноуказанные сдвиговые регистры соединены по

Claims (24)

1. Схема сдвигового регистра, содержащая сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий: (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение и/или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и источником напряжения, выполненным с возможностью подачи на указанный запоминающий узел напряжения на уровне соответствующем неактивному состоянию; и
блок управления, выполненный с возможностью формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и уровня напряжения активного состояния второго тактового сигнала в период его активности;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, а выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, а
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра.
2. Схема сдвигового регистра по п.1, в которой
блок управления содержит первый управляющий элемент, представляющий собой коммутационный элемент диодного типа и содержащий анод, через который подан второй тактовый сигнал, и второй управляющий элемент, представляющий собой коммутационный элемент и включенный между катодом первого управляющего элемента и источником напряжения, выполненным с возможностью подачи напряжения, соответствующему неактивному состоянию, на управляющий вывод первого коммутационного элемента; а
узловое соединение первого и второго управляющих элементов связано с управляющим выводом первого коммутационного элемента.
3. Схема сдвигового регистра по п.1, в которой
блок управления содержит первый управляющий элемент, представляющий собой конденсатор и содержащий первый вывод через который подан второй тактовый сигнал, и второй управляющий элемент, представляющий собой коммутационный элемент и включенный между вторым выводом первого управляющего элемента и источником напряжения, выполненным с возможностью подачи напряжения, соответствующему неактивному состоянию, на управляющий вывод первого коммутационного элемента, а
узловое соединение первого и второго управляющих элементов связано с управляющим выводом первого коммутационного элемента.
4. Схема сдвигового регистра по п.2 или 3, в которой:
блок управления дополнительно содержит третий управляющий элемент, представляющий собой коммутационный элемент и включенный между управляющим выводом первого коммутационного элемента и источником напряжения, выполненным с возможностью подачи напряжения, соответствующего неактивному состоянию, на управляющий вывод первого коммутационного элемента; и
осуществлено управление указанным третьим управляющим элементом для включения или отключения в соответствии с первым тактовым сигналом.
5. Схема сдвигового регистра по п.2 или 3, в которой:
блок управления дополнительно содержит четвертый управляющий элемент, представляющий собой коммутационный элемент и включенный между входным выводом входного затвора и источником напряжения, выполненным с возможностью подачи на входной затвор, напряжения, соответствующего неактивному состоянию; а
четвертый управляющий элемент содержит управляющий вывод, через который осуществлено управление четвертым управляющим элементом для его включения или отключения и который связан с управляющим выводом первого коммутационного элемента.
6. Схема сдвигового регистра по п.2 или 3, в которой:
блок управления дополнительно содержит четвертый управляющий элемент, представляющий собой коммутационный элемент и включенный между входом входного затвора и выводом; а
четвертый управляющий элемент содержит управляющий вывод, через который осуществлено управление четвертым управляющим элементом для его включения или отключения и который связан с управляющим выводом первого коммутационного элемента.
7. Схема сдвигового регистра по пп.1-3, в которой запоминающий узел и выходной вывод связаны между собой через конденсатор.
8. Схема сдвигового регистра по пп.1-3, в которой:
каждый сдвиговый регистр дополнительно содержит второй коммутационный элемент, включенный между выходным выводом и источником напряжения, выполненным с возможностью подачи на выходной вывод напряжения, соответствующего неактивному состоянию; а
второй коммутационный элемент выполнен с возможностью управления его включением или отключением в соответствии со вторым тактовым сигналом.
9. Схема сдвигового регистра по пп.1-3, в которой:
каждый сдвиговый регистр дополнительно содержит третий коммутационный элемент, который включен между запоминающим узлом и источником напряжения, выполненным с возможностью подачи на запоминающий узел напряжения, соответствующего неактивному состоянию; а
третий коммутационный элемент содержит управляющий вывод, выполненный с возможностью управления включением и выключением указанного управляющего элемента и связанный с выходным выводом сдвигового регистра, за которым следует указанный каждый сдвиговый регистр.
10. Схема сдвигового регистра по пп.1-3, в которой:
каждый сдвиговый регистр дополнительно содержит четвертый коммутационный элемент, включенный между выходным выводом и источником напряжения, выполненным с возможностью подачи на выходной вывод напряжения, соответствующего неактивному состоянию; а
четвертый коммутационный элемент содержит управляющий вывод, выполненный с возможностью управления включением и выключением указанного управляющего элемента и связанный с выходным выводом сдвигового регистра, за которым следует указанный каждый сдвиговый регистр.
11. Схема сдвигового регистра, по пп.1-3, которая выполнена с возможностью выполнения операции сдвига всеми сдвиговыми регистрами в ответ на двухфазные тактовые сигналы первого и второго тактовых сигналов.
12. Схема сдвигового регистра, по пп.1-3, которая выполнена с возможностью выполнения операции сдвига всеми сдвиговыми регистрами в ответ по меньшей мере на три тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены первый и второй тактовые сигналы.
13. Схема сдвигового регистра по пп.1-3, выполненная с применением аморфного кремния.
14. Схема сдвигового регистра по пп.1-3, выполненная с применением микрокристаллического кремния.
15. Схема сдвигового регистра по пп.1-3, выполненная с применением поликристаллического кремния.
16. Схема сдвигового регистра, содержащая сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и указанным выходным выводом; и
блок управления, выполненный с возможностью формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и уровня напряжения активного состояния второго тактового сигнала в период его активности;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, и
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра.
17. Схема сдвигового регистра, содержащая сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий: (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и источником напряжения, выполненным с возможностью подачи на указанный запоминающий узел напряжения на уровне соответствующем неактивному состоянию; и
блок управления, выполненный с возможностью формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения первого коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и состояния указанного источника напряжения, подающего напряжение на уровне соответствующем неактивному состоянию на указанный управляющий вывод первого коммутационного элемента;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, а выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, и
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра.
18. Схема сдвигового регистра по п.17, в которой
блок управления содержит первый управляющий элемент, представляющий собой коммутационный элемент диодного типа и содержащий анод, связанный с источником напряжения, выполненным с возможностью подачи напряжения, соответствующего активному уровню, на управляющий вывод первого коммутационного элемента, и второй управляющий элемент, представляющий собой коммутационный элемент и включенный между катодом первого управляющего элемента и источником напряжения, выполненным с возможностью подачи напряжения, соответствующего активному уровню, на управляющий вывод первого коммутационного элемента; а
узловое соединение первого и второго управляющих элементов связано с управляющим выводом первого коммутационного элемента.
19. Дисплейное устройство, в котором схема сдвигового регистра, содержащая признаки по пп.1-18 использована в качестве формирователя изображения.
20. Дисплейное устройство, по п.19, в котором указанная схема сдвигового регистра использована в качестве схемы управления строкой развертки.
21. Дисплейное устройство по п.19 или 20, в котором схема сдвигового регистра монолитно сформирована в поле экрана дисплейной панели.
22. Способ управления схемой сдвигового регистра, содержащей сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий: (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и источником напряжения, выполненным с возможностью подачи на указанный запоминающий узел напряжения на уровне соответствующем неактивному состоянию;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, а выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, а
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра;
а согласно указанному способу:
формируют и подают управляющий сигнал на управляющий вывод первого коммутационного элемента с обеспечением включения коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и уровня напряжения активного состояния второго тактового сигнала в период его активности.
23. Способ управления схемой сдвигового регистра, содержащей сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и указанным выходным выводом;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, и
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра;
а указанный способ содержит этап
формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и уровня напряжения активного состояния второго тактового сигнала в период его активности.
24. Способ управления схемой сдвигового регистра, содержащей сдвиговые регистры, на каждый из которых поданы первый и второй тактовые сигналы, фазы которых отличны друг от друга, причем указанные регистры выполнены с возможностью совершения операции сдвига в ответ по меньшей мере на два тактовых сигнала, фазы которых отличны друг от друга, к числу которых отнесены указанные первый и второй тактовые сигналы;
причем каждый из указанных сдвиговых регистров содержит:
входной затвор, входной сигнал, от которого подан только в активном состоянии;
запоминающий узел, заряжаемый входным сигналом, поданным от входного затвора;
выходной коммутационный элемент, содержащий: (i) управляющий вывод, связанный с запоминающим узлом, через который осуществлено включение или отключение выходного коммутационного элемента; (ii) первый концевой вывод, через который подан первый тактовый сигнал, и (iii) второй концевой вывод, связанный с выходным выводом каждого сдвигового регистра;
первый коммутационный элемент, включенный между указанным запоминающим узлом и источником напряжения, выполненным с возможностью подачи на указанный запоминающий узел напряжения на уровне соответствующем неактивному состоянию;
а в схеме сдвигового регистра дополнительно
указанные сдвиговые регистры соединены последовательно таким образом, что любые два первый и второй сдвиговые регистры следующие друг за другом, обладают возможностью обмена импульсами сдвига, а выходной вывод первого сдвигового регистра связан с входным затвором второго сдвигового регистра, и
второй тактовый сигнал указанного второго сдвигового регистра подан на первый сдвиговый регистр, в качестве первого тактового сигнала указанного первого сдвигового регистра;
а указанный способ содержит этап
формирования и подачи управляющего сигнала на управляющий вывод первого коммутационного элемента с обеспечением включения первого коммутационного элемента в зависимости от уровня напряжения неактивного состояния запоминающего узла и состояния указанного источника напряжения, подающего напряжение на уровне соответствующем неактивному состоянию на указанный управляющий вывод первого коммутационного элемента.
RU2011104244/08A 2008-10-30 2009-05-27 Схема сдвигового регистра, дисплейное устройство и способ управления схемой сдвигового регистра RU2011104244A (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008-280344 2008-10-30
JP2008280344 2008-10-30
PCT/JP2009/059721 WO2010050262A1 (ja) 2008-10-30 2009-05-27 シフトレジスタ回路および表示装置ならびにシフトレジスタ回路の駆動方法

Publications (1)

Publication Number Publication Date
RU2011104244A true RU2011104244A (ru) 2012-12-10

Family

ID=42128632

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011104244/08A RU2011104244A (ru) 2008-10-30 2009-05-27 Схема сдвигового регистра, дисплейное устройство и способ управления схемой сдвигового регистра

Country Status (7)

Country Link
US (1) US20110134090A1 (ru)
EP (1) EP2341507A4 (ru)
JP (1) JPWO2010050262A1 (ru)
CN (1) CN102132356A (ru)
BR (1) BRPI0920739A2 (ru)
RU (1) RU2011104244A (ru)
WO (1) WO2010050262A1 (ru)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011036911A1 (ja) * 2009-09-25 2011-03-31 シャープ株式会社 液晶表示装置
CN102598145B (zh) 2009-11-04 2013-10-30 夏普株式会社 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
KR101344674B1 (ko) 2009-11-04 2013-12-23 샤프 가부시키가이샤 시프트 레지스터 및 그것을 포함한 주사 신호선 구동 회로, 및 표시 장치
CN102834871B (zh) * 2010-05-24 2015-06-10 夏普株式会社 移位寄存器
US9330782B2 (en) 2010-07-13 2016-05-03 Sharp Kabushiki Kaisha Shift register and display device having the same
CN102651186B (zh) * 2011-04-07 2015-04-01 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
WO2012147637A1 (ja) * 2011-04-28 2012-11-01 シャープ株式会社 液晶表示装置
CN103703507B (zh) * 2011-08-10 2016-04-27 夏普株式会社 液晶显示装置及其驱动方法
JP5784148B2 (ja) * 2011-12-15 2015-09-24 シャープ株式会社 液晶表示装置およびその駆動方法
US20130222422A1 (en) * 2012-02-29 2013-08-29 Mediatek Inc. Data buffering apparatus capable of alternately transmitting stored partial data of input images merged in one merged image to image/video processing device and related data buffering method
CN102651208B (zh) * 2012-03-14 2014-12-03 京东方科技集团股份有限公司 一种栅极驱动电路及显示器
KR101622896B1 (ko) 2012-10-19 2016-05-19 샤프 가부시키가이샤 표시 장치 및 그 구동 방법
US9412764B2 (en) * 2012-11-28 2016-08-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
TWI539435B (zh) 2014-08-29 2016-06-21 友達光電股份有限公司 驅動電路
CN104318904B (zh) * 2014-11-20 2017-08-01 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置
US10296121B2 (en) * 2015-07-09 2019-05-21 Sharp Kabushiki Kaisha Shift register, display device provided with same, and shift register driving method
CN105489156B (zh) * 2016-01-29 2019-01-25 京东方科技集团股份有限公司 移位寄存单元及驱动方法、栅极驱动电路和显示装置
CN106356015B (zh) * 2016-10-31 2020-05-12 合肥鑫晟光电科技有限公司 移位寄存器及驱动方法、显示装置
CN106652882B (zh) * 2017-03-17 2019-09-06 京东方科技集团股份有限公司 移位寄存器单元、阵列基板和显示装置
CN108717844B (zh) * 2018-06-29 2020-08-04 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US10854163B2 (en) * 2018-10-30 2020-12-01 Sharp Kabushiki Kaisha Display device suppressing display failure caused by residual charge
CN110415637B (zh) * 2019-08-29 2022-08-26 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN115437449B (zh) * 2021-06-02 2024-01-26 合肥格易集成电路有限公司 时钟升压电路、片上高压生成电路和电子装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2787913B1 (fr) * 1998-10-21 2004-08-27 Lg Philips Lcd Co Ltd Registre a decalage
US7486269B2 (en) 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
JP3958271B2 (ja) * 2003-09-19 2007-08-15 シャープ株式会社 レベルシフタ及びそれを用いた表示装置
US7289594B2 (en) * 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
US8605027B2 (en) * 2004-06-30 2013-12-10 Samsung Display Co., Ltd. Shift register, display device having the same and method of driving the same
KR101061846B1 (ko) * 2004-08-19 2011-09-02 삼성전자주식회사 표시 장치용 구동 장치
JP4413795B2 (ja) * 2005-02-08 2010-02-10 東芝モバイルディスプレイ株式会社 シフトレジスタ及びこれを用いた平面表示装置
JP2006228312A (ja) * 2005-02-16 2006-08-31 Alps Electric Co Ltd シフトレジスタ及び液晶駆動回路
JP2006309893A (ja) * 2005-04-28 2006-11-09 Alps Electric Co Ltd シフトレジスタ及び液晶駆動回路
TW200735027A (en) * 2006-01-05 2007-09-16 Mitsubishi Electric Corp Shift register and image display apparatus containing the same
JP5079350B2 (ja) * 2006-04-25 2012-11-21 三菱電機株式会社 シフトレジスタ回路
KR101272337B1 (ko) * 2006-09-01 2013-06-07 삼성디스플레이 주식회사 부분 화면 표시가 가능한 표시장치 및 그 구동방법
JP4932415B2 (ja) * 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP2008251094A (ja) * 2007-03-30 2008-10-16 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
JP2008276849A (ja) * 2007-04-27 2008-11-13 Mitsubishi Electric Corp 画像表示装置および半導体装置

Also Published As

Publication number Publication date
WO2010050262A1 (ja) 2010-05-06
EP2341507A4 (en) 2013-03-13
US20110134090A1 (en) 2011-06-09
JPWO2010050262A1 (ja) 2012-03-29
CN102132356A (zh) 2011-07-20
BRPI0920739A2 (pt) 2015-12-29
EP2341507A1 (en) 2011-07-06

Similar Documents

Publication Publication Date Title
RU2011104244A (ru) Схема сдвигового регистра, дисплейное устройство и способ управления схемой сдвигового регистра
US8718225B2 (en) Shift register
CN106356015B (zh) 移位寄存器及驱动方法、显示装置
US8368634B2 (en) Gate driver for partially driving a screen
US8041000B2 (en) Shift register
US7873140B2 (en) Shift register
US9728152B2 (en) Shift register with multiple discharge voltages
RU2628188C1 (ru) Микросхема goa для совместного возбуждения электрода затвора и общего электрода, схема возбуждения и матрица
US20150371599A1 (en) Gate driving circuit
US9620240B2 (en) Shift register
RU2514903C2 (ru) Схема возбуждения линий сигнала сканирования и устройство отображения, включающее в себя данную схему
KR101022092B1 (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
KR101966798B1 (ko) 시프트 레지스터 유닛, 어레이 기판, 디스플레이 패널, 디스플레이 장치, 및 그 구동 방법
KR102315421B1 (ko) 디멀티플렉서 및 이를 포함한 표시장치
JP5774011B2 (ja) シフトレジスタ
US8933870B2 (en) Drive circuit for display panel, and display device
RU2012100268A (ru) Сдвиговый регистр, схема управления дисплеем, панель отображения и устройство отображения
US20100171689A1 (en) Shift register and organic light emitting display device using the same
US7499517B2 (en) Shift register and shift register set using the same
RU2012101101A (ru) Схема управления отображением, устройство отображения и способ управления отображением
KR20150117022A (ko) 게이트 드라이버 및 이를 포함하는 표시 장치
US20210272492A1 (en) Start signal generation circuit, driving method and display device
JP2019091516A (ja) シフトレジスタおよびそれを備えた表示装置
CN109754746B (zh) 时序控制单元、时序控制方法和显示装置
KR20090099718A (ko) 게이트 드라이버

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20130508