RU2006137366A - Устройство с интегральной схемой - Google Patents

Устройство с интегральной схемой Download PDF

Info

Publication number
RU2006137366A
RU2006137366A RU2006137366/09A RU2006137366A RU2006137366A RU 2006137366 A RU2006137366 A RU 2006137366A RU 2006137366/09 A RU2006137366/09 A RU 2006137366/09A RU 2006137366 A RU2006137366 A RU 2006137366A RU 2006137366 A RU2006137366 A RU 2006137366A
Authority
RU
Russia
Prior art keywords
integrated circuit
memory
functional modules
data
boundary value
Prior art date
Application number
RU2006137366/09A
Other languages
English (en)
Other versions
RU2412479C2 (ru
Inventor
Андреас ЛИНДИНГЕР (DE)
Андреас ЛИНДИНГЕР
Герхард РОМБАХ (DE)
Герхард РОМБАХ
Роланд ЛАНГЕ (DE)
Роланд ЛАНГЕ
Йохен КИМЕС (DE)
Йохен КИМЕС
Карл АСПЕРГЕР (AT)
Карл АСПЕРГЕР
Original Assignee
Сименс Акциенгезелльшафт (DE)
Сименс Акциенгезелльшафт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сименс Акциенгезелльшафт (DE), Сименс Акциенгезелльшафт filed Critical Сименс Акциенгезелльшафт (DE)
Publication of RU2006137366A publication Critical patent/RU2006137366A/ru
Application granted granted Critical
Publication of RU2412479C2 publication Critical patent/RU2412479C2/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/72Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2221/00Indexing scheme relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F2221/21Indexing scheme relating to G06F21/00 and subgroups addressing additional information or applications relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F2221/2101Auditing as a secondary aspect

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Microcomputers (AREA)

Claims (18)

1. Интегральная схема (1) с функциональными модулями (2), причем функциональные модули (2) включают в себя центральный блок (4) обработки, посредством которого могут обрабатываться данные и выполняться программы, и кэш-память (5), причем функциональные модули (2) включают в себя блок (6) шифрования, посредством которого данные могут зашифровываться и расшифровываться, и функциональные модули (2) включают в себя сенсорное средство (9) защиты, посредством которого может контролироваться, по меньшей мере, один рабочий параметр (f, T, U) интегральной схемы (1), отличающаяся тем, что в качестве рабочего параметра (f, T, U) контролируется состояние защитного слоя (20) на интегральной схеме (1).
2. Интегральная схема (1) по п.1, отличающаяся тем, что функциональные модули (2) включают в себя генератор (80) случайных чисел.
3. Интегральная схема (1) по п.1, отличающаяся тем, что функциональные модули (2) включают в себя первый блок (7) памяти, в котором сохранены криптографические ключи (18).
4. Интегральная схема (1) по пп.2 и 3, отличающаяся тем, что криптографические ключи (18), которые сохранены в первом блоке (7) памяти, вырабатываются генератором (80) случайных чисел.
5. Интегральная схема (1) по п.1, отличающаяся тем, что функциональные модули (2) включают в себя часы (8) реального времени.
6. Интегральная схема (1) по п.1, отличающаяся тем, что контролируемый рабочий параметр (f, T, U) дополнительно представляет собой тактовую частоту (f) часов (8) реального времени, и/или рабочую температуру (Т) в точке интегральной схемы (1), и/или рабочее напряжение (U) интегральной схемы (1).
7. Интегральная схема (1) по п.1, отличающаяся тем, что для контролируемого рабочего параметра (f, T, U) задается граничное значение, рабочий параметр (f, T, U) измеряется и сравнивается с граничным значением, и при превышении граничного значения или уменьшении ниже граничного значения содержание первой памяти стирается.
8. Интегральная схема (1) по п.1, отличающаяся тем, что она размещена в корпусе (30) и имеет выведенные из корпуса (30) соединительные контакты (31).
9. Интегральная схема (1) по п.1, отличающаяся тем, что отдельные функциональные модули (2) имеют, по существу, плоскую протяженность и в направлении нормали к плоскости размещены рядом друг с другом.
10. Интегральная схема (1) по п.1, отличающаяся тем, что функциональные модули (2) содержат встроенный регулятор напряжения, который регулирует рабочее напряжение (U).
11. Интегральная схема (1) по п.1, отличающаяся тем, что она выполнена как полупроводниковый чип (13).
12. Интегральная схема (1) по п.11, отличающаяся тем, что полупроводниковые структуры отдельных функциональных модулей (2) сопряжены друг с другом в форме элементов головоломки для предотвращения возможности распознавания отдельных функциональных модулей.
13. Интегральная схема (1) по п.11, отличающаяся тем, что на кристалл полупроводникового чипа (13) непосредственно нанесен активный защитный слой (20), который состоит из, по меньшей мере, одного удлиненного электрического проводника (21), который проходит вдоль поверхности кристалла, в частности, на участках в виде параллельных друг другу дорожек.
14. Устройство с интегральной схемой (1) по любому из пп.1-13, отличающееся тем, что интегральная схема (1) посредством шины (32) данных соединена со вторым блоком (40) памяти (ПЗУ), в котором сохранены в зашифрованном виде данные, причем второй блок (40) памяти содержит ячейки памяти, которые имеют, соответственно, адрес памяти, и каждая ячейка памяти обеспечивает прямое обращение к ней для считывания или записи.
15. Устройство с интегральной схемой (1) по любому из пп.1-13, отличающееся тем, что второй блок (40) памяти является энергозависимым и соединен с батареей (43), так что питающее напряжение поддерживается при отсутствии другого энергопитания.
16. Устройство с интегральной схемой (1) по любому из пп.1-13, отличающееся тем, что интегральная схема (1) посредством шины (32) данных соединена с энергонезависимым третьим блоком (41) памяти, в частности, флэш-памятью или ПЗУ, в котором сохранены в зашифрованном виде данные или программный код.
17. Устройство с интегральной схемой (1) по п.1, отличающееся тем, что сенсорное средство (9) защиты соединено с батареей (43), так что питающее напряжение поддерживается при отсутствии другого энергопитания.
18. Устройство с интегральной схемой (1) по п.1, отличающееся тем, что сенсорное средство (9) защиты соединено с встроенным в корпус (30) вспомогательным источником (12) питания, который обеспечивает энергию для стирания содержимого первого блока (7) памяти.
RU2006137366/08A 2004-03-24 2005-03-10 Устройство с интегральной схемой RU2412479C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102004014435.4 2004-03-24
DE102004014435A DE102004014435A1 (de) 2004-03-24 2004-03-24 Anordnung mit einem integrierten Schaltkreis

Publications (2)

Publication Number Publication Date
RU2006137366A true RU2006137366A (ru) 2008-04-27
RU2412479C2 RU2412479C2 (ru) 2011-02-20

Family

ID=34961946

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006137366/08A RU2412479C2 (ru) 2004-03-24 2005-03-10 Устройство с интегральной схемой

Country Status (8)

Country Link
US (1) US8577031B2 (ru)
EP (1) EP1728137A1 (ru)
JP (1) JP2007535736A (ru)
CN (1) CN1934517A (ru)
BR (1) BRPI0509073A (ru)
DE (1) DE102004014435A1 (ru)
RU (1) RU2412479C2 (ru)
WO (1) WO2005098567A1 (ru)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102007008293B4 (de) 2007-02-16 2010-02-25 Continental Automotive Gmbh Verfahren und Vorrichtung zum gesicherten Speichern und zum gesicherten Lesen von Nutzdaten
US8205097B2 (en) * 2007-07-05 2012-06-19 Nxp B.V. Microprocessor in a security-sensitive system
DE102007048284A1 (de) * 2007-09-27 2009-04-09 Continental Automotive Gmbh Geschwindigkeitsdatenübertragungseinrichtung
DE102008061710A1 (de) * 2008-12-12 2010-06-17 Continental Automotive Gmbh Verfahren zum Betreiben einer Sensorvorrichtung und Sensorvorrichtung
DE102008054627A1 (de) * 2008-12-15 2010-06-17 Robert Bosch Gmbh Steuergerät mit dem Verfahren zum Manipulationsschutz Computerprogramm, Computerprogrammprodukt
US8990582B2 (en) * 2010-05-27 2015-03-24 Cisco Technology, Inc. Virtual machine memory compartmentalization in multi-core architectures
US8812871B2 (en) * 2010-05-27 2014-08-19 Cisco Technology, Inc. Method and apparatus for trusted execution in infrastructure as a service cloud environments
EP2506176A1 (en) * 2011-03-30 2012-10-03 Irdeto Corporate B.V. Establishing unique key during chip manufacturing
FR2980285B1 (fr) 2011-09-15 2013-11-15 Maxim Integrated Products Systemes et procedes de gestion de cles cryptographiques dans un microcontroleur securise
US8861728B2 (en) * 2012-10-17 2014-10-14 International Business Machines Corporation Integrated circuit tamper detection and response
DE102013109096A1 (de) * 2013-08-22 2015-02-26 Endress + Hauser Flowtec Ag Gegen Manipulation geschütztes elektronisches Gerät
RU2585988C1 (ru) * 2015-03-04 2016-06-10 Открытое Акционерное Общество "Байкал Электроникс" Устройство шифрования данных (варианты), система на кристалле с его использованием (варианты)
US10216963B2 (en) * 2016-12-12 2019-02-26 Anaglobe Technology, Inc. Method to protect an IC layout
KR20190075363A (ko) * 2017-12-21 2019-07-01 삼성전자주식회사 반도체 메모리 장치, 이를 포함하는 메모리 시스템 및 메모리 모듈
DE102019209355A1 (de) * 2019-06-27 2020-12-31 Audi Ag Steuergerät für ein Kraftfahrzeug und Kraftfahrzeug
DE102019006834A1 (de) * 2019-09-21 2021-03-25 Thomas Hoffermann USB-Stick mit Manipulationsschutz

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2182176B (en) 1985-09-25 1989-09-20 Ncr Co Data security device for protecting stored data
US4860351A (en) * 1986-11-05 1989-08-22 Ibm Corporation Tamper-resistant packaging for protection of information stored in electronic circuitry
GB9101207D0 (en) * 1991-01-18 1991-02-27 Ncr Co Data security device
US5343616B1 (en) 1992-02-14 1998-12-29 Rock Ltd Method of making high density self-aligning conductive networks and contact clusters
US5473692A (en) * 1994-09-07 1995-12-05 Intel Corporation Roving software license for a hardware agent
US5533123A (en) 1994-06-28 1996-07-02 National Semiconductor Corporation Programmable distributed personal security
DE19512266C2 (de) * 1994-09-23 1998-11-19 Rainer Jacob Diebstahlschutzsystem für Fahrzeuge
RU94036200A (ru) 1994-09-28 1996-07-10 Н.Б. Петров Резервируемая микросхема
RU95103311A (ru) 1995-03-07 1996-11-27 А.Г. Соколов Интегральная схема акселерометра
US5943421A (en) * 1995-09-11 1999-08-24 Norand Corporation Processor having compression and encryption circuitry
US5824571A (en) * 1995-12-20 1998-10-20 Intel Corporation Multi-layered contacting for securing integrated circuits
US5828753A (en) 1996-10-25 1998-10-27 Intel Corporation Circuit and method for ensuring interconnect security within a multi-chip integrated circuit package
JP3440763B2 (ja) * 1996-10-25 2003-08-25 富士ゼロックス株式会社 暗号化装置、復号装置、機密データ処理装置、及び情報処理装置
US5861662A (en) * 1997-02-24 1999-01-19 General Instrument Corporation Anti-tamper bond wire shield for an integrated circuit
US7110227B2 (en) * 1997-04-08 2006-09-19 X2Y Attenuators, Llc Universial energy conditioning interposer with circuit architecture
JP3295346B2 (ja) * 1997-07-14 2002-06-24 株式会社半導体エネルギー研究所 結晶性珪素膜の作製方法及びそれを用いた薄膜トランジスタ
US6198250B1 (en) 1998-04-02 2001-03-06 The Procter & Gamble Company Primary battery having a built-in controller to extend battery run time
US6523118B1 (en) 1998-06-29 2003-02-18 Koninklijke Philips Electronics N.V. Secure cache for instruction and data protection
US6330668B1 (en) 1998-08-14 2001-12-11 Dallas Semiconductor Corporation Integrated circuit having hardware circuitry to prevent electrical or thermal stressing of the silicon circuitry
ATE334437T1 (de) 1998-11-05 2006-08-15 Infineon Technologies Ag Schutzschaltung für eine integrierte schaltung
EP1041482A1 (de) 1999-03-26 2000-10-04 Siemens Aktiengesellschaft Manipulationssichere integrierte Schaltung
PT1054316E (pt) * 1999-05-15 2007-01-31 Scheidt & Bachmann Gmbh Dispositivo para a protecção de circuitos electrónicos contra acesso não autorizados
GB9930145D0 (en) * 1999-12-22 2000-02-09 Kean Thomas A Method and apparatus for secure configuration of a field programmable gate array
US7005733B2 (en) * 1999-12-30 2006-02-28 Koemmerling Oliver Anti tamper encapsulation for an integrated circuit
GB2365153A (en) * 2000-01-28 2002-02-13 Simon William Moore Microprocessor resistant to power analysis with an alarm state
TW492114B (en) * 2000-06-19 2002-06-21 Advantest Corp Method and apparatus for edge connection between elements of an integrated circuit
DE10044837C1 (de) 2000-09-11 2001-09-13 Infineon Technologies Ag Schaltungsanordnung und Verfahren zum Detektieren eines unerwünschten Angriffs auf eine integrierte Schaltung
JP2002175689A (ja) * 2000-09-29 2002-06-21 Mitsubishi Electric Corp 半導体集積回路装置
US20040212017A1 (en) * 2001-08-07 2004-10-28 Hirotaka Mizuno Semiconductor device and ic card
GB0202431D0 (en) * 2002-02-02 2002-03-20 F Secure Oyj Method and apparatus for encrypting data
JP2004007472A (ja) * 2002-03-22 2004-01-08 Toshiba Corp 半導体集積回路、データ転送システム、及びデータ転送方法
US6967350B2 (en) * 2002-04-02 2005-11-22 Hewlett-Packard Development Company, L.P. Memory structures

Also Published As

Publication number Publication date
EP1728137A1 (de) 2006-12-06
CN1934517A (zh) 2007-03-21
US20080219441A1 (en) 2008-09-11
US8577031B2 (en) 2013-11-05
RU2412479C2 (ru) 2011-02-20
WO2005098567A1 (de) 2005-10-20
JP2007535736A (ja) 2007-12-06
DE102004014435A1 (de) 2005-11-17
BRPI0509073A (pt) 2007-08-21

Similar Documents

Publication Publication Date Title
RU2006137366A (ru) Устройство с интегральной схемой
ES2390638T3 (es) Procedimiento y dispositivo de protección de un microcircuito contra ataques
CN100573478C (zh) 数据存储装置、电源控制方法、以及通信装置
ES2328017T3 (es) Procedimiento para la activacion de una unidad de control dispuesta en un alojamiento, que esta protegida frente a un acceso no autorizado a datos.
KR100837275B1 (ko) 빛을 감지하는 스마트 카드
ES2214012T3 (es) Dispositivo para enmascarar las operaciones efectuadas en una tarjeta con microprocesador.
Skorobogatov Optical fault masking attacks
US7982488B2 (en) Phase-change memory security device
JP2001160125A5 (ru)
CN109872734B (zh) 动态分布式电源控制电路
TW200729214A (en) Semiconductor integrated circuit device
JP5976308B2 (ja) 攻撃の場合のマイクロ回路カードの指令手段の電源の安全確保
TW200514086A (en) Semiconductor integrated circuit
BR0013662A (pt) Dispositivo de circuito elétrico/eletrônico
KR970003262A (ko) 스냅백 브레이크다운 현상을 제거한 공통 소오스 라인 제어회로
CN1372676A (zh) 防电流攻击的受保护微控制器
RU2458389C2 (ru) Однокристальный компьютер и тахограф
JP2005122832A5 (ru)
DE69701395T2 (de) Elektrisch lösch-und programmierbarer nichtflüchtiger speicher, geschützt gegen stromunterbrechungen
TW200503182A (en) Erasing and programing an organic memory device and methods of operating and fabricating
TW200505009A (en) Byte-operational nonvolatile semiconductor memory device
WO2005059955A3 (en) A high temperature memory device
US7640437B2 (en) Address encryption method for flash memories
US20100182147A1 (en) Remote storage of data in phase-change memory
Kouznetsov et al. 40 nm ultralow-power charge-trap embedded NVM technology for IoT applications

Legal Events

Date Code Title Description
PC41 Official registration of the transfer of exclusive right

Effective date: 20110831