PL181550B1 - Sposób i urzadzenie do zapewniania stanu gotowosci do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym PL PL PL PL PL PL PL - Google Patents
Sposób i urzadzenie do zapewniania stanu gotowosci do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym PL PL PL PL PL PL PLInfo
- Publication number
- PL181550B1 PL181550B1 PL96316274A PL31627496A PL181550B1 PL 181550 B1 PL181550 B1 PL 181550B1 PL 96316274 A PL96316274 A PL 96316274A PL 31627496 A PL31627496 A PL 31627496A PL 181550 B1 PL181550 B1 PL 181550B1
- Authority
- PL
- Poland
- Prior art keywords
- signal
- line
- sync
- video
- deflection
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/47—End-user applications
- H04N21/488—Data services, e.g. news ticker
- H04N21/4884—Data services, e.g. news ticker for displaying subtitles
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/47—End-user applications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/025—Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
- H04N7/035—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/087—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
- H04N7/088—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
- H04N7/0882—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of character code signals, e.g. for teletext
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/087—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
- H04N7/088—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
- H04N7/0884—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of additional display-information, e.g. menu for programme or channel selection
- H04N7/0885—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of additional display-information, e.g. menu for programme or channel selection for the transmission of subtitles
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/63—Generation or supply of power specially adapted for television receivers
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Human Computer Interaction (AREA)
- Synchronizing For Television (AREA)
- Television Systems (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Details Of Television Scanning (AREA)
Abstract
1 . Sposób zapewniania stanu gotowosci do pracy dekodera danych pomocniczych w odbior- niku telewizyjnym, w którym przetwarza sie syg- naly wizyjne w ukladzie przetwarzajacym na sygnaly odchylania linii i pola, doprowadzane do ukladu odchylania, znamienny tym, ze wytwa- rza sie sygnal odchylania linii i pola (VPLS), (HPLS) przez uklad odchylania w odpowiedzi na skladowa synchronizacji sygnalu wizyjnego CCVIDEO, doprowadzana z przelacznika syg- nalów wizyjnych, nastepnie wytwarza sie syg- nal synchronizacji (CSYNC) przez separator synchronizacji w odpowiedzi na te skladowa synchronizacji sygnalu wizyjnego (CCYI- DEO) i dekoduje sie w dekoderze dane zawarte w skladowej danych sygnalu wizyjnego w odpo- wiedzi na sygnal odchylania (VPLS), (HPLS) linii i pola podczas pierwszego stanu pra- cy i w odpowiedzi na sygnal synchronizacji (CSYNC) podczas drugiego stanu pracy. PL PL PL PL PL PL PL
Description
Przedmiotem wynalazku jest sposób i urządzenie do zapewniania stanu gotowości do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym. Wynalazek dotyczy systemów przetwarzania sygnałów telewizyjnych, które dekodują składową danych pomocniczych, takich jak dane zamkniętego nagłówka, które mogą występować w sygnale telewizyjnym.
Zgodnie z ustawą dotyczącą telewizyjnych układów dekodowania z 1990 r., wszystkie odbiorniki telewizyjne sprzedawane w Stanach Zjednoczonych Ameryki, które są 13-calowe lub większe, muszą mieć zdolność dekodowania informacji o zamkniętym nagłówku zawartym w składowej danych wielu sygnałów telewizyjnych. Składowa danych pomocniczych CC zawiera dwa bajty danych podczas każdego wystąpienia linii 21 pola 1 sygnału telewizyjnego. Dekoder danych pomocniczych wydziela dane ze składowej danych pomocniczych CC. Układ przetwarzania odbiornika telewizyjnego wytwarza wyjściowy sygnał wizyjny, który zawiera zarówno informację o programie wizyjnym, jak i informację odpowiadającą danym pomocniczym CC. Część wyświetlanego obrazu wytwarzanego w odpowiedzi na wyjściowy sygnał wizyjny zawiera tekst odpowiadający danym pomocniczym CC. Dane pomocnicze CC mogą reprezentować cześć programu akustycznego dla programu telewizyjnego, w którym to przypadku wyświetlany tekst zapewnia widzialne przedstawienie programu akustycznego.
Inne rodzaje składowych danych mogąbyć również zawarte w sygnale telewizyjnym w postaci właściwej do dekodowania przy użyciu dekodera takiego, jak dekoder zamkniętego nagłówka. Dla przykładu rozszerzona obsługa danych XDS dla danych takich, jak czas dnia informacji, tytuł programu itd. może być zawarta w linii 21 pola 2 sygnału telewizyjnego zgodnie z 608 specyfikacjami Elektronie Industry Association EIA. Również dane teletekstu i dane informacyjne programu Starsight® mogą być zawarte w różnych okresach linii poziomej podczas wygaszania pola, na przykład linii 16. Stosowany tutaj termin dane pomocnicze obej muj e dowolny rodzaj składowej danych sygnału telewizyjnego, która może być wydzielona przy użyciu dekodera takiego, jak dekoder zamkniętej pętli, obejmując dane zamkniętego nagłówka, XDS, teletekstu i Strasight®. Podobnie stosowany tutaj termin dekoder danych pomocniczych obejmuje dekodery do dekodowania różnych rodzajów wspomnianych powyżej danych pomocniczych.
Znany jest z europejskiego opisu patentowego nr 0403003 dekoder teletekstu do zastosowania w odbiorniku, który odbiera przesyłany teletekst takiego typu, w którym kodowane impulsy danych, reprezentujące pakiety danych teleteksu są przesyłane w sygnale telewizyjnym w poszczególncyh liniach telewizyjnych, gdzie nie występują żadne sygnały obrazu reprezentujące normalną informację obrazu, a dekoder teletekstu zawiera elementy do detekcji kodu ramkowania, oddziałujące na sygnały, które pochodzą z poszczególnych linii sygnału telewizyjnego dla detekcji ich kodu ramkowania w określonym z góry oknie kodu ramkowania. Dekoder zawiera elementy do zmiany położenia okna kodu ramkowania w linii telewizyjnej względem sygnałów, które pochodzą z linii w sygnale telewizyjnym, gdzie nie występują pakiety danych
181 550 teletekstu, skutkiem czego sązmniejszone możliwości detekcji ważnego kodu ramkowania w sygnałach nie będących sygnałami teletekstu.
Znane jest z opisu patentowego USA nr 4677484 urządzenie do stabilizacji obrazowania na ekranie, zawarte w odbiorniku telewizyjnym, mające elementy przetwarzające i obrazujące sygnały, do których jest dołączone źródło sygnału synchronizującego i źródło sygnału obrazowanego na ekranie. Urządzenie zawiera źródło sygnałów odchylania linii i pola, którego wejściowa końcówka synchronizacji jest dołączona do źródła sygnału synchronizującego, wyjściowa końcówka odchylania jest dołączona do źródła sygnału wyświetlania na ekranie oraz do elementów przetwarzających i obrazujących sygnały, a wejściowa końcówka sterowania powoduje, że generator odchylania linii w źródle sygnałów odchylających działa w pieszym trybie pracy, w którym generator odchylania linii działa synchronicznie z sygnałem synchronizującym dostarczanym do wejściowej końcówki synchronizacji, i w drugim trybie pracy, w którym generator linii działa w trybie swobodnym, bez synchronizacji przez jakiekolwiek źródło i bez podlegania oddziaływaniu przez zmiany sygnału na wejściowej końcówce synchronizacji w sposób ciągły w okresie czasu przynajmniej równym jednemu okresowi sygnału odchylania pola. Do wejściowej końcówki sterowania są dołączone elementy sterujące do wyboru pierwszego i drugiego trybu pracy.
Znane jest z opisu wynalazku PCT/US94/00870 urządzenie do obrazowania zawartej w sygnale wizyjnym informacji stanu zamkniętego nagłówka, odpowiadającej językowi mówionemu. W systemie telewizyjnym, zawierającym układ zamkniętego nagłówka do odbioru i dekodowania danych zamkniętego nagłówka, sterownik w sposób ciągły kontroluje ten układ dla wskazania obecności dowolnego z wielu kodów danych ważnego zamkniętego nagłówka. Za każdym razem, gdy jest wykrywany ważny kod danych zamkniętego nagłówka, przestawiany jest zegar dla rozpoczęcia taktowania w danym okresie czasu, a na monitorze ekranowym jest wskazywane, że są dostępne dane zamkniętego nagłówka. Jeżeli kolejny z określonych kodów danych ważnego zamkniętego nagłówka nie jest wykrywany przed upływem tego okresu czasu, wówczas monitor ekranowy wskazuje, że dane zamkniętego nagłówka nie są dostępne.
Znany jest z opisu wynalazku PCT/US93/03988 system pomocniczej informacji wizyjnej, zawierający rozszerzone obsługi danych, w którym układ przetwarzania pomocniczych sygnałów wizyjnych dostarcza do dekodowanai sygnał rozszerzonych obsług danych w linii 21 pola 2. Rozszerzone obsługi danych zapewniają uniwersalną informację systemu wizyjnego i zdolność sterowania w uzupełnieniu do podstawowego działania zamkniętego nagłówka. Informacja rozszerzonych obsług danych j est rozmieszczona w pakietach danych. Każdy pakiet dostarcza informację dotyczącąprzebiegu przyszłych programów wizyjnych, źródło programu wizyjnego i różną informację, takąjak czas dnia. Dane rozszerzonych obsług danych mogąbyć dekodowane dla sterowania działaniem systemu wizyjnego, zawierającego urządzenie zapisu obrazu na taśmę i odbiornik telewizyjny.
Znane są z opisu patentowego USA nr 5428400 sposób i urządzenie do detekcji obecności danych zamkniętego nagłówka w sygnale wizyjnym. Sposób polega na tym, że odbiera się i dekoduje dane zamkniętego nagłówka, zawierające wiele kodów danych zamkniętego nagłówka, kontroluje się ciągle te dekodowane dane dla wskazania obecności tych kodów, steruje się zegarem dla taktowania w określonym okresie czasu, przestawia się zegar dla rozpoczęcia taktowania w danym okresie czasu i umożliwia się wytwarzanie komunikatu wskazującego dostępność danych zamkniętego nagłówka po wykryciu kodu i wyłącza się wytwarzanie tego komunikatu, jeżeli następny kod danych zamkniętego nagłówka nie jest wykrywany przed upływem tego okresu czasu. Urządzenie zawiera elementy do odbioru i dekodowania danych zamkniętego nagłówka, dołączone do elementów sterujących do ciągłego kontrolowania tych dekodowanych danych, dołączone do zegara do taktowania w danym okresie czasu, sterowanego przez elementy sterujące, które przestawiąjązegar dla włączania komunikatu wskazującego dostępność danych zamkniętego nagłówka po wykryciu kodu i wyłączania komunikatu przy braku kodu.
Znane jest z opisu patentowego USA nr 5453795 urządzenie do przetwarzania sygnału wizyjnego, mającego okres obrazowania pola zawierający wiele okresów obrazowania linii.
181 550
Urządzenie zawiera elementy do wytwarzania pierwszego przebiegu impulsowego, zawierającego impulsy o częstotliwości związanej z częstotliwością linii, dołączone do elementów do wytwarzania drugiego przebiegu impulsowego, zawierającego impulsy zsynchronizowane z okresami trwania linii i elementy do zliczania okresów trwania linii podczas pierwszej części okresu trwania pola w odpowiedzi na pierwszy przebieg impulsowy i do zliczania w odpowiedzi na drugi przebieg impulsowy podczas drugiej części okresu trwania pola, przy czym druga część okresu trwania pola rozpoczyna się w odpowiedzi na określoną liczbę okresów trwania linii zliczanych podczas pierwszej części okresu trwania pola. Urządzenie zapewnia znacznie większą niezawodność zliczania i poprawia taktowanie sygnału identyfikacji linii względem początku wymaganych danych wizyjnych. Licznik linii reaguje na przesunięcia fazy sygnału wizyjnego, umożliwiając ich korekcję i poprawę jakości obrazu.
Znane są z międzynarodowego zgłoszenia patentowego nr PCT/US93/07163 układy do realizacji układu stabilizacji poziomu i separatora synchronizacji w odbiorniku telewizyjnym.
W celu dokładnego dekodowania danych pomocniczych, dekoder danych pomocniczych musi być regulowany w czasie dla pracy podczas części okresów wyświetlania poziomego, które zawierają dane pomocnicze, na przykład drugą połowę linii 21 pola 1 dla danych zamkniętego nagłówka. Odbiornik telewizyjny wytwarza różne sygnały regulacji w czasie, które wskazują, kiedy występują okresy wyświetlania poziomego. Dla przykładu, odseparowane sygnały synchronizacji linii są wytwarzane w odpowiedzi na składową synchronizacji sygnału telewizyjnego. Również sygnały odchylania linii są wytwarzane dla sterowania funkcjami odchylania wiązki elektronów układu wyświetlania obrazu, takiego jak kineskop.
Sterowanie dekoderem danych pomocniczych przez sygnał odchylania może zwiększyć niezawodność dekodowanych danych. Elementy dekodera, takie jak liczniki linii i opóźnienia sterowane przez impulsy sygnału synchronicznego, mogą zliczać nieprawidłowo reagując na impulsy szumu w sygnale synchronizacji, powodując, że dekoder działa niewłaściwie. Sygnał synchronizacji, który jest uzyskiwany z sygnału telewizyjnego, może zawierać impulsy szumu odpowiadające szumowi w sygnale telewizyjnym. Porównując, sygnały odchylania są wytwarzane przy użyciu układów pętli synchronizacji fazowej PLL, które wytwarzająstabilne przebiegi impulsowe o równomiernej amplitudzie, mniej prawdopodobnie zakłócone szumami. Wobec tego jest pożądane sterowanie dekoderem danych pomocniczych przy użyciu sygnałów odchylania.
Może być pożądane sterowanie dekoderem zamkniętego nagłówka, który jest sterowany przy użyciu sygnału odchylania podczas stanu pracy, w którym sygnały odchylania nie występują. Odbiorniki telewizyjne mają zwykle normalny stan pracy i stan gotowości do pracy. Podczas normalnego stanu wszystkie obwody są zasilane, wraz z układami odchylania, a odbiornik wytwarza wszystkie sygnały, wraz z sygnałami odchylania i wyjściowymi sygnałami wizyjnymi, potrzebne do wytwarzania obrazu w układzie wyświetlania. Podczas stanu gotowości do pracy odbiornik telewizyjny jest wyłączany, wyłączając układ wyświetlania, a sygnały odchylania nie są potrzebne do sterowania układem wyświetlania. W celu zmniejszenia poboru mocy podczas stanu gotowości do pracy, układy odchylania mogązostać wyłączone. W wyniku tego cechy, które polegająna sygnałach odchylania, takie jak dekodowanie danych pomocniczych, są nieczynne podczas stanu gotowości do pracy. Jednak podczas stanu gotowości do pracy może być pożądany odbiór i dekodowanie danych pomocniczych. Dla przykładu, dane XDS i Starsight® mogą być odbierane, dekodowane i pamiętane w pamięci podczas stanu gotowości do pracy i wyświetlane podczas następnego normalnego stanu pracy jako część cechy prowadzenia programu. Ponieważ tylko pewne sygnały telewizyjne zawierajądane XDS i Starsight®, na przykład sygnały kanałów systemu telewizji publicznej PBS, może być potrzebne dostrojenie do określonego kanału dla odbioru danych pomocniczych. Strojenie, odbiór i przetwarzanie danych pomocniczych podczas stanu gotowości do pracy zapobiega zakłócaniu użytkowania odbiornika telewizyjnego podczas normalnego stanu pracy.
Sposób według wynalazku polega na tym, że wytwarza się sygnał odchylania linii i pola
VPLS, HPLS przez układ odchylania w odpowiedzi na składową synchronizacji sygnału wizyjnego CCYIDEO, doprowadzanąz przełącznika sygnałów wizyjnych, następnie wytwarza się sy6
181 550 gnał synchronizacji CSYNC przez separator synchronizacji w odpowiedzi na tę składową synchronizacji sygnału wizyjnego CCYIDEO i dekoduje się w dekoderze dane zawarte w składowej danych sygnału wizyjnego w odpowiedzi na sygnał odchylania VPLS, HPLS linii i pola podczas pierwszego stanu pracy i w odpowiedzi na sygnał synchronizacji CSYNC podczas drugiego stanu pracy.
Korzystnie wytwarza się przez mikrosterownik sygnał sterujący STANDBY wskazujący stan pracy normalny czy gotowości do pracy urządzenia, przełącza się przez przełącznik, reagujący na sygnał sterujący, sygnał stanu normalnego pracy i sygnał stanu gotowości do pracy urządzenia oraz doprowadza się ten sygnał do dekodera.
Korzystnie podczas wytwarzania sygnału odchylania linii i pola VPLS, HPLS włącza się urządzenie i wyświetla się dane pomocnicze CC w kineskopie, a podczas wytwarzania sygnału synchronizacji CSYNC przez separator synchronizacji wyłącza się urządzenie.
Korzystnie podczas wytwarzania sygnału synchronizacji CSYNC przez separator synchronizacji dostarcza się do kineskopu odseparowany sygnał synchronizacji uzyskany ze składowej synchronizacji sygnału wizyjnego CCVIDEO podczas okresu trwania linii lub pola.
Korzystnie przez sygnał synchronizacji CSYNC wskazuje się częstotliwość występowania okresów trwania linii, zawartych w składowej synchronizacji sygnału wizyjnego CCVIDEO, dla zapobiegania odpowiedzi dekodera n impulsy występujące w składowej synchronizacji z częstotliwością większą niż częstotliwość występowania okresów trwania linii.
Korzystnie doprowadza się z przełącznika sygnałów wizyjnych składową synchronizacji sygnału wizyjnego CCVIDEO, zawierającą pierwszą grupę impulsów występujących z częstotliwością trwania linii i drugą grupę impulsów występującą z częstotliwością trwania pola, zawierającą impuls mający szerokość większą niż szerokość każdego z impulsów zawartych w pierwszej grupie impulsów i wykrywa się ten impuls zawarty w drugiej grupie impulsów za pomocą detektora.
W urządzeniu według wynalazku do układu przetwarzającego jest dołączony układ odchylania do wytwarzania sygnału odchylania linii i pola w odpowiedzi na składową synchronizacji sygnału wizyjnego, dołączony do zawartego w układzie przetwarzającym separatora synchronizacji do wytwarzania sygnału synchronizacji w odpowiedzi na tę składową synchronizacji sygnału wizyjnego, do którego jest dołączony, poprzez generator sygnałów odchylania i układ odchylania, dekoder danych pomocniczych zawarty w mikrosterowniku, do dekodowania danych zawartych w składowej danych sygnału wizyjnego w odpowiedzi na sygnał odchylania linii i pola podczas normalnego stanu pracy urządzenia i w odpowiedzi na sygnał synchronizacji podczas stanu gotowości do pracy urządzenia.
Korzystnie mikrosterownik do wytwarzania sygnału wskazującego stan pracy normalny czy gotowości urządzenia zawiera przełącznik w postaci multipleksera, na którego jednym wejściu występuje sygnał odpowiadający sygnałowi synchronizacji doprowadzanemu poprzez przerzutnik DFF podczas normalnego stanu pracy, a na drugim wejściu występuje sygnał odchylania podczas stanu gotowości.
Korzystnie wyjście multiplekserajest dołączone do przerzutników DFF dołączonych do licznika 8-bitowego szeregowego.
Korzystnie detektor zawiera pierwszy licznik dołączony do drugiego licznika poprzez przerzutnik przełączający TFF, a wyjścia liczników są dołączone do komparatora i przerzutnika DFF, do którego jest doprowadzany sygnał synchronizacji.
Przedmiot wynalazku jest uwidoczniony w przykładach wykonania na rysunku, na którym fig. 1 przedstawia w postaci schematu blokowego część odbiornika telewizyjnego według wynalazku, fig. 2 - w postaci schematu blokowego pierwszą część dekodera danych pomocniczych w odbiorniku telewizyjnym z fig. 1, fig. 3 - w postaci schematu blokowego drugą część dekodera danych pomocniczych w odbiorniku telewizyjnym z fig. 1, fig. 4 - schemat regulacji w czasie ilustrujący działanie układu z fig. 3 i fig. 5 - w postaci schematu blokowego odmienny przykład wykonania części odbiornika z fig. 1.
181 550
Figura 1 przedstawia część odbiornika telewizyjnego, który ma zdolność dekodowania zamkniętego nagłówka. Na fig. 1 sygnał RFIN ze źródła RF, takiego jak antena lub kabel, jest doprowadzany do układu strojenia 19 dla strojenia określonego kanału telewizyjnego w celu wytwarzania sygnału IF VIDEO reprezentującego sygnał kanału strojonego przy częstotliwościach IF. Sygnał IF VIDEO jest doprowadzony do układu przetwarzającego 14 sygnał telewizyjny. Takie układy scalone są także znane jako jednopłytkowe. Mikrosterownik IC 10 zapewnia cechy centralnego układu przetwarzania CPU, pamięci RAM, pamięci ROM i wyświetlania na ekranie OSD. Mikrosterownik 10 ma także zdolność dekodowania danych pomocniczych według wynalazku.
Na fig. 1 układ przetwarzający 14 sygnał telewizyjny zawiera sekcję IF 141 zawierającą zwykły układ IF do przetwarzania sygnału IF VIDEO w celu wytwarzania sygnału wizyjnego VIDEO OUT pasma podstawowego na wyjściu układu przetwarzającego 14 sygnał telewizyjny. Sygnał wizyjny VIDEO OVT jest doprowadzony do przełącznika 18 sygnałów wizyjnych, który wybiera jeden z sygnałów wizyjnych VIDEO OUT i pomocniczy sygnał wizyjny AUX VIDEO pasma podstawowego jako źródło dla sygnału wizyjnego CCVIDEO. Sygnał wizyjny AUX VIDEO można dostarczyć na przykład przez wyjście sygnału wizyjnego pasma podstawowego z drugiego odbiornika telewizyjnego, takiego jak VCR. Sygnał CC VIDEO zawiera składowe sygnału wizyjnego, synchronizacji i danych oraz jest doprowadzony do układu przetwarzającego 14 sygnał telewizyjny i do mikrosterownika 10 dla przetwarzania zamkniętego nagłówka.
Sygnał CC VIDEO jest przetwarzany przez sekcję przetwarzania 142 sygnału wizyjnego w układzie przetwarzającym 14 sygnał telewizyjny w celu wytwarzania sygnałów koloru czerwonego R, zielonego G i niebieskiego B, które reprezentują składową informacji wizyjnej sygnału CC VIDEO. Sekcja przetwarzania 142 ma zwykłe funkcje przetwarzania sygnałów luminancji, sygnałów chrominancji i macierzowe. Sygnały kolorów R, G, B z sekcji przetwarzania 142 są doprowadzane do przełącznika 143 kolorów R, G, B, który wybiera któryś z sygnałów R, G, B z sekcji przetwarzania 142 albo sygnałów OSD RGB z procesora 104 wyświetlania na ekranie, w mikrosterowniku 10, jako źródło sygnałów R, G i B sygnałów RGBOUT na wyjściu układu przetwarzającego 14 sygnał telewizyjny. Jak to będzie wyjaśnione poniżej szczegółowo, sygnały OSD RGB z procesora 104 wyświetlania na ekranie reprezentują informacje graficzne takie, jak numer kanału lub czas dnia oraz informacja zamkniętego nagłówka, która ma być zawarta w wyświetlanym obrazie. Przełącznik 143 jest sterowany przez sygnał sterujący, nie pokazany na fig. 1, który jest wytwarzany przez mikrosterownik 10 tak, że sygnały OSD OUT są źródłem sygnałów RGBOUT podczas okresów, gdy informacje graficzne lub dane zamkniętego nagłówka mająbyć wprowadzone do wyświetlanego obrazu. Sygnały RGBOUT są doprowadzane do układu wyświetlania, takiego jak kineskop 15 na fig. 1, dla wytwarzania obrazu mającego jedną część reprezentującą składową informacji wizyjnej sygnału CC VEDEO, drugą część reprezentującą informacje graficzne i trzeciączęść reprezentującą składową sygnału danych zamkniętego nagłówka sygnału CC VIDEO.
W układzie przetwarzającym 14 jest również zawarty układ stabilizacji 144 poziomu, separator synchronizacji 145 i generator 146 sygnałów odchylania dla przetwarzania sygnału CC VIDEO i wytwarzania sygnałów odchylania HOUT i VOUT. Sygnały odchylania HOUT i VOUT są przebiegami impulsowymi o małej amplitudzie, które są przetwarzane następnie przez układ odchylania 17 w celu wytwarzania sygnałów H i V o przebiegu piłokształtnym i dużej amplitudzie dla sterowania funkcjąodchylania kineskopu 15. Układ stabilizacji 144 poziomu stabilizuje składowąDC sygnału CC VIDEO do poziomu takiego, jak poziom podstawy impulsu sygnału telewizyjnego. Separator synchronizacji 145 wytwarza złożony sygnał synchronizacji przez porównanie stabilizowanego sygnału wizyjnego z poziomem odniesienia, który jest w przybliżeniu pośrodku pomiędzy stabilizowanym poziomem DC i szczytową amplitudą impulsów synchronizacji w składowej synchronizacji stabilizowanego sygnału wizyjnego. W separatorze synchronizacji 145 są włączone układy separacji synchronizacji linii i pola, które wytwarzają sygnały synchronizacji linii i pola HS i VS w odpowiedzi na opisany złożony sygnał synchronizacji.
181 550
Generator 146 sygnałów odchylania zawiera układy, które dostarczają sygnały odchylania HOUT i VOUT w odpowiedzi na sygnał synchronizacji linii i pola HS i VS z separatora synchronizacji 145. Dla przykładu generator 146 sygnałów odchylania zawiera pętlę synchronizacji fazowej PLL, która odpowiada na impulsy synchronizacji linii w odseparowanym sygnale synchronizacji HS dla zapewniania stabilnego przebiegu impulsowego przy częstotliwości wybierania linii w sygnale odchylania HOUT. Sygnały odchylania HOUT i VOUT są doprowadzane do układu odchylania 17 na fig. 1, który zawiera wzmacniacze wysokiego napięcia i transformatory dla przemiany sygnałów odchylania HOUT i VOUT o stosunkowo małej amplitudzie w sygnały H i V o przebiegach piłokształtnych i dużej amplitudzie, które sterują funkcją odchylania kineskopu. W uzupełnieniu układ odchylania 17 zawiera układ generatora impulsów powrotnych dla wytwarzania sygnałów odchylania linii i pola HPLS i VPLS. W uzupełnieniu do zapewniania sterowania odchylaniem, sygnały odchylania linii i pola HPLS i VPLS są doprowadzane do mikrosterownika 10 i są stosowane do sterowania dekodowaniem zamkniętego nagłówka według wynalazku, co zostanie wyjaśnione poniżej.
Na fig. 1 są przedstawione również zasilacze mocy 131 i 13 stanu gotowości i stanu normalnego. Zasilacz 131 stanu gotowości wytwarza napięcie zasilania STBY zarówno podczas normalnego stanu pracy urządzenia, tj. urządzenie jest włączone i wytwarza obraz w kineskopie 15, oraz podczas stanu gotowości do pracy, tj. urządzenie jest wyłączone i nie wyświetla obrazu. Zasilacz 13 stanu gotowości dostarcza napięcie zasilania RUN tylko podczas normalnego stanu pracy. Podczas stanu gotowości do pracy urządzenie jest dołączone do sieci zasilającej przemiennoprądowej AC, lecz napięcie zasilania RUN nie jest wytwarzane. To, czy zasilacz 13 stanu gotowości wytwarza napięcie zasilania RUN czy nie, jest sterowane przez sygnał STANDBY z mikrosterownika 10. Dla przykładu, sygnał STANDBY o wartości logicznej 0 wskazuje normalny stan pracy i zamyka przełącznik w zasilaczu 13 stanu gotowości, powodując wytwarzanie napięcia zasilania RUN. Wartość logiczna 1 sygnału STANDBY wskazuje stan gotowości do pracy, otwiera przełącznik w zasilaczu 13 stanu gotowości i wyłącza wytwarzanie napięcia zasilania RUN. Mikrosterownik 10 wytwarza sygnał STANDBY w odpowiedzi na rozkazy zasilania włączenia/wyłączenia od użytkownika. Dla przykładu, użytkownik uruchamia przycisk zasilania włączenia/wyłączenia w układzie zdalnego sterowania 12 w celu włączenia urządzenia. Sygnał podczerwony IR reprezentujący rozkaz jest wytwarzany przez układ zdalnego sterowania 12 i odbierany przez odbiornik IR 121. Odbiornik IR 121 przetwarza sygnał IR w sygnał cyfrowy, który jest przetwarzany w mikrosterowniku 10, dając sygnał STANDBY nastawiony na wartość logiczną 1, skutkiem czego wyłącza wytwarzanie napięcia zasilania RUN.
Napięcie zasilania STBY jest dostarczane do elementów na fig. 1, które muszą działać zarówno podczas normalnego stanu pracy, jak i stanu gotowości do pracy. Dla przykładu mikrosterownik 10 musi działać dla obu stanów pracy w celu wytwarzania sygnałów sterujących, takich jak sygnał STANDBY. Dokładniej, uruchomienie przez użytkownika zarówno przycisku wyłączenia układu zdalnego sterowania 12 podczas normalnego stanu pracy, jak i przycisku włączenia podczas stanu gotowości do pracy musi być rozpoznane i przetwarzane przez mikrosterownik 10 w celu sterowania stanem sygnału STANDBY. Sygnał STANDBYjest także doprowadzony do układu strojenia 19, przełącznika 18 sygnałów wizyjnych i układu przetwarzającego 14 sygnał telewizyjny, ponieważ sygnał CCVIDEO musi być wytwarzany podczas stanu gotowości do pracy tak, że dane pomocnicze, takie jak dane Starsight®, mogąbyć odbierane i dekodowane.
Napięcie zasilania RUN jest doprowadzane do elementów, które nie sąpotrzebne podczas stanu gotowości do pracy. Przez odprowadzenie mocy z pewnych obwodów podczas stanu gotowości do pracy, można znacznie zmniejszyć pobór mocy. Dla przykładu, podczas stanu gotowości do pracy sygnały V i H nie sąpotrzebne, ponieważ wyświetlanie nie ma miejsca. Zatem układ odchylania 17 odbiera napięcie zasilania RUN i jest wyłączany podczas stanu gotowości do pracy. Wyłączenie obwodów wysokiego napięcia, które wytwarzają sygnały H i V, znacznie zmniejsza pobór mocy, lecz przez to zapobiega wytwarzaniu sygnałów, które są uzyskiwane z sygnałów wysokiego napięcia, takich jak sygnały odchylania linii i pola HPLS i VPLS. Brak występowania
181 550 sygnałów odchylania linii i pola HPLS i VPLS podczas stanu gotowości do pracy oddziałuje na dekodowanie danych pomocniczych podczas stanu gotowości do pracy i jest nadzorowane przez cechy wynalazku opisane poniżej. Poza tym w celu wyłączenia układu odchylania 17 podczas stanu gotowości do pracy, pewne funkcje układu przetwarzającego 14 sygnał telewizyjny, takie jak przetwarzanie sygnałów chrominancji, są niepotrzebne podczas stanu gotowości do pracy. Te części układu przetwarzającego 14 sygnał telewizyjny są zasilane przez napięcie zasilania RUN i wyłączane podczas stanu gotowości do pracy.
Figura 1 wyjaśnia również przykładowo zdolność dekodowania danych pomocniczych zawartą w mikrosterowniku 10. Bardziej szczegółowo, dane zamkniętego nagłówka są dekodowane z sygnału CC VIDEO w wyniku cech przetwarzania danych nagłówka, posiadanych przez układ stabilizacji 105 poziomu, dzielnik synchronizacji 101, dzielnik danych 103 i dekoder 102. Układ stabilizacji 105 poziomu i dziennik synchronizacji 101 oraz dzielnik danych 103 mogą być wykonane przy użyciu znanych układów. Podobnie do układu stabilizacji poziomu 144 w układzie przetwarzającym 14 sygnał telewizyjny, układ stabilizacji 105 poziomu stabilizuje składowąstałoprądową sygnału CC VIDEO do wymaganego poziomu. Dzielnik synchronizacji 101 i dzielnik danych 103 zawierają poszczególne komparatory, które porównują sygnał stabilizacji CC VIDEO poziomu z poziomami odniesienia reprezentującymi 50% amplitudy impulsu synchronizacji i 50% amplitudy danych pomocniczych. Zatem sygnał wyjściowy dzielnika synchronizacji 101 jest binarnym sygnałem synchronizacji CSYNC, który zawiera złożoną informację synchronizacji, tj. zarówno impulsy synchronizacji linii jak i pola. Charakterystyki regulacji w czasie impulsów synchronizacji w sygnale synchronizacji CSYNC są synchronizowane z odpowiednimi charakterystykami składowej synchronizacji sygnału CC VIDEO. Sygnał wyjściowy dzielnika danych 103 jest binarnym sygnałem CCDATA, który reprezentuje składową danych pomocniczych sygnału CC VIDEO podczas okresu danych pomocniczych, np. ostatnie połówki linii 21 pola dla danych zamkniętego nagłówka.
Podczas normalnego stanu pracy, gdy występuje wyświetlanie w kineskopie 15, dane pomocnicze w sygnale CCDATA, które mają być zawarte w wyświetlanym obrazie, takie jak dane zamkniętego nagłówka, są przetwarzane przez procesor 104 w mikrosterowniku 10 w celu wytwarzania sygnałów R, G i B OSD RGB, które reprezentują dane zamkniętego nagłówka. Bardziej szczegółowo, pamięć ROM zawarta w procesorze 104 pamięta tablicę przeglądową, która tłumaczy wartości binarne w sygnale CCDATA w kody binarne reprezentujące wartości sygnałów kolorów R, G i B. Wartości binarne sygnałów kolorów są przemieniane w sygnały analogowe OSD RGB przez przetworniki cyfrowo-analogowe DAC zawarte w mikrosterowniku 10. Przełącznik 143 w układzie przetwarzającym 14 sygnał telewizyjny doprowadza sygnały OSD RGB do kineskopu 15 podczas okresów, gdy dane pomocnicze mają być wyświetlane.
Figura 2 przedstawia część dekodera 102 danych pomocniczych z fig. 1 w sposób bardziej szczegółowy. Układ z fig. 2 wytwarza sygnały wyjściowe 2 _ FH, 4 _ FH, 8 _ FH i 128 _ FH, które dostarczająimpulsy zegarowe przy 2,4,8 i 128 razy częstotliwości FH wybierania linii, gdzie FH jest w przybliżeniu 15,75 kHz dla systemów NTSC. Impulsy zegarowe są stosowane do regulacji w czasie różnych operacji dekodera 102 danych pomocniczych. Dla przykładu, impulsy sygnału 2 _ FH wskazująokresy półliniowe i mogą być stosowane dla wprowadzenia wydzielania danych pomocniczych CC podczas ostatniej połówki linii 21. Sygnały wejściowe na fig. 2 zawierająsygnał zegarowy CLK i trzy sygnały, które są opisane powyżej w odniesieniu do fig. 1: złożony, odseparowany sygnał synchronizacji CSYNC, sygnał odchylania HPLS i sygnał STANDBY sterujący zasilaniem. Sygnał CLK jest sygnałem 4 MHz, który może być wytworzony na przykład przez generator kwarcowy, który wytwarza główny sygnał zegarowy dla mikrosterownika 10.
Jak pokazano na fig. 2, sygnały wyjściowe 128_FH, 8 _ FH, 4 _ FH i 2 _ FH są wytwarzane jako sygnały wyjściowe licznika 20. Licznik 20 jest licznikiem 8-bitowym szeregowym mającym wejście przełączające, które odbiera sygnał CLK. Najmniej znaczące wyjście licznika
20, tj. wyjście QA, zmienia stan w odpowiedzi na każde opadające zbocze sygnału CLK, czyli przejście sygnału o wartości logicznej 1 na wartość logiczną 0. Wynikiem jest to, że wyjście
QA daje impulsy przy połowie częstotliwości sygnału CLK. Wówczas gdy częstotliwość syg10
181 550 nahi CLK wynosi 4 MHz, sygnał 128 _ FH na wyjściu QA ma częstotliwość równą w przybliżeniu 128 razy częstotliwość linii FH. Każde wyjście licznika 20 wytwarza sygnał, który ma częstotliwość równą połowie następnego najmniej znaczącego sygnału wyjściowego. Zatem wyjście QB daje sygnał przy częstotliwości równej w przybliżeniu 64 razy FH i najbardziej znaczące wyjście licznika 20, tj. wyjście QH, wytwarza sygnał przy częstotliwości w przybliżeniu równej FH. Inne sygnały przy częstotliwościach równych 2,4 i 8 razy częstotliwość linii, tj. 2_FH, 4_FH i 8_FH, sąwytwarzane na wyjściach QG, OF i QE, jak to pokazano na fig. 2.
Licznik 20 ma wejście zeruje CLR z fig. 2, które odbiera sygnał HSTART. Jak to zostanie opisane poniżej, sygnał HSTART jest wytwarzany w odpowiedzi na sygnał synchronizacji linii. Na początku każdego okresu linii poziomej sygnał HSTART ma wartość logiczną 1, która przedstawia wszystkie wyj ścia licznika 20 na wartość logicznąO. Zatem zliczanie przez licznik 20 podczas każdego okresu linii rozpoczyna się zerem na początku każdego okresu linii.
Licznik 20 może być wykonany przez sprzężenie ze sobą dwóch obwodów logicznych licznika szeregowego 4-4-bitowego. Pierwszy licznik 4-bitowy wytwarza cztery najmniej znaczące bity liczby, tj. wyj ścia QD, QC, QB i QA licznika 20, a drugi licznik 4-bitowy wytwarza cztery bity najbardziej znaczące, tj. wyjścia QH, QG, QF i QE licznika 20. Najbardziej znaczące wyjście pierwszego licznika jest dołączone do wejścia przełączającego drugiego licznika.
Również na fig. 2 przerzutnik DFF 23 typu D wytwarza impulsowy sygnał CSFH na wyjściu Q przerzutnika DFF 23. Sygnał CSFH na wyjściu Q przerzutnika DFF 23 typu D jest wytwarzany w odpowiedzi na sygnał synchronizacji CSYNC na wejściu zegarowym przerzutnika DFF 23. Wejście D przerzutnika DFF 23 jest dołączone do wygnał VCC o wartości logicznej 1. W wyniku tego każde zbocze wzrastające sygnału synchronizacji CSYNC, przejście sygnału z wartości logicznej 0 na wartość logiczną 1, daje wartość logiczną 1 sygnału CSFH. Wejście zerujące CLRN przerzutnika DFF 23 na fig. 2 odbiera sygnał HEND, który jest wytwarzany przez połączenie trzech najbardziej znaczących sygnałów wyjściowych licznika 20 przez element logiczny NIE-I 22. Sygnał CSFH jest przestawiany na wartość logicznąO przez wartość logicznąO, która występuje w sygnale HEND podczas ostatniej ósemki każdego okresu linii poziomej, tj. ostatnich 8 ps. W wyniku tego impulsy występują w sygnale CSFH z częstotliwościąFH i są synchronizowane przez składową synchronizacji linii wejściowego sygnału telewizyjnego. Po tym impulsy mają cykl pracy w przybliżeniu 87,5%, tj. sygnał CSFH ma wartość logiczną 1 (VCC) dla pierwszych 56 ps okresu linii poziomej i ma wartość logicznąO (masa) dla pozostałych 8 ps okresu linii. Cykl pracy zapewnia, że na przebieg impulsowy sygnału CSFH nie mają wpływu impulsy połowy linii sygnału synchronizacji CSYNC, które występująpodczas okresu pola, tj. impulsy wyrównawcze i synchronizacji pola.
Sygnały CSFH i HPLS są doprowadzane do poszczególnych wejść multipleksera 25 2 do 1 MUX 2:1. Multiplekser 25 działa jako przełącznik do doprowadzania jednego z sygnałów CSFH i HPLS do wejścia Q multipleksera 25 w odpowiedzi na sygnał STANBY na wybranym wejściu SEL multipleksera 25. Wówczas gdy sygnał STANDBY ma wartość logiczną 1, tj. stan gotowości do pracy, sygnał CSFH jest doprowadzany do wyjścia Q multipleksera 25. Wówczas gdy sygnał STANDBY ma wartość logiczną 0, tj. normalny stan pracy, sygnał odchylania HPLS jest doprowadzany do wyjścia Q. Zatem sygnał MXFH na wyjściu Q multipleksera 25 jest sygnałem impulsowym o częstotliwości FH, który jest synchronizowany z sygnałem odchylania HPLS podczas normalnego stanu pracy i ze składową synchronizacji wejściowego sygnału telewizyjnego podczas stanu gotowości do pracy.
Wyjście multipleksera 25 steruje wytwarzaniem sygnału HSTART przez układ zawierający przerzutnik DFF 26, przerzutnik DFF 27,2-wejściowy element NIE-LUB 28 i inwerter 29. Sygnał HSTART jest doprowadzany do wejścia zerującego CLR licznika 20 i dlatego zeruje lub przestawia licznik 20, gdy występuje wartość logiczna 1. Przerzutnik DFF 26 próbkuje sygnał MXFH podczas dodatnich przejść sygnału CLK w celu wytwarzania sygnału DMXFH na wyjściu Q przerzutnika DFF 26. Poza tym przerzutnik DFF 26 synchronizuje sygnały DMXFH i HSTART sygnałem CLK. Początkowo sygnał DMXFH ma wartość logicznąO, powodując, że wyjście Q przerzutnika DFF 27 ma wartość logiczną 0 i wyjście inwertera 29 ma wartość lo181 550 giczną 1. Sygnał HSTART na wejściu elementu NIE-LUB 28 ma wartość logiczną0 w odpowiedzi na wartość logiczną 1 na wyjściu inwertera 29, skutkiem czego włącza licznik 20. Następne zbocze narastające sygnału CLK po przejściu sygnału MXFH na wartość logiczną 1, tj. początek okresu linii poziomej, powoduje zmianę sygnału DMXFH na wartość logiczną 1 i sygnału wyjściowego inwertera 29 na wartość logiczną0. Ponieważ zarówno sygnał wyjściowy Q przerzutnika DFF 27 i sygnał wyjściowy inwertera 29 mająwartość logiczną0, sygnał HSTART uzyskuje wartość logiczną 1 przez element NIE-LUB 28 i przestawia licznik 20. Następne zbocze narastające sygnału CLK zegaruje wartość logiczną 1 w sygnale DMXFH przez wyjście Q przerzutnika DFF 27, powodując, że sygnał HSTART uzyskuje wartość logiczną 0 i włącza licznik 20. Zatem sygnał HSTART ma impuls dodatni o szerokości równej jednemu cyklowi sygnału CLK, który przestawia licznik 20 na początku każdego okresu linii poziomej. Krótki czas trwania impulsu sygnału HSTART zapewnia, że zliczanie licznika 20 zmieni się od 00 szesnastkowego do 01 szesnastkowego w odpowiedzi na następne zbocze narastające sygnału CLK.
Sygnał HSTART synchronizuje wytwarzanie sygnałów sterujących dekoderem 102 danych pomocniczych przez licznik 20 o początku okresu linii poziomej, jak wskazano przez sygnał MXFH. Ponieważ sygnał MXFH jest wytwarzany w odpowiedzi na sygnał odchylania HPLS lub sygnał synchronizacji CSYNC, zależnie od stanu pracy urządzenia, wytwarzanie sygnałów sterowania dekoderem 102 danych pomocniczych jest sterowane w odpowiedzi na sygnał odchylania HPLS podczas normalnej pracy i w odpowiedzi na odseparowany sygnał synchronizacji CSYNC podczas stanu gotowości do pracy zgodnie z wymaganiem.
Poza umieszczeniem okresu danych pomocniczych CC w określonej linii przy użyciu przykładu wykonania z fig. 2, jest także potrzebne umieszczenie określonej linii, która zawiera okres danych pomocniczych CC, na przykład umieszczenie linii 21 pola 1. Jednym przybliżeniem jest użyciem sygnału synchronizacji pola, który wskazuje początek okresu pola do inicjalizacji licznika 20 i zliczanie okresów trwania linii po synchronizacji pola w odpowiedzi na synchronizację linii. Zliczanie linii jest kontrolowane w celu określenia, kiedy występuje wymagany okres linii. Ponieważ układy odchylania wytwarzają niezawodne przebiegi, co omówiono powyżej, sygnał odchylania pola VPLS może być użyty do inicjalizacji licznika linii. Jednak, jak to omawiano powyżej, może być potrzebne sterowanie dekoderem 102 danych pomocniczych zawierającym licznik linii podczas stanu gotowości do pracy, gdy sygnały odchylania nie są wytwarzane.
Figura 3 przedstawia przykład wykonania licznika linii, który działa w odpowiedzi na sygnał odchylania pola podczas normalnego stanu pracy i w odpowiedzi na sygnał synchronizacji pola odseparowany od sygnału telewizyjnego podczas stanu gotowości do pracy.
Na fig. 3 sygnały RESET i LC [5..0] na wejściach są sygnałami sterującymi wytwarzanymi przez centralny układ sterowania CPU mikrosterownika 10 z fig. 1. Wówczas gdy sygnał RESET ma wartość logiczną 1, sygnały wyjściowe przerzutników DFF 352,354 i 334 typu D sąprzestawiane na wartość logiczną 0. Sygnał RESET jest aktywny przy wartości logicznej 1, zwykle na początku działania układu, gdy najpierw jest dostarczane zasilanie i odbiornik telewizyjny jest dołączony do sieci prądu przemiennego AC. Sygnał LC [5..0] jest 6-bitowym binarnym, najbardziej znaczącym bitem LC [5] przez najmniej znaczący bit LC [0], określającym, który okres linii poziomej będzie wykrywany. Jak to będzie wyjaśnione poniżej szczegółowo, wartość sygnału LC [5. .0] reprezentuje zliczanie półliniowych okresów, które jest porównywane z wyjściem licznika linii w celu wskazania początku wymaganego okresu linii poziomej. Centralny układ sterowania CPU może zmienić wartość sygnału LC [5..0] przy sterowaniu programowym w celu zmiany linii poziomej, którajest wykrywana. Modyfikacja sygnału LC [5..0] umożliwia dekoderowi 102 danych pomocniczych dekodować różne rodzaje danych pomocniczych CC, które występują w różnych okresach linii poziomych.
W przykładowym wykonaniu wynalazku, pokazanym na fig. 3, związek pomiędzy wartością sygnału LC [5..0] i szczególną linią zidentyfikowaną przez system jest: LC [5..0] =N*2 - 9, gdzie N jest linią identyfikowaną w sygnale NTSC. N jest mnożone razy dwa, ponieważ okresy półliniowe są zliczane takjak to wyjaśniono poniżej. Z powodu regulacji w czasie, które wyjaś12
181 550 niono także poniżej, zliczanie okresów półliniowych rozpoczyna się w odpowiedzi na detekcję pierwszego szerokiego impulsu pionowego w wejściowym sygnale synchronizacji . Dziewięć jest odejmowane od N*2 w celu korekcji zliczania pólliniowego dla położenia, w okresach półliniowych, pierwszego szerokiego impulsu synchronizacji pola w sygnałach NTSC.
Figura 4 przedstawia wykresy regulacji w czasie dla pewnych sygnałów z fig. 3, na podstawie których można lepiej zrozumieć omawiany powyżej związek pomiędzy wartością sygnału LC [5..0] i N. Fig. 4 pokazuje, że pierwszy szeroki impuls pionowy w polu 1 zaczyna się na początku linii 4, tj. na początku siódmego okresu półliniowego w polu 1. Odejmowane jest dziewięć a nie siedem, ponieważ regulacja w czasie działania urządzenia z fig. 3 wymaga dodatkowego okresu linii, co stanie się jasne na podstawie dalszego opisu. W tym opisie są stosowane przykładowe wartości dla N i sygnału LC [5. .0] równe 12 i 15. Wobec tego linia 12 j est wykrywana, gdy zliczanie półliniowe jest równe 15. Dla N i L można stosować różne wartości dla wykrywania innych linii poziomych. Dla przykładu, N i L równe 21 i 33 byłyby stosowane dla detekcji linii 21 w celu dekodowania danych zamkniętego nagłówka.
Sygnały wejściowe 2_FH, 128 FH, CSYNC i STANDBY na fig. 3 odpowiadająsygnałom na fig. 2 mającym te same oznaczenia. Sygnał odchylania pola VPLS na fig. 3 odpowiada sygnałowi o tym samym oznaczeniu na fig. 1. Multiplekser 300 2:1 MUX z fig. 3 określa, czy wystąpi detekcja linii poziomej w odpowiedzi na odseparowany sygnał synchronizacji CSYNC lub sygnał odchylania pola VPLS. Sygnał STANDBY o wartości logicznej 1 łączy sygnał synchronizacji CSYNC z sygnałem MXV na wejściu multipleksera 300, podczas gdy sygnał STANDBY o wartości logicznej 0 łączy sygnał odchylania VPLS pola z sygnałem MXV. Następujące objaśnienie przykładowego wykonania wynalazku na fig. 3 najpierw odnosi się do sygnału synchronizacji CSYNC dołączonego do sygnału MXV, tj. sygnału STANDBY o wartości logicznej 1.
W celu zapewnienia, żeby detekcja linii poziomej byłą synchronizowana przez synchronizację pola a nie przez szum lub przez impulsy synchronizacji linii zawarte w złożonym sygnale synchronizacji CSYNC, operacja zaczyna się przez detekcję pierwszego szerokiego impulsu synchronizacji pola w sygnale MXV. Szeroki impuls synchronizacji pola ma zwykle czas trwania 30 ps, podczas gdy impulsy synchronizacji pola i wyrównawcze majączasy trwania 4 ps i 2 ps. Impulsy szumu mają zwykle bardzo krótki czas trwania. Na fig. 3 jest wykrywany pierwszy szeroki impuls pola w sygnale MXV, podczas gdy jest znajdowany pierwszy impuls, który trwa co najmniej 12 ps. Czas trwania impulsu 12 ps jest znacznie dłuższy niż czas trwania szumu, impulsów linii lub wyrównawczych, w celu zapobiegania detekcji przypadkowych impulsów, a wystarczająco krótszy niż czas trwania 30 ps pierwszego szerokiego impulsu pola, w celu zapewnienia marginesu dla błędów regulacji w czasie pomiędzy operacją detekcji i impulsami w sygnale MXV.
Pierwszy szeroki impuls pola jest wykrywany przez układ zawierający przerzutnik przełączający TFF 320,4-bitowy szeregowy licznik 330 i element NIE-I 332. Licznik 330 jest przestawiany co każde 32 ps przez sygnał RESPWC, krótki impuls wytwarzany przy każdym opadającym zboczu sygnału 2_FH, przy przejściu sygnału o wartości logicznej 1 na wartość logiczną 0, przez przerzutnik DFF 310 typu D, inwerter 312 i element NIE-LUB 314. Licznik 330 jest zegarowany przez sygnał CLKPWC przy okresach 1 ps tak długo, jak sygnał MXV ma wartość logiczną 1. Sygnał CLKPWC jest wytwarzany przez przerzutnik przełączający TFF 320, który ma wejście zegarowe dołączone do sygnału 128_FH i wejścia przełączającego T dołączonego do sygnału MXV.
Zliczanie 12 w liczniku 330, przy czym wyjścia QD i QC sąrówne wartości logicznej 1, powoduje wytwarzanie impulsu na wyjściu elementu NIE-1332, gdy sygnał CLKPWC ma wartość wysoką, wskazując detekcję szerokiego impulsu. Impuls na wyjściu elementu NIE-1332 zegaruje przerzutnik DFF 334, powodując, że na wyjściu przerzutnika DFF 334 uzyskuje się wartość logiczną 1. W wyniku tego sygnał CLRLC na wyjściu inwertera uzyskuje wartość logiczną 0, włączając 6-bitowy licznik 340. Po włączeniu licznik 340 zlicza okresowy półliniowe przez zwiększanie przyrostowe zliczanej wartości na wyjściu licznika 340 w odpowiedzi na każde opadające zbocze sygnału 2_FH.
181 550
Komparator 350, który jest komparatorem 6-bitowym porównuje zliczaną wartość na wyjściu licznika 340, czyli wyjścia QF do QA, do wartości sygnału wejściowego LC [5..0]. Wówczas gdy zliczana wartość jest równa wartości LC [5..0], sygnał EQ na wyjściu komparatora 350 i wejściu D przerzutnika DFF 352, uzyskuje wartość logiczną 1. Następne narastające zbocze sygnału 2_FH zegaruje wartość logiczną 1 sygnału EQ przezprzerzutnik DFF 352, powodują, że sygnał LE na wyjściu Q przerzutnika DFF 352 staje się równy logicznej wartości 1. Ponieważ sygnał synchronizacji CSYNC jest doprowadzony do wejścia zegarowego przerzutnika DFF 354, pierwsze narastające zbocze sygnału synchronizacji CSYNC, tj. pierwszy impuls linii następujący po sygnale LE uzyskującym wartość logiczną 1, synchronizuje wartość logiczną 1 sygnału LE przez przerzutnik DFF 354 i wytwarza wartość logiczną 1 sygnału LINĘ. Jak widać z fig. 4, pierwszym impulsem linii po sygnale LE, uzyskującym wartość logiczną 1, jest impuls linii odpowiadający linii 12 i narastające zbocze sygnału LINĘ jest zgodne z początkiem linii 12, jak jest to wymagane. Wartość sygnału LE pozostaje równa wartości logicznej 1 dla połowy okresu linii, ponieważ wartość logiczna 1 sygnału LE zeruje licznik 340 przez element NIE-LUB 336, przerzutnik DFF 334 i inwerter 338 oraz wytwarza wartość logiczną 0 na wyjściu EQ komparatora 350. Wartość logiczna 0 sygnału EQ jest synchronizowana przez przerzutnik DFF 352 przez następne narastające zbocze sygnału 2_FH. Sygnał LINĘ ma wartość logiczną 1 przez okres trwania linii 12 i uzyskuje wartość logiczną 0 w odpowiedzi na wartość logiczną 0 sygnału LE synchronizowanego przez przerzutnik DFF 354 poprzez impuls linii sygnału synchronizacji CSYNC odpowiadającego linii 13.
Powyższe dotyczyło działania urządzenia z fig. 3 podczas stanu gotowości do pracy, tj. gdy sygnał STANDBY ma wartość logiczną 1 i sygnał synchronizacji CSYNC jest doprowadzony do sygnału MXV. Działanie podczas normalnego stanu pracy, tj. gdy sygnał STANDBY ma wartość logiczną 0 i sygnał odchylania pola VPLS jest dołączony do sygnału MXV, jest ogólnie takie samo jak podczas stanu gotowości do pracy. Jednak wartość zastosowanego sygnału LC [5..0] może różnić się w każdym stanie pracy, ponieważ może istnieć znaczny błąd fazowy pomiędzy początkiem pierwszego szerokiego impulsu pola sygnału synchronizacji CSYNC i początkiem impulsu pola sygnału odchylania pola VPLS. Przykład błędu fazowego jest pokazany na przebiegach z fig. 4. Poza tym przykładowy związek regulacji w czasie pomiędzy sygnałami CSYNC i VPLS, pokazany na fig. 4, może zmieniać się dla różnych modeli układów telewizyjnych, wymagając odpowiedniej mofyfikacji wartości LC [5..0J. Dalej zostanie wyjaśniony bardziej szczegółowo problem błędu fazowego.
Jak widać z fig. 4, szeroki impuls sygnału odchylania VPLS pola rozpoczyna się podczas drugiego szerokiego impulsu pola sygnału synchronizacji CSYNC, tj. ostatniej połowy linii 4. Zatem podczas normalnego stanu pracy, gdy sygnał odchylania pola VPLS jest dołączony do sygnału MXV i sygnał STANDBY ma wartość logicznąO, licznik 330 wykrywa początek szerokiego impulsu pola sygnału odchylania pola VPLS i włącza licznik 340 podczas ostatniej połówki linii 4 a nie podczas pierwszej połówki stanu gotowości do pracy. Wartość zliczania dostarczana przez licznik 340 zwiększa się przyrostowo od 0 do 1 na końcu linii 4 i jeżeli taka sama wartość sygnału LC [5..0] jest stosowana dla obu stanów pracy, uzyskuje wartość LC [5..0] o połowę linii później niż podczas normalnego stanu pracy. W wyniku tego impuls sygnału LINĘ wskazuje środek, a nie początek wymaganego okresu linii. Zmniejszenie wartości sygnału LC [5..] o jeden, gdy sygnał odchylania pola VPLS jest dołączony do sygnału MXV, powoduje wytwarzanie tej samej regulacji w czasie sygnału LINĘ w każdym przypadku. Jak już wzmiankowano powyżej, związek regulacji w czasie pomiędzy sygnałami CSYNC i VPLS może zmieniać się dla różnych modeli układów telewizyjnych, wymagając, żeby wartość sygnału LC [5.. 0] była zgodnie z tym regulowana.
Możliwe są także inne układy sterowania dekoderem 102 danych pomocniczych podczas stanu gotowości do pracy. Na przykład odseparowany sygnał synchronizacji może być użyty do sterowania dekoderem 102 danych pomocniczych podczas wszystkich stanów pracy urządzenia. Również układ odchylania może być zasilany przez zasilanie dla stanu gotowości do pracy, umożliwiając wytwarzanie opisanych sygnałów odchylania podczas stanu gotowości do pracy. Inną możliwościąjest dostarczanie zasilania do układu odchylania podczas stanu gotowości do pracy jedynie przez ograniczony okres czasu, podczas którego są dostępne wymagane dane. Na przykład w przypadku danych prowadzących program Starsight®, zasilanie może być dostarcza
181 550 ne do układu odchylania, podczas gdy dane są odbierane i usuwane po zakończeniu odbioru danych. Poza tym dowolne rozwiązanie wykorzystujące dostarczenie zasilania do układu odchylania podczas stanu gotowości do pracy może wymagać dostarczania zasilania tylko do tej części układu odchylania, która jest potrzebna do wytwarzania sygnałów odchylania linii i pola HPLS i VPLS. Dla przykładu zasilanie nie musi być dostarczane do wyjścia odchylania linii i układów wysokiego napięcia. Jednak w porównaniu z opisanymi rozwiązaniami, wynalazek zapewnia korzystną odporność na zakłócenia podczas normalnego stanu pracy, mniejszą moc podczas stanu gotowości do pracy i mniejszą złożoność.
Figura 5 przedstawia modyfikację urządzenia z fig. 1, w której podobnie oznaczone elementy majątakie same lub podobne cechy. Na fig. 5 złożony sygnał synchronizacji, wytwarzany przez separator synchronizacji 145 w układzie przetwarzającym 14 sygnał telewizyjny, jest odprowadzony z układu przetwarzającego 14 sygnał telewizyjny i doprowadzony do scalonego mikrosterownika 10 w celu dostarczenia sygnału synchronizacji CSYNC na wejściu dekodera 102 danych pomocniczych. Urządzenie z fig. 5 eliminuje potrzebę zastosowania dzielnika synchronizacji 101 z fig. 1. Jednak doprowadzenie sygnału synchronizacji CSYNC z układu przetwarzającego 14 sygnał telewizyjny do mikrosterownika 10 wymaga dodania wtyczki wyjściowej dla układu przetwarzającego 14 sygnał telewizyjny i wtyczki wejściowej dla mikrosterownika 10. Inną możliwą modyfikacją opisanych przykładów wykonania jest wprowadzenie selekcji źródła sygnału synchronizacji jedynie w odniesieniu do sygnałów linii na fig. 2 lub jedynie w odniesieniu do sygnałów pola, j Mc na fig. 3, albo w odniesieniu do obu sygnałów linii i pola przez połączenie rozwiązań z fig. 2 i 3 w jednym układzie dekodera 102 danych pomocniczych. Poza tym różne elementy pokazane na fig. 2 i 3 jako obwody wewnętrzne mikrosterownika 10 na fig. 1 mogąbyć wykonane w oprzyrządowaniu zewnętrznym względem mikrosterownika 10, np. układ dekodera danych pomocniczych zewnętrzny względem odbiornika telewizyjnego, lub w oprogramowaniu, które jest przeprowadzane przez procesor sterujący, taki jak mikrosterownik 10.
CLK
CSYNC
HPLS
STANDBY
181 550
181 550
181 550
181 550
Departament Wydawnictw UP RP. Nakład 70 egz.
Cena 4,00 zł.
Claims (10)
- Zastrzeżenia patentowe1. Sposób zapewniania stanu gotowości do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym, w którym przetwarza się sygnały wizyjne w układzie przetwarzającym na sygnały odchylania linii i pola, doprowadzane do układu odchylania, znamienny tym, że wytwarza się sygnał odchylania linii i pola (VPLS), (HPLS) przez układ odchylania w odpowiedzi na składową synchronizacji sygnału wizyjnego CCVIDEO, doprowadzaną z przełącznika sygnałów wizyjnych, następnie wytwarza się sygnał synchronizacji (CSYNC) przez separator synchronizacji w odpowiedzi na tę składową synchronizacji sygnału wizyjnego (CCVIDEO) i dekoduje się w dekoderze dane zawarte w składowej danych sygnału wizyjnego w odpowiedzi na sygnał odchylania (VPLS), (HPLS) linii i pola podczas pierwszego stanu pracy i w odpowiedzi na sygnał synchronizacji (CSYNC) podczas drugiego stanu pracy.
- 2. Sposób według zastrz. 1, znamienny tym, ż wytwarza się przez mikrosterownik sygnał sterujący STANDBY wskazujący stan pracy normalny czy gotowości do pracy urządzenia, przełącza się przez przełącznik, reagujący na sygnał sterujący, sygnał stanu normalnego pracy i sygnał stanu gotowości do pracy urządzenia oraz doprowadza się ten sygnał do dekodera.
- 3. Sposób według zastrz. 1, znamienny tym, że podczas wytwarzania sygnału odchylania linii i pola (VPLS), (HPLS) włącza się urządzenie i wyświetla się dane pomocnicze (CC) w kineskopie, a podczas wytwarzania sygnału synchronizacji (CSYNC) przez separator synchronizacji wyłącza się urządzenie.
- 4. Sposób według zastrz. 3, znamienny tym, że podczas wytwarzania sygnału synchronizacji (CSYNC) przez separator synchronizacji dostarcza się do kineskopu odseparowany sygnał synchronizacji uzyskany ze składowej synchronizacji sygnału wizyjnego (CCVIDEO) podczas okresu trwania linii lub pola.
- 5. Sposób według zastrz. 1 albo 3, albo 4, znamienny tym, że przez sygnał synchronizacji (CSYNC) wskazuje się częstotliwość występowania okresów trwania linii, zawartych w składowej synchronizacji sygnału wizyjnego (CCVIDEO), dla zapobiegania odpowiedzi dekodera na impulsy występujące w składowej synchronizacji z częstotliwością większą niż częstotliwość występowania okresów trwania linii.
- 6. Sposób według zastrz. 1, znamienny tym, że doprowadza się z przełącznika sygnałów wizyjnych składową synchronizacji sygnału wizyjnego (CCVIDEO), zawierającą pierwszą grupę impulsów występujących z częstotliwością trwania linii i drugą grupę impulsów występującą z częstotliwością trwania pola, zawierającą impuls mający szerokość większą niż szerokość każdego z impulsów zawartych w pierwszej grupie impulsów i wykrywa się ten impuls zawarty w drugiej grupie impulsów za pomocą detektora.
- 7. Urządzenie do zapewniania stanu gotowości do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym, zawierające dołączony do kineskopu układ przetwarzający, zawierający układ stabilizacji dołączony do generatora sygnałów odchylania, znamienne tym, że do układu przetwarzającego (14) jest dołączony układ odchylania (17) do wytwarzania sygnału odchylania linii i pola (VPLS), (HPLS) w odpowiedzi na składową synchronizacji sygnału wizyjnego (CCVIDEO), dołączony do zawartego w układzie przetwarzającym (14) separatora synchronizacji (145) do wytwarzania sygnału synchronizacji (CSYNC) w odpowiedzi na tę składową synchronizacji sygnału wizyjnego (CCVIDEO), do którego jest dołączony, poprzez generator (146) sygnałów odchylania i układ odchylania (17), dekoder (102) danych pomocniczych (CC) zawarty w mikrosterowniku (10), do dekodowania danych zawartych w składowej danych (CCDATA) sygnału wizyjnego w odpowiedzi na sygnał odchylania linii i pola (VPLS),181 550 (HPLS) podczas normalnego stanu pracy urządzenia i w odpowiedzi na sygnał synchronizacji (CSYNC) podczas stanu gotowości do pracy urządzenia.
- 8. Urządzenie według zastrz. 8, znamienne tym, że mikrosterownik (10) do wytwarzania sygnału wskazującego stan pracy normalny czy gotowości urządzenia zawiera przełącznik w postaci multipleksera (25), na którego jednym wejściu występuje sygnał odpowiadający sygnałowi synchronizacji (CSYNC) doprowadzanemu poprzez przerzutnik DFF (23) podczas normalnego stanu pracy, a na drugim wejściu występuje sygnał odchylania (HPLS) podczas stanu gotowości.
- 9. Urządzenie według zastrz. 8, znamienne tym, że wyjście multipleksera (25) jest dołączony do przerzutników DFF (26,27) dołączone do licznika (20) 8-bitowego szeregowego.
- 10. Urządzenie według zastrz. T, znamienne tym, że detektor (102) zawiera pierwszy licznik (330) dołączony do drugiego licznika (340) poprzez przerzutnik przełączający TFF (320), a wyjścia liczników (330,340) są dołączone do komparatora (350) i przerzutnika DFF (354), do którego jest doprowadzany sygnał synchronizacji (CSYNC).♦ * *
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/533,951 US5900913A (en) | 1995-09-26 | 1995-09-26 | System providing standby operation of an auxiliary data decoder in a television receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
PL316274A1 PL316274A1 (en) | 1997-04-01 |
PL181550B1 true PL181550B1 (pl) | 2001-08-31 |
Family
ID=24128096
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PL96316274A PL181550B1 (pl) | 1995-09-26 | 1996-09-25 | Sposób i urzadzenie do zapewniania stanu gotowosci do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym PL PL PL PL PL PL PL |
Country Status (13)
Country | Link |
---|---|
US (1) | US5900913A (pl) |
EP (1) | EP0766467B1 (pl) |
JP (1) | JP3462354B2 (pl) |
KR (1) | KR100454476B1 (pl) |
CN (1) | CN1104138C (pl) |
CA (1) | CA2186052C (pl) |
DE (1) | DE69625019T2 (pl) |
ES (1) | ES2182934T3 (pl) |
MY (1) | MY116564A (pl) |
PL (1) | PL181550B1 (pl) |
PT (1) | PT766467E (pl) |
SG (1) | SG43416A1 (pl) |
TW (1) | TW312885B (pl) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100212134B1 (ko) * | 1996-05-03 | 1999-08-02 | 윤종용 | 시청자 선택형 자막표시의 소프트 스크롤 방법 |
JP2954043B2 (ja) * | 1996-11-15 | 1999-09-27 | 日本電気アイシーマイコンシステム株式会社 | Osd装置 |
JP3929553B2 (ja) * | 1997-06-11 | 2007-06-13 | 株式会社フィリップスエレクトロニクスジャパン | データ放送受信機の受信制御方法 |
JPH11122506A (ja) * | 1997-10-16 | 1999-04-30 | Fujitsu Ltd | 映像信号処理回路およびコンピュータシステム |
JP3052682U (ja) * | 1998-03-27 | 1998-09-29 | 船井電機株式会社 | 映像装置 |
CN1132423C (zh) * | 1998-04-22 | 2003-12-24 | 因芬尼昂技术股份公司 | 接收视频和图文电视信号的接收设备 |
JP2002527019A (ja) * | 1998-09-25 | 2002-08-20 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 電力消費低減用手段を有している信号処理装置 |
US6587153B1 (en) * | 1999-10-08 | 2003-07-01 | Matsushita Electric Industrial Co., Ltd. | Display apparatus |
WO2001072051A1 (en) * | 2000-03-17 | 2001-09-27 | Thomson Licensing S.A. | Method and apparatus for preventing data corruption from video related enhancements |
US20030177506A1 (en) * | 2002-03-15 | 2003-09-18 | Kinpo Electronics, Inc. | Set top box |
BR0316830A (pt) * | 2002-12-06 | 2005-10-18 | Thomson Licensing Sa | Redução de dissipação de energia de sintonizador em um modo de espera |
US8749561B1 (en) | 2003-03-14 | 2014-06-10 | Nvidia Corporation | Method and system for coordinated data execution using a primary graphics processor and a secondary graphics processor |
GB0406442D0 (en) * | 2004-03-23 | 2004-04-28 | Koninkl Philips Electronics Nv | Audiovisual display apparatus and method |
US20080062313A1 (en) * | 2004-08-12 | 2008-03-13 | Koninklijke Philips Electronics, N.V. | Apparatus for Processing Video Signals |
US20060044468A1 (en) * | 2004-08-25 | 2006-03-02 | Cirrus Logic, Inc. | Single-chip analog to digital video decoder with on-chip vertical blanking interval data slicing during low-power operations |
KR100678938B1 (ko) * | 2004-08-28 | 2007-02-07 | 삼성전자주식회사 | 영상과 자막의 동기화 조절 장치 및 방법 |
US8125572B2 (en) * | 2005-03-15 | 2012-02-28 | Maxim Integrated Products, Inc. | System and method for automatic power-up and power-down of an output video circuit |
US8743019B1 (en) | 2005-05-17 | 2014-06-03 | Nvidia Corporation | System and method for abstracting computer displays across a host-client network |
EP1734759A3 (en) * | 2005-06-13 | 2009-04-22 | LG Electronics Inc. | A device and method for power management in a display device |
US7595847B2 (en) * | 2005-06-20 | 2009-09-29 | Zippy Technology Corp. | Audio/video playback control system of liquid crystal display television |
US8775704B2 (en) * | 2006-04-05 | 2014-07-08 | Nvidia Corporation | Method and system for communication between a secondary processor and an auxiliary display subsystem of a notebook |
US9195428B2 (en) * | 2006-04-05 | 2015-11-24 | Nvidia Corporation | Method and system for displaying data from auxiliary display subsystem of a notebook on a main display of the notebook |
US8736617B2 (en) * | 2008-08-04 | 2014-05-27 | Nvidia Corporation | Hybrid graphic display |
US8799425B2 (en) * | 2008-11-24 | 2014-08-05 | Nvidia Corporation | Configuring display properties of display units on remote systems |
US20100138768A1 (en) * | 2008-12-02 | 2010-06-03 | Nvidia Corporation | Simplifying Configuration Of Multiple Display Units For Common Use |
US9075559B2 (en) * | 2009-02-27 | 2015-07-07 | Nvidia Corporation | Multiple graphics processing unit system and method |
KR101556243B1 (ko) * | 2009-04-20 | 2015-09-30 | 삼성전자 주식회사 | 방송처리장치 및 그 제어방법 |
US9135675B2 (en) * | 2009-06-15 | 2015-09-15 | Nvidia Corporation | Multiple graphics processing unit display synchronization system and method |
US8766989B2 (en) * | 2009-07-29 | 2014-07-01 | Nvidia Corporation | Method and system for dynamically adding and removing display modes coordinated across multiple graphics processing units |
US8780122B2 (en) * | 2009-09-16 | 2014-07-15 | Nvidia Corporation | Techniques for transferring graphics data from system memory to a discrete GPU |
US9111325B2 (en) * | 2009-12-31 | 2015-08-18 | Nvidia Corporation | Shared buffer techniques for heterogeneous hybrid graphics |
CN103379254A (zh) * | 2012-04-13 | 2013-10-30 | 鸿富锦精密工业(深圳)有限公司 | 提高视频信号质量的视频装置及视频电路 |
US9818379B2 (en) | 2013-08-08 | 2017-11-14 | Nvidia Corporation | Pixel data transmission over multiple pixel interfaces |
US9842532B2 (en) | 2013-09-09 | 2017-12-12 | Nvidia Corporation | Remote display rendering for electronic devices |
KR102210705B1 (ko) * | 2014-06-09 | 2021-02-02 | 삼성전자주식회사 | 케이블모뎀장치, 방송수신장치, 방송신호송신장치 및 그들의 제어방법 |
KR102277668B1 (ko) * | 2014-11-05 | 2021-07-15 | 삼성전자 주식회사 | 방송수신장치, 이를 포함하는 시스템 및 그 제어방법 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1099331B (it) * | 1977-09-26 | 1985-09-18 | Philips Nv | Complesso ricevitore per televisione |
DE2950432A1 (de) * | 1979-12-14 | 1981-06-19 | Edmond 8031 Gröbenzell Keiser | Verfahren und vorrichtung zum steuern des betriebs eines fernsehsignalempfaengers |
US4303940A (en) * | 1980-07-14 | 1981-12-01 | Zenith Radio Corporation | Raster manipulated television receiver |
US4677484A (en) * | 1985-05-10 | 1987-06-30 | Rca Corporation | Stabilizing arrangement for on-screen display |
GB2231470B (en) * | 1989-05-25 | 1993-06-30 | Sony Corp | Teletext decoding apparatus |
GB2233192A (en) * | 1989-06-16 | 1991-01-02 | Philips Electronic Associated | Teletext decoders |
GB9006170D0 (en) * | 1990-03-19 | 1990-05-16 | Ferroglen Research Ltd | Apparatus and method for controlling a recording machine |
JPH04307884A (ja) * | 1991-04-04 | 1992-10-30 | Sony Corp | 映像信号の記録再生方式 |
US5453795A (en) * | 1991-07-02 | 1995-09-26 | Thomson Consumer Electronics, Inc. | Horizontal line counter insensitive to large phase shifts of video |
KR940002277B1 (ko) * | 1991-08-27 | 1994-03-19 | 주식회사 금성사 | 브이씨알의 자막문자 표시장치 및 방법 |
GB9209147D0 (en) * | 1992-04-28 | 1992-06-10 | Thomson Consumer Electronics | Auxiliary video information system including extended data services |
GB9218476D0 (en) * | 1992-09-01 | 1992-10-14 | Thomson Consumer Electronics | Tv line and field detection apparatus with good noise immunity |
GB9219505D0 (en) * | 1992-09-15 | 1992-10-28 | Thomson Consumer Electronics | Bias control apparatus for a data slicer in an auxiliary video information decoder |
US5428400A (en) * | 1993-01-29 | 1995-06-27 | Thomson Consumer Electronics, Inc. | Enabling a display of closed captioning status upon detecting a code of a proper subset of closed-caption data codes |
JPH06311449A (ja) * | 1993-02-26 | 1994-11-04 | Sony Corp | テレビジョン受像機 |
JPH07298223A (ja) * | 1994-04-28 | 1995-11-10 | Toshiba Corp | キャプション情報受信装置 |
JPH08262965A (ja) * | 1995-03-20 | 1996-10-11 | Mitsubishi Electric Corp | 語学学習用ポーズ機能付きクローズドキャプションデコーダ |
US5671253A (en) * | 1995-07-12 | 1997-09-23 | Thomson Consumer Electronics, Inc. | Apparatus for demodulating and decoding video signals encoded in different formats |
-
1995
- 1995-09-26 US US08/533,951 patent/US5900913A/en not_active Expired - Lifetime
- 1995-10-18 TW TW084110958A patent/TW312885B/zh active
-
1996
- 1996-09-20 CA CA002186052A patent/CA2186052C/en not_active Expired - Fee Related
- 1996-09-24 KR KR1019960041973A patent/KR100454476B1/ko not_active IP Right Cessation
- 1996-09-25 JP JP27290796A patent/JP3462354B2/ja not_active Expired - Fee Related
- 1996-09-25 CN CN96121015A patent/CN1104138C/zh not_active Expired - Fee Related
- 1996-09-25 PL PL96316274A patent/PL181550B1/pl not_active IP Right Cessation
- 1996-09-25 ES ES96115362T patent/ES2182934T3/es not_active Expired - Lifetime
- 1996-09-25 DE DE69625019T patent/DE69625019T2/de not_active Expired - Lifetime
- 1996-09-25 MY MYPI96003965A patent/MY116564A/en unknown
- 1996-09-25 SG SG1996010716A patent/SG43416A1/en unknown
- 1996-09-25 PT PT96115362T patent/PT766467E/pt unknown
- 1996-09-25 EP EP96115362A patent/EP0766467B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0766467B1 (en) | 2002-11-27 |
CN1154038A (zh) | 1997-07-09 |
US5900913A (en) | 1999-05-04 |
DE69625019D1 (de) | 2003-01-09 |
DE69625019T2 (de) | 2003-10-09 |
SG43416A1 (en) | 1997-10-17 |
KR970019593A (ko) | 1997-04-30 |
PT766467E (pt) | 2003-04-30 |
MX9604366A (es) | 1997-09-30 |
CA2186052A1 (en) | 1997-03-27 |
ES2182934T3 (es) | 2003-03-16 |
JP3462354B2 (ja) | 2003-11-05 |
EP0766467A3 (en) | 1998-11-11 |
CN1104138C (zh) | 2003-03-26 |
CA2186052C (en) | 2001-05-01 |
TW312885B (pl) | 1997-08-11 |
EP0766467A2 (en) | 1997-04-02 |
MY116564A (en) | 2004-02-28 |
KR100454476B1 (ko) | 2005-08-05 |
JPH09172622A (ja) | 1997-06-30 |
PL316274A1 (en) | 1997-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
PL181550B1 (pl) | Sposób i urzadzenie do zapewniania stanu gotowosci do pracy dekodera danych pomocniczych w odbiorniku telewizyjnym PL PL PL PL PL PL PL | |
EP0406524B1 (en) | Multistandard on screen display in a TV receiver | |
JP3120993B2 (ja) | 複合規格オン・スクリーン表示を有する映像制御装置 | |
US5995160A (en) | Video signal processing system providing independent image modification in a multi-image display | |
US7023485B1 (en) | Apparatus and method for selectively converting clock frequency in digital signal receiver | |
US5163164A (en) | Microprocessor controlled digital aft unit | |
EP0289322B1 (en) | Deflection circuit for nonstandard signal source | |
GB2308035A (en) | Circuit arrangement for automatically recognizing the line standard of a video signal | |
US5619275A (en) | TV line and field detection apparatus with good noise immunity | |
JPH0670264A (ja) | テレビ受像機 | |
KR20030014731A (ko) | 텔레비전 신호 처리 디바이스에서 샌드캐슬 신호 발생을위한 시스템, 방법 및 장치 | |
JPH0455022B2 (pl) | ||
US4581630A (en) | Constant width burst gate keying pulse generator | |
JP2844690B2 (ja) | Aft回路 | |
US7432982B2 (en) | OSD insert circuit | |
MXPA96004366A (en) | A system that provides reserve operation of an auxiliary data decoder in a televis receiver | |
JPH1039838A (ja) | 液晶表示装置の駆動回路 | |
JP2586639Y2 (ja) | ビデオ信号処理装置 | |
KR100870625B1 (ko) | 텔레비전 모니터 디스플레이 | |
KR830002257B1 (ko) | 텔레비젼 수상기의 동기장치 | |
DeFrancesco et al. | Digital processing of TV signals: system overview of a new IC solution | |
KR0182433B1 (ko) | 복합영상신호의 프런트 포치를 이용한 데이터비트 송수신장치와 이를 이용한 텔레비전 수상기의 화면비 자동조정시스템 | |
JPS615683A (ja) | アンテナ切換装置 | |
JPH0425296A (ja) | バーストフラグパルス生成方式 | |
JPH05167989A (ja) | 高精細度テレビジョン信号処理回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Decisions on the lapse of the protection rights |
Effective date: 20080925 |