PL137296B1 - Tv digital circuitry for automatic gain control - Google Patents

Tv digital circuitry for automatic gain control Download PDF

Info

Publication number
PL137296B1
PL137296B1 PL1983240705A PL24070583A PL137296B1 PL 137296 B1 PL137296 B1 PL 137296B1 PL 1983240705 A PL1983240705 A PL 1983240705A PL 24070583 A PL24070583 A PL 24070583A PL 137296 B1 PL137296 B1 PL 137296B1
Authority
PL
Poland
Prior art keywords
output
input
digital
analog
signal
Prior art date
Application number
PL1983240705A
Other languages
English (en)
Other versions
PL240705A1 (en
Inventor
Steven A Steckler
Alvin R Balaban
Original Assignee
Rca Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rca Corp filed Critical Rca Corp
Publication of PL240705A1 publication Critical patent/PL240705A1/xx
Publication of PL137296B1 publication Critical patent/PL137296B1/pl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3068Circuits generating control signals for both R.F. and I.F. stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Analogue/Digital Conversion (AREA)
  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

Przedmiotem wynalazku jest telewizyjny ukllad cyfrowy dla auitlomatycznej regulacji wzmocnienia, 2 zawierajacy zródlo sygnalów analogowych, dola¬ czone, poprzez filitr pasmowy, do glowicy wejscio¬ wej odbiornika, przetwornik analogowo-cyfrowy, zalaczony na wyjsciu zródla ^sygnalów amalogo- * wych, cyfrowy uklad przetwarzania sygnalu' wi¬ zyjnego, zalaczony na wyjsciu pnzetwomiika ana- logowo^cyfiroweg1o oraz cyfirowy uklad przetwarza¬ nia sygnalów synchronizacji, dolaczony do wyjscia cyfrowego ukladu przetwarzania sygnalu, wdzyijne- io go. iZgpdnie z wynalazkiem uklad zawiera analogo¬ wy detektor szczytowy zalaczony na wyjsciu zró¬ dla sygnalów analogowych, cyfrowy detektor szczytowy zalaczony na wyjsciu przetwornika ana- 15 logowo-cyfrowego oraz obwód s"uimu;jacy, którego pierwsze wejscie jest polaczone z wyjsciem ana¬ logowego detektora szczytowego, drugie wejscie — z wyjsciem cyfrowego detektora szczytowego, a wyjscie — z wejsciem sterujacym zródla sygnalu 20 analogowego.Cyfrowy detektor szczytowy zawiera komlparatlor dwuiprogowy, którego wejscie jest polaczone z wyj¬ sciem informacyjnym przetwornika analogowo-cy¬ frowego, licznik, któreglo wejscie jest polaczone z 25 wyjsciem komparatora dwuprogowego, oraz prze¬ twornik cyfrowo-analogowy zalaczony na wyjsciu licznika, którego wyjscie jest polaczone z drugim wejsciem obwodu sumujacego.Obwód sumujacy zawiera pierwszy rezystor do- 30 laczony do wyjscia analogowego detektora szczy- 137 296137 296 3 4 towego, drugi rezysdtar dolaczony dlo .wyjscia cyfro¬ wego detektora szczytowego, które to rezystory sa polaczone w Jednym punkcie, , stanowiacym wyj¬ scie obwodu suim/ujacego, do którego dolaczony jest kondensalfcor.Komparator dwuprogowy jest dolaczony do wyj¬ scia przetwornika analogowo-cyfrowegiO' poprzez przerzutnik, którego drugie wejscie jest polaczone z wyjsciem cyfrowego ukladu przetwarzania sy¬ gnalów synchronizacji.Miedzy drugim wejsciem przerzutlnika, którego pierwsze wejscie jest polaczone z wyjisciem prze¬ twornika analogowo-cyfrowego a wyjsciem cyfro¬ wego ukladu przetwarzania sygnalu synchronizacji zalaczony jest oibwód szeregowy skladajacy sie z pierwszego elementu LUB i przerziutnika D, przy czyim wejscie taktujace przerziuttnika D jest pola¬ czone z wyjisciem cyfrowego ukladu przetwarzania sygnalów synchronizacji, wejscie informacyjne — z biegunem doda-tnim zródla sygnalu o wartosci logicznej jedynka, a wyjscie odwracajace tego przerzoiitnika D jest polaczone z Jego wejisciem ka¬ sujacym, naitomlast drugie wejscie pierwiszegio ele¬ mentu LUB jest polaczone z wyjsciem kompara¬ tora, którego .pierwsze wejscie jest polaczone - bez¬ posrednio z wyjsciem przetwornika analogowo-cy- frowegO', a drugie wejiscie — z tymze wyjsciem poprzez (przerzu!tnik.[Miedzy licznikiem a kompairaltorem dwiu(progo- wym wlaczony jesit obwód logiczny skladajacy sie z drugiego elementu LUB, którego pierwsze wej¬ scie jest polaczone z pierwszym wyjsciem kompa¬ ratora dwuprogowego, drugie wejscie — z wyj¬ sciem nadmiarowym przetwornika analogowo-cy¬ frowego, pierwszego elementu I, którego pierwsze wejscie jest polaczone z wyjsciem drugiego ele- menitu LUB, a wyjscie — z pierwszym wejsciem licznika, oraz drugiego elementu I, którego pierw¬ sze wejscie jest polaczone z drugim wyjisciem kom¬ paratora dwuprogowego, a wyjscie — z drugim wejsciem licznika,, przy czym drugie wejscie pierw¬ szego elemeotu I i drugie wejscie drugiego ele¬ mentu I sa polaczone razem i polaczone z wyj¬ sciem cyfrowego ukladu przetwarzania sygnalów synchronizacji.IMiedlzy drugim wejsciem drugiego elementu LUB a wyjsciem nadmiarowym przetwornika analoglo- wo-cyifirowego wlaczony jasft trzeci element I, któ¬ rego drugie wejscie jest dolaczone do zródla sy¬ gnalów taktujacych.Miedzy polaczonymi razem drugiimli wejsciami pdenwsizego i drugiego elementów I a wyjsciem cyfrowego ulklladti przetwarzania sygnalów syn¬ chronizacji wlaczony jesit elemienit NIE.Do trzeciego wejscia licznika dolaczony jest re¬ jestr wartosci poczatkowej.Przykladem urzeczywistniajacym wynalazek jest telewizyjny uklad przetwarzania sygnalów. W tym ukladzie poddana detekcji amplituda odwzorowuje pctóiam szczytowy skladowej sygnalu synchroni¬ zacji calkowitego syigpaliu wizyjnego.Na rysunku fig. 1 pnzeidsitawda schemat blokowy cyfrowego odbiornika telewizyjnego zawierajacego uklad aultoimaitycznej regulacji wiamjocnienia zbu¬ dowany zgodnie z wynalazkiem, a fig. 2 przedsta¬ wia, czesciowo w postaci schematu blokowego a czesciowo w postaci schematu ideowego, przyklad realizacji ukladu regulacji wzmocnienia zbudowa¬ nego wedlug wynalazku.Na fig. 1 .przedstawiono czesc odbiornika tele¬ wizyjnego realizujaca przetwarzanie sygnalu. Sy¬ gnaly o czestotliwosci radiowej sa odbierane przez antene 8 i doprowadzane do obwodów pracuja- . cych przy czestotliwosci radiowej 12 glowicy wej¬ sciowej 10. Obwody 12 czestotliwosci radiowej za¬ wieraja uklady selektywne i wzmacniajace, które dositarczaja Wzmocnione sygnaly wielkiej czestotli¬ wosci do wejscia pierwszego detektora lub mdesza- cza. 14. Obwody pnzelaiczania kanalów 22 w glowi¬ cy wejsciowej wytwarzaja sygnaly cyfrowe odpo¬ wiadajace wybranemu, kanalowi. Sygnaly cyfrowe steruja dzialaniem petli synchronizacji fazowej 20 tak, aby bylo< wytwarzane napiecie wstepnego strojenia, VCt do sterowania generatorem lokal¬ nym 16 tak, aby jego czestotliwosc podtrzymywa¬ la relacje proporcjonalnosci ustalona .przez numer kanalu wzgledem czestotliwosci sygnalu generato¬ ra kwarcowego wyznaczonej przez rezonator kwar¬ cowy 21.Napiecie VCt jest doprowadzane za pomoca prze¬ lacznika 24 do wejsc obwodu wielkiej czestotliwo¬ sci 12 i generatora lokalnego 16. Napiecie stroje¬ niowe VT doprowadzane do obwodów wielkiej cze¬ stotliwosci 12 dostraja czestotliwosc obwodów se¬ lektywnych do wybranego kanalu telew.izyjnego z zachowaniem relacji wzgledem czestotliwosci lo¬ kalnego generatora 16.Lokalny generaltor 16 wytwarza sygnal doprowa¬ dzany do mieszacza 14, który przenosi sygnal o czestotliwosci radiowej odpowiadajacej' wybrane¬ mu kanalowi telewizyjnemu' w uprzednio ustalo¬ ny zakres czestotliwosci posredniej. Po dostrojeniu przez napiecie s'tenujace VCt generatora lokalnego, tak, aby zapewnic odbiór sygnalu mieszczacego sie w wy/branytm kanale, odbiór jest podtrzymywany poprzez przelaczenie przelacznika 24 tak, aby lo-^ kadny generator 16 byl sterowany przez sygnal VFt dokladnego dostrajania.Sygnaly wytwarzane przez miesizacz 14 o cze¬ stotliwosci posredniej sa doprowadzane do filtru 30 posredniej czestotliwosci. Filtr 30 posredniej czestotliwosci ma charakterystyke przenoszenia odpowiadajaca wyibranemju kanalowi! telewizyjne¬ mu. Sygnaly o czestotliwosci powyzej i ponizej pasma przenoszenia filtru sa przez filtr tlumione. iSygnaly o czestotliwosci 'posredniej, które przez filtr przeszly sa wzmacniane przez wzmacniacz posredniej 40, który wzmacnia (lulb tluimi) sygnaly o c^stotliwosci posredniej zaleznie od napiecia sterujacego wzmocnieniem Vagc Wzmocnione sy¬ gnaly o rce^toltMwoisci posredniej sa nastepnie do¬ prowadzane do analogoweglo detektora szczytowe¬ go 42, selektora 52 sygnalu odniesienia nosnej oraz do przetwornika 50 analogowo-cyfrowego celem przetworzenia sygnalu analogowego w postac cy¬ frowa.Sygnaly o czestotliwosci posredniej sa próbko¬ wane przez przetwornik 50 analogowo-cyfrowy w 10 1J5 20 25 30 35 40 45 60 55 60r 5 odpowiedzi na sygnal próbkujacy Nfsc/M. Kwanty- zowane sygnaly wizyjne, którymi nadlano postac cyfrowa, na .przyklad zakodowane w kodzie osmib- bitowyim, sa wytwarzane przez przetwornik ana¬ logowo-cyfrowy 50. Sygnaly cyfrowe zawieraja za¬ równo informacje wizyjna jak tez dzwiekowa. Na fig. 1 wMobitowe sygnaly cytfirowe sa reprezento¬ wane szerokimi strzalkami, na przyklad, sygnaly wyjsciowe przetwornika analogowo-cyfirowego 50.Sygnal cyfrowy Jesit doprowadzany do cyfrowe¬ go detektora szczytowego 44 i do cyfrowego ukla- . du przetwarzania sygnal wiilzyjlnego 60, który od¬ dziela i przetwarza toitarmacje dotyczace obrazu telewizyjnego i wytwarza' sygnaly kolorów pod- ' stawowych czerwonego, zielonego i niebieskiego.Te sygnaly sa doprowadzane do przetwornika cy- frowo-analogowego 62, który przeksztalca, sygnaly w postac analogowa. Sygnaly analogowe wytwa¬ rzane przez przetwornik cyfrowo-analogowy 62 sa doprowadzane d(0' filtrów dolnoprzepusitowych 64, 66, 68, któlre wytlumiaja zaklócajace skladowe wyz¬ szych czestotliwosci, celem wyitworzenia sygnalów kolorów podstawowych R, G, B, dila wysterowa¬ nia kineskopu kolorowego..Sygnaly cyfrowe zawierajace informacje o dzw;e-" ku towarzyszacym i skladowa synchronizacji sa • doprowadzane z wyjscia cyfrowego ukladu prze¬ twarzania sygnalu wizyjnego 60 do wejsc cyfro- wego filtru pasmowego 70 i cyfrowego ukladu przetwarzania sygnalów synchronizacji 80. Cyfro¬ wy filtr pasmowy 70 przepuszcza cyfrowa infor¬ macje o dzwieku towarzyszacym zajmujaca pasmo- czestotliwosciowe w poblizu nosnej dzwieku towa¬ rzyszacego do cyfrowego deteikltora sygnalu dzwie¬ ku 72. Cyfrowy detektor sygnalu dzwieku 72 pod¬ daje detekcji informacje o dzwieku towarzyszacym i wytwarza, na przyklad, sygnal impulsowy o mo¬ dulowanej szerokosci impulsów odwzorowujacy in- tonmacje dzwiekowe.Ten sygnal jest poddawany filtracji przez filtr dolnoprzepusftowy 74 celem uzyskania informacji o dzwieku w postaci nadajacej sie do odtwarza¬ nia.Cyfrowy uklad 80 przetwarzania sygnalów syn- chronliEacjii wydziel/a i oddziela sygnaly synchro¬ nizacji linii i pola i wytwarza ciagi imlpulLsóiw o czestotliwosci Odchylania linii i pola dla obwodów odchylania (niie pokazanego na rysunku) w od^ biorniku1 telewizyjnym. Ulkfed cyfrowy przetwa¬ rzania sygnalów synchronizacji wytwarza równiez sygnal, którego czestotliwosc jesit n^krotnoscia cze¬ stotliwosci sygnalu synchronizacji linii i zaisadhi- czio znajduje sie w stalej relacji fazowej wzgle¬ dem sygnalu synchronizacji linii. Ten sygnal nfH jest doprowadzany do jednego z wejsc detektora fazy 90, który równiez odlbiera sygnal odwzorowu¬ jacy nosna obrazu wydzielona przez separator 52 sygnalu odniesienia nosnej. Detektor fazowy 90 porównuje fazy tych dwódh sygnalów i wytwarza sygnal sterujacy, k/tory jest poddawany filtracji przez filtr 92 i doprowadzany do przelacznika 24 w gilowicy wejsciowej jako napiecie strojenia do¬ kladnego Vft. Napiecie strojenia dokladnego VFt steruje generatorem lokalnymi 16 tak, aiby pod- 7 296 6 trzymac nosna obrazu majaca czestotliwosc po¬ srednia w zaisadniczo stalej relacja fazowej wzgle¬ dem sygnalu synchronizacji linii.Przetwornik analogowo-cyfrowy 50 przeksztalca 5 sygnaly o czestotliwosci posredniej bezposrednio w cyfrowe próbki .sygnalowe nadajace ,sie do prze¬ twarzania sygnalów mieszczacych sie w pasanie podstawowym beiz zastosowania drugiego- detekto¬ ra wizyjnego. Uklad separatora sygnalu odniesie¬ nia nosnej 52 wytwarza sygnal, który jest skory¬ gowany pod wzgledem czestotliwosci i zmajldiuje sie w zasadniczo stalej relacji fazowej wzgledem nosnej obrazu. Ten sygnal jest poddawany prze¬ twarzaniu pirzez dzielnik czestotliwosci 54 realdzu- * jacy dzielenie czestotliwosci przez liczlbe M i prze¬ znaczony do wytwarzania sygnalu próbkujalcego dla przetwornika analogowo-cyfrowego 50.Separator 52 sygnalu odniesienia nosnej zawie- 0 pa. na przyklad, obwód selektywny zestrojony na czestotliwosc posrednia nosnej dbrazu oraz wzmac¬ niacz lub obwód synchronizacji fazy, który wy¬ twarza sygnal o czestotliwosci nosnej ofbirazu. Cze¬ stotliwosc tego sygnalu jest nastepnie poddawana dzieleniu do wymaganej czestotliwosci próbkowa¬ nia. Przetwornik analogowo-cyfrowy 50 poddaje próbkowaniu analogowy sygnal o czestotliwosci po- % sredlniej w odioowiedzi na sygnal próbkujacy i przetwarza próbki w slowa cyfrowe przy czejstorfJLi- 30 wosci sygnalu próbkujacego.Wynalazek polega na zaprojektowaniu ukladu automatycznej regulacji wzmocnienia, który na¬ daje sie do sterowania wzmocnieniem wzmacnia¬ cza posredniej czestotliwosci 40 tak, aflby uitirzy- 35 mac sygnaly o czestotliwosci posredniej na wej¬ sciu przetwornika analogowo-cyfrowego we wlasci¬ wym zakresie dynamicznym. Cyfirowy detektor szczytowy 44 poddaje detekcji wartosci szczyto¬ we majacych postac cyfrowa skladowych synchro-* 40 nizacji. sygnalu wizyjnego. Wartosci szczytowe sy¬ gnalów synchronizacji sa na znanym poziomie, który moze byc wyrazony w jednostkach JRJ3 wzgledem pelnej amlpliitudy sygnalu wizyjnego.I gdy wartosci szczyltowe syglnalui synchronizacji 45 sa utrzymywane w zadanym zakresie pozdomów cyfrowych czesc informacyjna sygnalu dotyczaca obrazu uwazana jest za mieszczaca sie wewnatrz zaidanego zakresu. Gdy wartosci sygnalu synchro¬ nizacji zmieniaja sie w zakresie poziomów cyfro- 50 wych, zakres informacji' wizyjnej sygnalu bedzie zmieniac sie odpowiednio.Wynika z tego, ze sygnal sterujacy jest wytwa¬ rzany przez cytfirowy detektor szczytowy 44 w za¬ leznosci od wartosci szczytowych sygnalu synchro- 55 nizacji i wykorzystywany do sterowania wzmoc- nieniem wzmacniacza posredniej 40 celem podtrzy¬ mania sygnalu wizyjnego o czestotliwosci posred- niiej w zakresie dynamlicznyni ustalonym .przez przetwornik analogowo-cyfrowy 50. 60 Zgodnie z wynalazkiem analogowy detektor szczytowy 42 jest przeznaczony do próbkowania wartosci szczytowych sygnalu o czestotliwosci po¬ sredniej doprowadzanego do wejscia przetwornika analogowo-cyfrowego 50. Detektor szczytowy 42 w wytwarza analogowy sygnal sterujacy odwteorowoi-7 137 206 8 jacy wairtoisci szczytowe sygnalu o czestotliwosci posredniej. Ten sygnal steruijacy jest sjuimowany w obwodzie sumujacym 46 z cyfrowym sygnalem sterujacym wytwarzanym przez cyfirowy detektor szczytowy. Calkowity sygnal sterujacy VAgc .jest wytwarzany w celu starowania wzmocnieniem wzmacniacza posredniej 40.. Zastosowanie analogowego detektora szczytowe¬ go 42 zapewnia, ze uklad reaguije szybko na gwal¬ towne zmiany syglnalu, które wystepuja przy prze¬ laczaniu kanalów lufo przy wlaczeniu. N*a przy¬ klad, gdy odbiornik jest nalezycie sterowany pod wzgledem wzmocnienia, sygnal wizyjny o czesto¬ tliwosci posredniej moze zmieniac sie faktycznie w calym dynamicznym zakresie wejsciowym prze¬ twornika analogowo^yfrowelgo.Jezeli odbiornik nastepnie jest przelaczany na inny kanal z sygnalem dwukrotnie silniejszym* niz ten, który byl odbierany poprzeidnilo, wówczas am¬ plituda sygnalu posredniej czestotliwosci moze sie zwiekszyc i przekroczyc zakres dynamiczny prze¬ twornika anallogowo-cyffowego.Detektor szczytowy 42 bedzie szybko reagowal na te warunki przesterowiania i redukowal wzmoc¬ nienie wzmacniacza posredniej czejstotilawosci. Na skutek tego odbiornik bedzie szylbko powracal db odlpowUednich warunków roboczych, Poniewaz syginal VAgc jest wytwarzany z sygna¬ lów sterujacych otrzymywanych z dwóch detekto¬ rów szczytowych, dla dwóch skladowych sygnalu sterujacego mozria wylbrac rózne stale czialsowe ce¬ lem nadania ukladowi szczególnych wlasnosci z punktu widzenia jego- mozliwosci reagowania dla zapewnienia skutecznego dzialania. Na przyklad, analogowy detektor szczytowy 42 moze miec mala stala czasowa reakcji taka, aby zajpewinic mozli¬ wosc szybkiego reagowania na warunki przecia¬ zenia, natomiast cyfrowy detektor 44 szczytowy moze miec wieksza stala czaisowa reakcji z mniej¬ szymi przyrostami czynnika sterujacego, tak iz •bedizie zdolny utrzymywac wartosci szczytowe sy¬ gnalu synchronizacji wewnatrz wzgjlednde waskie¬ go zakresu wartosci cyfrowych.Ploza tym rodzaj detektora szczytówego- moze ."byc wyibrany tak, aby zapewnic bamdziej skutecz¬ ne sterowanie sygnalem posredniej czestotliwosci wytwarzanym przez wzmacniacz posredniiej cze¬ stotliwosci 40. Na przyklad, jezeli wzmacniacz .po¬ sredniej czestotliwosci wytwarza sygnal z narasta¬ jacymi w* kierunku dodatnim skladowymi syn¬ chronizacji (to znaczy sygnal posredniej czestotli¬ wosci, .ma swoja pelna niormallna amplitude w prze¬ dziale czasowym wyznaczanym przez sygnal syn¬ chronizacji), zarówno analogowy jak tez cyfrowy detektory szczyitcwe moga byc zlbuidowane tak, aby mogly reagowac na skoki wartosci szczytowych sygnalu celem zapolbiegania, afby sygnal czejstotai- wo-sci posredniej nie przewyzszal górnej granicy zakresu dynamicznego przetwornika analogowo-cy- frowego.Z* drugiej strony, jezeli wzmacniacz czestotliwo¬ sci posredniej 40 wytwarza wizyjny sygnal o cze- stotllliiwosci posredniej z rosnacymi w -kierunku ujemnym skladowymi synchronizacji, sygnal cze¬ stotliwosci posredtniej bedzie mdlal tendencje wy¬ kazywania minimalnych skoków wartosci szczyto¬ wej w przedzialach czasowych wyznaczonych sy¬ gnalami synchronizacji, naitomiiaiat maksymalne skoki wartosci szczytowej beda wystepowaly pod¬ czas odbioru sygnalu liuminancji o poziomie bieli.Analogowy detektor szczytowy moze byc zatem skonstruowany tak, alby reagowal na stooki war¬ tosci szczytowych sygnalu rosnacego w kierunku poziomu, aby sygnal wizyjny nie przewyzszal gór¬ nej granicy zakresu dynamicznego przetwornika amlogpwo-cyfrowego.Cyfirowy detektor szczytowy moze byc skonstru¬ owany tak, aby byl przeznaczony do detekcji mi¬ nimalnych poziomów sygnalu cyfrowego wystelpu- jacych w przedzialach czasowych zajmowanych, przez sygnaly synchronizacji celem utrzymania wartosci szczytowych sygnalów synchronizacji. po¬ wyzej dolnej granicy zakresu przetwornika analo- gowo-cyfrowego-. Szczególowe urzeczywistnienie ukladu automatycznej regulacji wzmocnienia (dJa rosnacych w kierunku uijemnym skladowych syn¬ chronizacji) skrnstruowanego- wedlug .podanych powyzej zasad jest przedstawione na fig. 2.Na fig. 2 cyfrowy detektor szczytowy 44 ma wejscia polaczone tak, aby odbierac poddane kwantyzacji sygnaly wytwarzane przez przetwor¬ nik analogowo-cyfrowy 50. Wyjscie przetwornika analogowo-Cyfrowego 50 jest polaczone z wejsciem rejestru -lub porzerzultnika 102 oraz z wejsciem A komparatora 104. Wyjscie przerzultnika 102 jest polaczone z wejsciem B komparatora 104. Wyjscie komjpaflratora 104 jest polaczone z jednym z wejsc elementu LUB 106, 'którego wyjscie jest polaczone z wejsciem L przerzultnika 102. iSygnail synchronizacji linii H.SYNC, wytwarzany przez cyfrowy uklad 60 przetwarzania sygnalu synchronizacji, jest doprowadzany do wejscia tak¬ tujacego C przerzultnika D 108 i do wejscia inwer- tera 112. Odwrócony sygne/l synchronizacji linii HJSNC. jest uzyskiwany na wyjsciu inwertera 112. Wejscie informacyjne D przerzultnika 108 jest polaczone tak, alby odbierac napiecie dodatnie (je¬ dynka logiczna). Wyjscie Q przerzultnika 108 jest polaczone z wejsciem kasujacymi R przerzultnika.Wyjscie Q przerzutnika 108 jest polaczone z dru¬ gim wejsciem elementu LUB 106.Wyjscie przerzutnika 102 detektora/ szczytowego 44 jest'równiez polaczone z wejsciem dwuprogo- wego komparatora 110. Wyjscie H dwulpnogowego komparatora 110, na którym to wyjsciu uzyiskuije sie syginal o wartosci logicznej jeden, jest pola¬ czone z jednym z wejsc elementu DU1B 128, a wyj¬ scie L tego komparatora 110, na którym uzyskuje sie syginal o wartosci logicznej' zero, jest polaczone z jednym z wejsc elementu I 116.Wyjscie biitów nadmiarowych OJF. przetwornika anatogowo-^cyfirowego 50 jest polaiczone z jednym z wejsc elementu I 118, Wtórnego drugie wejscie jest polaczone tak, aby odbierac sygnal majacy postac ciagu impuilsów taktujacych. Wyjscie ele¬ mentu I 118 jest polaczone z druglim wejsciem elementu IiUB 128, którego wyjscie jest polaczone z wejsciem elementu I 114. Wyjscie inwertera 112 10 15 20 25 30 35 40 45 S0 55 60137 296 9 10 jest polaczone z dnugliimii wiejsciami edemerutu I 114 i elementu I 116.Wyjscie elementu I 114 jieesit polaczone z pierw¬ szym wejsciem (Licznika rewerSywnego 120. Wyjscie elemenitu I 116* jest polaczone z drugim wejsciem tegoz licznika. Rejestr wartosci poczajtkowej 122. utrzymuje wartosc poczalkowa dla licznika 120.Jest on dolaczony do trzeciego wejscia licznika 120. Sygnal przerwariia/liiripuls wlaczania jesit do¬ prowadzamy do wejscia L licznika 120. Ten im¬ puls moze byc wytwarzany"przez glowice wejscio¬ wa 10 z fig. 1. Na przyklad, jest on wytwarzamy, gdy odbiornik telewizyjny jesit pbczatlkowo wlaczo¬ ny kub kanal oldtaiornika jesit zmieniany.Wyjscie licznika 120 jest polaczone z wejsciem przeltworndka cyfrowo-analbgowego 130. Wyjscie przelwornika . cyfrowo-analogowego 130 jest pola¬ czone za pomoca rezystora 132 z wejsciem steru¬ jacym wzmacniacza czestotliwosci .posredniej 40.Analogowy detektor szczytowy 42, który ma bu¬ dowe konwencjón&Lna, ma wyjscie polaczone za pomoca rezystora 43 z - wejsciem sterimjacyim wizmacniacza czejstortfliwosci posredniej 40. Konden¬ sator 48 majacy za zadanie filittrowanlie natoiecia VAgc jest równiez wlaczony miejdzy wejsciem ste- rujacym wzmacniacza czestotliwosci posredniej 40 a masa ukladu. Rezystory 132 i 43 oraz konden¬ sator 48 tworza objwód SiumujaCy 46 z fig. 1.'Sygnal "H.SYNC, czasowo pokrywa sie z kaz¬ dym przedzialem czasowymi zajetym przez sygnal synchronizacji stanowiacy skladowa poddanego kwantyzacji sygnalu wizyjnego. Na poczatku iim- puilsu synchronizacji sygnal H.SYNC. ustawia prze- rzutniik 108 tak, ze na jego wyjsciu Q pojawia sie sygnal o wairtosci logicznej jeden, a na jego wyj¬ sciu Q pojawia sie sygnal o wartosci logiczniej ze¬ ro. Poniewaz wyjscie Q iprzerzuitnlika jest polaczo¬ ne z jego wejfsciem kasiuijacym, malejacy sygnal Q bedzie powodowal usitawienie przerzutniika w stan poczatkowy. Tak wiec przerzuitnik 108 bedzie wy¬ twarzal bardzo krótkie imtpullisy na swoflm wyjsciu Q na poczatku kazdego imlpuOsu synchronizacji. iKrótklie imjpuilsy wytwarzane na wyjsicilu Q prze- rzuitnikia 108 sa doprowadzane za posrednictwem elementu LUB 106 do wejscia L przerzultnfa 102, który bedzie wprowadzal wairtosci cyfrowe sygnalu wizyjnego ~ wytwarzanego w tym czasre w prze- rzufaiafcu. Wantosc sygnalu wizyjnego zapamiety¬ wana przez przerzuitnik 102 .jest. przesylana do wejscia B komjparatora 104, gdzie jlest poddawana ciaglemu porównywaniu z nowytmii wartosciamli sygnalu wizyjnego doprowaidizanyimi do wejscia A komparatora 104.Jezeli jedna z nowych wartosci sygnalu na wej¬ sciu A komplairatora 104 jest mniejsza niz war¬ tosc zapamietana w przerzultniku, na wyjsciu A wprowadza nowa mniejsza wartosc do przerzutni- ka. Na koncu imipuLsu synchronizacji przerzuitnik 102 bedzie zawieral wartosc narastajacego w kie¬ runku uijemnym sygnalu synchronizacji Warijosc szczytowa rosnacego w kierunku ujem¬ nym sygnalu synchronizacji jest -porównywana z dwoma wartosciami progowymi przez dwuprogo- 25 wy komparator 110. Te wartosci progowe moga byc zaprogramowane lub wyznaczone konstrukcja kKwnparatora 110. OkresflJaja one górna i dolna wy¬ magane granice wartosci szczytowych syginalusyn- 5 chronizacji. Jezeli wartosc szczytowa sygnalu syn¬ chronizacji jest wieksza od górnej wartosci progo¬ wej, wówczas wytwarza sie sygnal o wartosci lo¬ gicznej jedynka na wyjsciu H komparatora.Jezeli wartosc szczytowa jest mniejsza od dol- 10 nej wartosci progowej, wówczas sygnal o wartosci logicznej jedynka wylwarza sie na wyjsciu L kom¬ paratora. Jezeli wartosc szczytowa sygnalu syn¬ chronizacji znajdluje sie pomiedzy wamtosciamn) pro¬ gowymi, wówczas wytwarzane sa sygnaly o warto- 15 sci logicznej zero na obu wyjsciach komparatora.Na koncu przedzialu czasowego zajmowanego przez sygnal synchronizacji sygnal H.SYNC. ma wartosc logiczna jedynka i ustawia elementy I 114 i 116 w stan gotowosci. JezeM waritosc szczy- 20 towa sygnalu synchroniizacji jest wieksza od gór¬ nego progu komparatora, wówczas sygnal o war¬ tosci logicznej jedynka na wyjsciu H komipairaijora traktuje pierwsze wejscie licznika 120 i zawartosc licznika zmnie'jlsza sie o jedynke.Podobnie, syg!nal o wartosci logicznej jedynka na wyjsciu L komparatora 110 bejdzie powodowal przyrost zawartosci licznika. Jezeli wartosc szczy¬ towa sygnalu synchronizacji mfflesci sie wewnatrz wymaganego zakrelsu, zawartosc IfocznSka nie zmde- 30 nia sie. Zawartosc licznika 120 jest przeksztalco¬ na w analogowe napiecie sterujace przez prze¬ twornik cytfrowo-amaOJogowy 130, które to napie- cei jest doprowadzane do wzmacniacza czestotliwo¬ sci posredniej 40.Gdy zawartosc licznika 120 zwiejksza sie lulb zmniejlsza sie, wzmocnienie wzmacniacza czestotli¬ wosci posredniej zwieksza sie luib zmniejsza' sie odpowiednio. Na przyklad, zalózmy, zje stalopraido- wy poziom odniesienia analogowego sygnalu- wej¬ sciowego przetwornika anaiogowo-cyfrowego 50 jeist odniesiony do najnizszego poziomu kwantyza¬ cji (wszystkie wyjscia sa zerowe) przetwornika analogowo-cyfirowego, i ze wymagane jest uitrzy- ^ mywanie wartosci szczytowej rosnacego w kierun- 45 ku uijemnym sygnalu synchronizacji wewnatrz za¬ kresu ustalonego wartosciamL cyfrowymi 2 i 4.UezeM amplituda sygnalu czestotliwosci posred¬ niej jest zbyt duza, poddana detekcji wartosc 50 szczytowa bedzie wieksza od poziomu cyfrowego 4,. Na wyjsciu H dwuprogowego komparatora 110 bejdzie wytwarzal sie imipuls, który bedzie redu¬ kowal zawartosc Mcznika 120 i stad wzmocnienie wizimacniacza posredniej czejsitotJlilwoscL, 55 Ta redukcja wzmocnienia bedzie sie wyrazala w redukcji wartosci szczytowych sygnalów rosna¬ cych w kierunku poziomu bieli, sprowadzajac syg¬ nal wizyjny z powrotem w zakres dynamiczny przetwornika analogowo^cyrrowego a wartosc 60 szczytowa sygnalu synchronizacji z powrotem w wymagany dla niego zakres.Poza tym bity nadmiarowe przetwornika ana¬ logowo-cyfrowego 50 zapewniaja mozliwosc wska¬ zywania warunków pojawiania sie sygnalu prze- «5 wyzszajacego zakres ustalony dla sygnalów wej- 3531 137 296 12 laczone z wyjsciem informacyjnym przetwornika analogowo-cyfrowego (50), licznik <120), którego wejiscie jest polaczone z wyjsciem komjparatora dwuprogowego (110), oraz, przetwornik cyfoowo- -anallogowy (130) zalaczony na wyjsciu licznika • (120), którego wyjscie jeisit polaczone z drugfa wej¬ scierni obwodu suniuljacegO' (46). 3. Uklad wedlug zasitrz. 1, znamienny tym, ze obwód sumujacy (46) zawiera pierwszy rezystor 1 (43) dolaczony do wyjfscia analogowego detektora szczytowego (42), drugi rezystor (132) dolaczony do wyjscia cyfrowego- detektora szczytowego' (44), któ¬ re to rezystory (43, 132) sa polaczone w jednymi punkcie, stanowiacym wyjscie obwodu sumujace- ' go (46), do którego dolaczony jesit kondensator (48). sciowych przetwornika analogowo-cyfrowego. Bi¬ ty nadmiarowe sa poddawane sumowaniu logicz¬ nemu z sygnalem majacym positac ciagu impul¬ sów taktujacych przez elemenit I 118, po czym ciag impulsów doprowadza sie do pierwszego wej¬ scia licznika 120 w czaisile trwania takich warun¬ ków przesterowania celem sprowadzenia* sygnalu zbyt duzego z powrotem do wymaganego zakresu.Czestotliwosc ciagu impulsów taktujacych wyzna¬ cza odpowiedz ukladu automatycznej regulacji wzmocnienia na takie warunki przesterowania.Gdy odbiornik telewizyjny jest poczatkowo wla¬ czany iuib gdy zmieniany jest kanal telewizyjny, korzystne jest ustawiac poczatkowe wzmocnie¬ nie wzmacniacza posredhiiej czestotliwosci na * po¬ ziomie znamionowym. W takich okolicznosciach sygnal impulsowy PRZERWANIE/WLACZANIE be¬ dzie powodowal wprowadzenie poczatkowej war¬ tosci do licznika 120 z rejestru 122. Gdy sygnal telewizyjny zostaje odebrany, licznik 120 rozpo¬ czyna zliczanie poprzez dodawanie luib odejmowa¬ nie od tej wartosci znamionowej.Analogowy detektor szczytowy funkcjonuje tak, aby poddawac detekcji skoki wartosci szczytowej syginailu rosnacego w kierunku poziomu bieli, i be¬ dzie sprowadzal sygnaly przewyzszajace ustalony poziom wewnatrz zakresu dynamicznego przetwor¬ nika analogowo-cyfrowego poprzez zmniejiszenie wzmocnienia wzmacniacza posredniej czestotliwo¬ sci. Wzgledny czas oidpowiedzi detektorów analo¬ gowego i cyfirowegb jest regulowany poprzez wy¬ bór odipowiednich wartosci rezystancji dda rezy¬ storów 43 i 132, które sa stosowane celem zsumo¬ wania dwóch skladowych sygnalu sterujacego i wytworzenia calkowitego sygnalu sterujacego Vagc- Zastrzezenia patentowe 1. Telewizyjny uklad cyfrowy dla automatycznej regulacji wzmocnienia, zawierajacy zródlo sygna¬ lów analogowych, dolaczone, poprzez ffltir pasmo¬ wy, do glowicy wejsciowej odbiornika, przetwor¬ nik analogowo-cyfrowy, zalaczony na wyjsciu zró¬ dla sygnalów analogowych, cyfrowy uklad prze¬ twarzania sygnalu wizyjnego, zalaczony na wyj¬ sciu przetwornika anaJogowo^cyfrowego oraz cy¬ frowy uklad przetwarzania sygnalów synchroniza¬ cji, dolaczony do wyjisicia cyfrowego ukladu prze¬ twarzania sygnalu wizyjnego, znamienny tym, ze zawiera analogowy detektor szczytowy (42) zala¬ czony na wyjsciu zródla sygnalów analogowych (40), cyfrowy detektor szczytowy (44) zalaczony na wyjsciu przetwornika analogowo-cyfrowego (50) oraz obwód sumujacy (46), którego pierwsze wej¬ scie jest polaczone z wyjsciem analogowego de¬ tektora szczytowego (42), drugie wejscie — z wyj¬ sciem cyfrowego detektora szczytowego (44), a wyjscie — z wejsciem sterujacym zródla sygnalu analogowego (40). 2. Uklad wedlug zastrz. 1, znamienny tym, ze cyfrowy detektor szczytowy (44) zawiera kompa¬ rator dwupirogowy (110), którego wejscie jest po- 4. Uklad wedlug zaistrz. 2, znamienny tym, ze koimjparatoir dwuprogowy (110) jest dolaczony do wyjscia przetwornika analogowo-cyfrowego (50) poprzez przerzutnik (102), którego drugie wejscie jest polaczone z wyjsciem cyfrowego ukladu prze¬ twarzania sygnalów synchronizacji (80). 5. Uklad wedlug zaistrz. 4, znamienny tym, ze miedlzy drugim wejsciem przierzutnika (102), któ¬ rego pierwsze wejscie jest polaczone z wyjsciem przetwornika, analogowo-cyfrowego (50) a wyj¬ sciem cyfrowego ukladu przetwarzania sygnalu synchronizacji (80) zalaczony jest obwód szerego¬ wy skladajacy sie z elementu LUB (106) i prze- rzutnika D (108), przy czym wejscie taktujace (C) przerzutnika D (108) jest polaczone z wyjsciem cy¬ frowego1 ukladu przetwarzania sygnalów synchro¬ nizacji (80), wejscie informacyjne (D) — z biegu¬ nem dodatnim zródla sygnalu o wartosci logicznej jedynka, a wyjscie odwracajace (Q) tego przerzut¬ nika D (108) jest polaczone z jego wejsciem kasu¬ jacym (R), natomiast drugie wejiscie elementu I (106) jest polaczone z wyjsciem komparaitora (104), którego pierwsze wejiscie (A) jest polaczone bez¬ posrednio .z wyjsciem przetwornika analogowo-cy- frowego (50), a drulgie wejscie (B) z tymze wyj¬ sciem poprzez przerzutnik (102). 16. Uklad wedlug zastrz. 4, znamienny tym, ze miedzy licznikiem (120) a komparatorem dwupro- gowym (110) wlaczony jest oibwód logiczny (114, 116, 128) skladajacy sie z drugiego elementu LUB (128), którego pierwisze wejscie jest polaczone z pierwszym wyjsciem (H) komlparaitora dwuprogo¬ wego (110), drugie wejscie — z wyjsciem nadmia¬ rowym (O.F.) przetwornika analogowo-cyfrowego (50), pierwszego elementu I (114), którego pierwsze wejscie jelst polaczone z wyjsciem drugiego ele¬ mentu DUB (128), a wyjscie — z pierwszym wej¬ sciem licznika (120), oraz drugiego elementu I (116), którego pierwsze wejiscie jest polaczone z drugim wyjsciem (L) komparatora dwuprogowego (110), a wyjscie — z drugimi wejisciem licznika (120), przy czym drugie wiejiscie pierwszego elementu I (114) i drugie wejiscie drugiego elementu I (116) sa po¬ laczone ralzem i polaczone z wyjsciem cyfrowego ukladu przetwarzania sygnalów synchronizacji (80). .7. Uklad wedlug zaistrz. 6j, znamienny tym, ze miejdzy drugim wejsciem drugliego elementu LUB (128) a wyjsciem nadmiarowym (O.F.) przetwor- 10 IB 20 25 30 35 40 46 50 55 60137 296 113 ndJka ainalogowo-cyfrowego (50) wlaczony jest trze¬ ci element I (118), którego drugie wejscie jest do¬ laczone do zródla sygnalów taiktugacych.S. Uklaid wedlug za&trz. 6, znamienny tym, ze miedzy polaczonymi razem drugimi wejsciami pierwiszego (114) i clrugiiego (116) alemnemtójw I a 14 wyjsciem cyfrowego ukladu przetwarzania sygna¬ lów synchronizacji (80) wlaczony jest element NIE (112). 9. Uklad wedlug zastrz. 6, znamienny tym, ze do trzeciego wejscia licznika (120) dolaczony jest rejesitr wantoscii (poczatkowej (122). s C P "1—v 1-24 At ^LF. 30 40 50 VAGC 46" 60v 62x 66 64 52- L 5? E 92-J7 44- iz. ""k-90 ^_ n 68 -«' 74 Fig. I ?CJA£DNiE:J Fig. 2 \ PL PL PL PL

Claims (2)

1. Zastrzezenia patentowe 1. Telewizyjny uklad cyfrowy dla automatycznej regulacji wzmocnienia, zawierajacy zródlo sygna¬ lów analogowych, dolaczone, poprzez ffltir pasmo¬ wy, do glowicy wejsciowej odbiornika, przetwor¬ nik analogowo-cyfrowy, zalaczony na wyjsciu zró¬ dla sygnalów analogowych, cyfrowy uklad prze¬ twarzania sygnalu wizyjnego, zalaczony na wyj¬ sciu przetwornika anaJogowo^cyfrowego oraz cy¬ frowy uklad przetwarzania sygnalów synchroniza¬ cji, dolaczony do wyjisicia cyfrowego ukladu prze¬ twarzania sygnalu wizyjnego, znamienny tym, ze zawiera analogowy detektor szczytowy (42) zala¬ czony na wyjsciu zródla sygnalów analogowych (40), cyfrowy detektor szczytowy (44) zalaczony na wyjsciu przetwornika analogowo-cyfrowego (50) oraz obwód sumujacy (46), którego pierwsze wej¬ scie jest polaczone z wyjsciem analogowego de¬ tektora szczytowego (42), drugie wejscie — z wyj¬ sciem cyfrowego detektora szczytowego (44), a wyjscie — z wejsciem sterujacym zródla sygnalu analogowego (40).
2. Uklad wedlug zastrz. 1, znamienny tym, ze cyfrowy detektor szczytowy (44) zawiera kompa¬ rator dwupirogowy (110), którego wejscie jest po- 4. Uklad wedlug zaistrz. 2, znamienny tym, ze koimjparatoir dwuprogowy (110) jest dolaczony do wyjscia przetwornika analogowo-cyfrowego (50) poprzez przerzutnik (102), którego drugie wejscie jest polaczone z wyjsciem cyfrowego ukladu prze¬ twarzania sygnalów synchronizacji (80). 5. Uklad wedlug zaistrz. 4, znamienny tym, ze miedlzy drugim wejsciem przierzutnika (102), któ¬ rego pierwsze wejscie jest polaczone z wyjsciem przetwornika, analogowo-cyfrowego (50) a wyj¬ sciem cyfrowego ukladu przetwarzania sygnalu synchronizacji (80) zalaczony jest obwód szerego¬ wy skladajacy sie z elementu LUB (106) i prze- rzutnika D (108), przy czym wejscie taktujace (C) przerzutnika D (108) jest polaczone z wyjsciem cy¬ frowego1 ukladu przetwarzania sygnalów synchro¬ nizacji (80), wejscie informacyjne (D) — z biegu¬ nem dodatnim zródla sygnalu o wartosci logicznej jedynka, a wyjscie odwracajace (Q) tego przerzut¬ nika D (108) jest polaczone z jego wejsciem kasu¬ jacym (R), natomiast drugie wejiscie elementu I (106) jest polaczone z wyjsciem komparaitora (104), którego pierwsze wejiscie (A) jest polaczone bez¬ posrednio .z wyjsciem przetwornika analogowo-cy- frowego (50), a drulgie wejscie (B) z tymze wyj¬ sciem poprzez przerzutnik (102). 16. Uklad wedlug zastrz. 4, znamienny tym, ze miedzy licznikiem (120) a komparatorem dwupro- gowym (110) wlaczony jest oibwód logiczny (114, 116, 128) skladajacy sie z drugiego elementu LUB (128), którego pierwisze wejscie jest polaczone z pierwszym wyjsciem (H) komlparaitora dwuprogo¬ wego (110), drugie wejscie — z wyjsciem nadmia¬ rowym (O.F.) przetwornika analogowo-cyfrowego (50), pierwszego elementu I (114), którego pierwsze wejscie jelst polaczone z wyjsciem drugiego ele¬ mentu DUB (128), a wyjscie — z pierwszym wej¬ sciem licznika (120), oraz drugiego elementu I (116), którego pierwsze wejiscie jest polaczone z drugim wyjsciem (L) komparatora dwuprogowego (110), a wyjscie — z drugimi wejisciem licznika (120), przy czym drugie wiejiscie pierwszego elementu I (114) i drugie wejiscie drugiego elementu I (116) sa po¬ laczone ralzem i polaczone z wyjsciem cyfrowego ukladu przetwarzania sygnalów synchronizacji (80). .7. Uklad wedlug zaistrz. 6j, znamienny tym, ze miejdzy drugim wejsciem drugliego elementu LUB (128) a wyjsciem nadmiarowym (O.F.) przetwor- 10 IB 20 25 30 35 40 46 50 55 60137 296 113 ndJka ainalogowo-cyfrowego (50) wlaczony jest trze¬ ci element I (118), którego drugie wejscie jest do¬ laczone do zródla sygnalów taiktugacych. S. Uklaid wedlug za&trz. 6, znamienny tym, ze miedzy polaczonymi razem drugimi wejsciami pierwiszego (114) i clrugiiego (116) alemnemtójw I a 14 wyjsciem cyfrowego ukladu przetwarzania sygna¬ lów synchronizacji (80) wlaczony jest element NIE (112). 9. Uklad wedlug zastrz. 6, znamienny tym, ze do trzeciego wejscia licznika (120) dolaczony jest rejesitr wantoscii (poczatkowej (122). s C P "1—v 1-24 At ^LF. 30 40 50 VAGC 46" 60v 62x 66 64 52- L 5? E 92-J7 44- iz. ""k-90 ^_ n 68 -«' 74 Fig. I ?CJA£DNiE:J Fig. 2 \ PL PL PL PL
PL1983240705A 1982-02-22 1983-02-22 Tv digital circuitry for automatic gain control PL137296B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/350,580 US4434439A (en) 1982-02-22 1982-02-22 Digital television AGC arrangement

Publications (2)

Publication Number Publication Date
PL240705A1 PL240705A1 (en) 1983-09-12
PL137296B1 true PL137296B1 (en) 1986-05-31

Family

ID=23377340

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1983240705A PL137296B1 (en) 1982-02-22 1983-02-22 Tv digital circuitry for automatic gain control

Country Status (24)

Country Link
US (1) US4434439A (pl)
JP (1) JPS58154982A (pl)
KR (1) KR910005932B1 (pl)
AT (1) AT386916B (pl)
AU (1) AU567489B2 (pl)
BE (1) BE895964A (pl)
CA (1) CA1195770A (pl)
CS (1) CS268511B2 (pl)
DD (1) DD207796A5 (pl)
DE (1) DE3305919A1 (pl)
DK (1) DK163398C (pl)
ES (1) ES8405225A1 (pl)
FI (1) FI75963C (pl)
FR (1) FR2522233B1 (pl)
GB (1) GB2115629B (pl)
IT (1) IT1168763B (pl)
NL (1) NL8300644A (pl)
NZ (1) NZ203346A (pl)
PL (1) PL137296B1 (pl)
PT (1) PT76177B (pl)
SE (1) SE452837B (pl)
SU (1) SU1321384A3 (pl)
YU (1) YU45071B (pl)
ZA (1) ZA831144B (pl)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4472707A (en) * 1982-06-18 1984-09-18 Allied Corporation Display processor digital automatic gain control providing enhanced resolution and accuracy
DE3314570A1 (de) * 1983-04-22 1984-10-25 Philips Patentverwaltung Gmbh, 2000 Hamburg Verfahren und anordnung zur einstellung der verstaerkung
DE3333071C2 (de) 1983-09-14 1986-01-23 Deutsche Thomson-Brandt Gmbh, 7730 Villingen-Schwenningen Schaltung zur Analog/Digital-Wandlung eines Farbfernsehsignals
US4604645A (en) * 1983-09-30 1986-08-05 Rca Corporation Coarse/fine automatic chrominance gain control using a gain adjustable IF amplifier in a digital television receiver
JPS60217789A (ja) * 1984-04-13 1985-10-31 Hitachi Ltd 高品位テレビ受信機
GB2160038A (en) * 1984-05-30 1985-12-11 Stc Plc Gain control in integrated circuits
US4673970A (en) * 1984-06-08 1987-06-16 Matsushita Electric Industrial Co., Ltd. Chrominance signal processing system
US4625240A (en) * 1984-07-25 1986-11-25 Eeco, Inc. Adaptive automatic gain control
US4630102A (en) * 1984-10-10 1986-12-16 Rca Corporation Digital chroma overload system
US4635102A (en) * 1984-10-24 1987-01-06 Rca Corporation Chroma signal amplitude control apparatus
GB2166014B (en) * 1984-10-24 1988-10-26 Gen Electric Co Plc Automatic gain control
US4628362A (en) * 1985-05-02 1986-12-09 American Dynamics Corporation Combined video AGC and digitizing circuit
US4785352A (en) * 1985-09-30 1988-11-15 Rca Licensing Corporation Sampled data amplitude detector as for an AGC multiplier
US4821087A (en) * 1986-04-23 1989-04-11 Matsushita Electric Industrial Co., Ltd. Encoder circuit eliminating carrier leak
FR2606956A1 (fr) * 1986-11-14 1988-05-20 Radiotechnique Compelec Dispositif de conversion analogique-numerique comportant un dispositif de controle automatique de gain
JPH01170189A (ja) * 1987-12-24 1989-07-05 Matsushita Electric Ind Co Ltd ディジタルテレビジョン受像機
JPH01170190A (ja) * 1987-12-24 1989-07-05 Matsushita Electric Ind Co Ltd ディジタルテレビジョン受像機
FR2652473B1 (fr) * 1989-09-22 1991-11-29 Europ Rech Electr Lab Equipement de reception de signaux video.
JPH0813111B2 (ja) * 1990-10-23 1996-02-07 株式会社富士通ゼネラル 自動利得制御回路
US5121117A (en) * 1991-03-19 1992-06-09 Zenith Electronics Corporation Balanced A/D converter
US5486867A (en) * 1993-11-30 1996-01-23 Raytheon Company High resolution digital phase detector
SE9403337L (sv) * 1994-10-03 1995-11-27 Ericsson Telefon Ab L M Förfarande och anordning för att erhålla ett brett dynamiskt område hos en mottagare i ett digitalt radiotransmissionssystem
US5838390A (en) * 1995-12-22 1998-11-17 Cirrus Logic, Inc. System and method for multi-level gain control
US6046781A (en) * 1997-01-07 2000-04-04 Samsung Electronics Co., Ltd. Automatic fine tuning of TV receiver for receiving both digital and analog TV signals
US7075590B1 (en) 1998-09-30 2006-07-11 Thomson Licensing Apparatus for providing television receiver alignment functions
WO2000019709A1 (en) * 1998-09-30 2000-04-06 Thomson Licensing S. A. Video amplifier with integrated dc level shifting
US6995806B1 (en) 2000-08-04 2006-02-07 Scientific-Atlanta, Inc. Amplifier with a universal automatic gain control circuit
WO2002102090A1 (en) * 2001-06-13 2002-12-19 Tech Electronics, Inc. Method and apparatus for automatically compensating for attenuation in a received signal
KR100750100B1 (ko) * 2001-06-13 2007-08-17 삼성전자주식회사 아날로그/디지털 변환기를 구비한 영상처리장치
KR100735368B1 (ko) * 2001-08-23 2007-07-04 삼성전자주식회사 오디오 출력 이득 조정장치 및 그 방법
RU2258319C2 (ru) * 2003-02-12 2005-08-10 Пашуков Евгений Борисович Способ и устройство для записи и воспроизведения электронных сигналов цветного изображения объектов (варианты)
JP2005094678A (ja) * 2003-09-19 2005-04-07 Sanyo Electric Co Ltd ビデオ信号処理装置及びテレビジョン受像装置
KR100558356B1 (ko) 2005-03-25 2006-03-10 김수환 자동 텐트의 프레임 및 이를 채용한 텐트
KR100790967B1 (ko) * 2005-07-27 2008-01-02 삼성전자주식회사 자동이득 조절기의 제어전압을 디지털적으로 제어할 수있는 자동이득 조절기 및 제어방법
US7515888B2 (en) * 2005-10-06 2009-04-07 Nxp B.V. Systems and method for a highly integrated, multi-mode tuner
EP1801977B1 (en) * 2005-12-22 2009-07-15 Telefonaktiebolaget L M Ericsson AB (Publ) Adjusting an input signal level of a sigma-delta converter
JP2008216027A (ja) * 2007-03-05 2008-09-18 Clarion Co Ltd 信号収録再生装置
JP4977573B2 (ja) * 2007-10-11 2012-07-18 オンセミコンダクター・トレーディング・リミテッド 映像信号処理装置におけるオートゲインコントロール回路
GB2457010A (en) * 2007-12-13 2009-08-05 Ubidyne Inc Automatic gain control for delta sigma modulators
US8760538B2 (en) 2011-01-21 2014-06-24 Exelis, Inc. Adaptive gain control image processing system and method

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1271162B (de) * 1965-12-13 1968-06-27 Fernseh Gmbh Schaltungsanordnung zur Regelung der Amplitude eines Videosignals
CA933246A (en) 1967-12-29 1973-09-04 Texas Instruments Incorporated Binary gain amplifier with frequency conversion
US3699325A (en) 1969-10-09 1972-10-17 Shell Oil Co Time-shared instantaneous gain-ranging amplifier
US3806864A (en) 1972-10-16 1974-04-23 Amoco Prod Co Cableless seismic digital recording system
JPS5321829B2 (pl) 1973-04-14 1978-07-05
JPS5753698B2 (pl) 1973-07-06 1982-11-15
US3947806A (en) 1975-02-10 1976-03-30 Standard Oil Company Automatic gain control for seismometer recorders
US4141041A (en) 1976-09-22 1979-02-20 The Singer Company Precision gain balance of two video sources for a single display
JPS5429919A (en) 1977-08-10 1979-03-06 Hitachi Ltd Video signal processing circuit
US4225976A (en) 1978-02-28 1980-09-30 Harris Corporation Pre-calibration of gain control circuit in spread-spectrum demodulator
US4213097A (en) * 1978-10-19 1980-07-15 Racal-Milgo, Inc. Hybrid automatic gain control circuit
US4191995A (en) 1979-01-02 1980-03-04 Bell Telephone Laboratories, Incorporated Digital automatic gain control circuit
GB2042294B (en) * 1979-02-06 1983-08-17 Emi Ltd Automatic gain control
GB2053599B (en) * 1979-06-22 1984-03-07 Matsushita Electric Industrial Co Ltd Automatic gain control circuit
JPS5714264A (en) * 1980-06-30 1982-01-25 Canon Inc Analog-to-digital converter

Also Published As

Publication number Publication date
ZA831144B (en) 1984-04-25
ATA60183A (de) 1988-03-15
DD207796A5 (de) 1984-03-14
ES519798A0 (es) 1984-05-16
SU1321384A3 (ru) 1987-06-30
KR910005932B1 (ko) 1991-08-08
IT1168763B (it) 1987-05-20
AU567489B2 (en) 1987-11-26
FI830511L (fi) 1983-08-23
SE8300804D0 (sv) 1983-02-15
SE452837B (sv) 1987-12-14
GB2115629B (en) 1986-06-25
GB2115629A (en) 1983-09-07
CS268511B2 (en) 1990-03-14
PL240705A1 (en) 1983-09-12
FI75963B (fi) 1988-04-29
SE8300804L (sv) 1983-08-23
YU45071B (en) 1991-08-31
JPS58154982A (ja) 1983-09-14
DK74583A (da) 1983-08-23
AU1142583A (en) 1983-09-01
DE3305919C2 (pl) 1992-09-03
DK163398B (da) 1992-02-24
DE3305919A1 (de) 1983-09-01
DK74583D0 (da) 1983-02-21
DK163398C (da) 1992-08-03
IT8347696A0 (it) 1983-02-11
JPH0523108B2 (pl) 1993-03-31
AT386916B (de) 1988-11-10
FR2522233A1 (fr) 1983-08-26
BE895964A (fr) 1983-06-16
FI830511A0 (fi) 1983-02-15
ES8405225A1 (es) 1984-05-16
GB8303911D0 (en) 1983-03-16
US4434439A (en) 1984-02-28
FR2522233B1 (fr) 1986-04-11
IT8347696A1 (it) 1984-08-11
FI75963C (fi) 1988-08-08
YU36683A (en) 1986-04-30
PT76177A (en) 1983-03-01
PT76177B (en) 1986-03-19
CA1195770A (en) 1985-10-22
NZ203346A (en) 1986-03-14
KR840003950A (ko) 1984-10-04
NL8300644A (nl) 1983-09-16

Similar Documents

Publication Publication Date Title
PL137296B1 (en) Tv digital circuitry for automatic gain control
EP0821858B1 (en) Luma/chroma separation filter with common delay element
EP0190911A2 (en) Adaptive field or frame store processor
KR910006859B1 (ko) 칼라채널의 신호대 잡음비 개선장치
US4333108A (en) Apparatus and method for transmitting a pulse width modulated audio signal on a video signal
US4454543A (en) Dynamic video scrambling
JPH0438186B2 (pl)
EP0281175B1 (en) Clamping circuit for a television transmission system
ES2311586T3 (es) Unidad de banda de base analogica para receptor de radiofrecuencia y metodo de utilizacion de la misma.
JPWO1992017029A1 (ja) データスライス回路
US4573069A (en) Chrominance fine gain control in a digital television receiver
CA1249879A (en) Vertical detail information restoration circuit
JP3311345B2 (ja) ビデオ信号受信装置
KR930011972B1 (ko) 색도 신호 진폭 제어 장치
CN1003624B (zh) 色度过载控制系统
GB2166612A (en) Television receiver with digital AGC
US4313131A (en) CCD Comb filter and demodulator
GB2124060A (en) Improvements in or relating to circuit arrangements for automatic selection of television sound frequency
KR100241764B1 (ko) 고화질 텔레비젼용 자동이득 제어장치
JP2582371Y2 (ja) ビデオ信号処理装置
SU879795A1 (ru) Устройство дл автовыбора каналов при разнесенном приеме
JPS6242528B2 (pl)
KR0170634B1 (ko) 클램프 레벨 자동조절회로
KR960014234B1 (ko) Pal/ntsc절환시 틴트(tint)기능 자동선택회로
JPH06197243A (ja) ノイズ低減装置