NL184755C - Werkwijze voor de vorming van kontakten voor de verbindingsdelen van een halfgeleiderinrichting. - Google Patents

Werkwijze voor de vorming van kontakten voor de verbindingsdelen van een halfgeleiderinrichting.

Info

Publication number
NL184755C
NL184755C NLAANVRAGE8004586,A NL8004586A NL184755C NL 184755 C NL184755 C NL 184755C NL 8004586 A NL8004586 A NL 8004586A NL 184755 C NL184755 C NL 184755C
Authority
NL
Netherlands
Prior art keywords
semiconductor device
connecting parts
forming contacts
contacts
forming
Prior art date
Application number
NLAANVRAGE8004586,A
Other languages
English (en)
Dutch (nl)
Other versions
NL184755B (nl
NL8004586A (nl
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of NL8004586A publication Critical patent/NL8004586A/nl
Publication of NL184755B publication Critical patent/NL184755B/xx
Application granted granted Critical
Publication of NL184755C publication Critical patent/NL184755C/xx

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/7688Filling of holes, grooves or trenches, e.g. vias, with conductive material by deposition over sacrificial masking layer, e.g. lift-off
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0272Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers for lift-off processes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/942Masking
    • Y10S438/948Radiation resist
    • Y10S438/95Multilayer mask including nonradiation sensitive layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/942Masking
    • Y10S438/948Radiation resist
    • Y10S438/951Lift-off
NLAANVRAGE8004586,A 1979-08-13 1980-08-13 Werkwijze voor de vorming van kontakten voor de verbindingsdelen van een halfgeleiderinrichting. NL184755C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10224579A JPS5626450A (en) 1979-08-13 1979-08-13 Manufacture of semiconductor device
JP10224579 1979-08-13

Publications (3)

Publication Number Publication Date
NL8004586A NL8004586A (nl) 1981-02-17
NL184755B NL184755B (nl) 1989-05-16
NL184755C true NL184755C (nl) 1989-10-16

Family

ID=14322219

Family Applications (1)

Application Number Title Priority Date Filing Date
NLAANVRAGE8004586,A NL184755C (nl) 1979-08-13 1980-08-13 Werkwijze voor de vorming van kontakten voor de verbindingsdelen van een halfgeleiderinrichting.

Country Status (4)

Country Link
US (1) US4315984A (ja)
JP (1) JPS5626450A (ja)
DE (1) DE3030653C2 (ja)
NL (1) NL184755C (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3216823A1 (de) * 1982-05-05 1983-11-10 Siemens AG, 1000 Berlin und 8000 München Verfahren zum herstellen von strukturen von aus metallsilizid und polysilizium bestehenden doppelschichten auf integrierte halbleiterschaltungen enthaltenden substraten durch reaktives ionenaetzen
US4579812A (en) * 1984-02-03 1986-04-01 Advanced Micro Devices, Inc. Process for forming slots of different types in self-aligned relationship using a latent image mask
JPS61117832A (ja) * 1984-11-14 1986-06-05 Oki Electric Ind Co Ltd 半導体装置の製造方法
DE3446789A1 (de) * 1984-12-21 1986-07-03 SEMIKRON Gesellschaft für Gleichrichterbau u. Elektronik mbH, 8500 Nürnberg Verfahren zum herstellen von halbleiterbauelementen
JP2570709B2 (ja) * 1986-10-28 1997-01-16 ソニー株式会社 エツチング方法
JPH0750704B2 (ja) * 1987-03-20 1995-05-31 富士通株式会社 半導体装置の製造方法
US5223454A (en) * 1988-01-29 1993-06-29 Hitachi, Ltd. Method of manufacturing semiconductor integrated circuit device
US5049972A (en) * 1988-01-29 1991-09-17 Hitachi, Ltd. Method of manufacturing semiconductor integrated circuit device
US4855252A (en) * 1988-08-22 1989-08-08 International Business Machines Corporation Process for making self-aligned contacts
US4997746A (en) * 1988-11-22 1991-03-05 Greco Nancy A Method of forming conductive lines and studs
JP2794118B2 (ja) * 1989-05-16 1998-09-03 三菱電機株式会社 微細パターンの形成方法
US4985374A (en) * 1989-06-30 1991-01-15 Kabushiki Kaisha Toshiba Making a semiconductor device with ammonia treatment of photoresist
JPH03278432A (ja) * 1990-03-28 1991-12-10 Kawasaki Steel Corp 半導体装置の配線形成方法
US5290664A (en) * 1990-03-29 1994-03-01 Sharp Kabushiki Kaisha Method for preparing electrode for semiconductor device
US5407785A (en) * 1992-12-18 1995-04-18 Vlsi Technology, Inc. Method for generating dense lines on a semiconductor wafer using phase-shifting and multiple exposures
US5326428A (en) 1993-09-03 1994-07-05 Micron Semiconductor, Inc. Method for testing semiconductor circuitry for operability and method of forming apparatus for testing semiconductor circuitry for operability
US5478779A (en) 1994-03-07 1995-12-26 Micron Technology, Inc. Electrically conductive projections and semiconductor processing method of forming same
US6025116A (en) * 1997-03-31 2000-02-15 Siemens Aktiengesellschaft Etching of contact holes
US6146986A (en) * 1999-01-08 2000-11-14 Lam Research Corporation Lithographic method for creating damascene metallization layers
US6174801B1 (en) 1999-03-05 2001-01-16 Taiwan Semiconductor Manufacturing Company E-beam direct writing to pattern step profiles of dielectric layers applied to fill poly via with poly line, contact with metal line, and metal via with metal line
JP2001015479A (ja) * 1999-06-29 2001-01-19 Toshiba Corp 半導体装置の製造方法
US6528934B1 (en) 2000-05-30 2003-03-04 Chunghwa Picture Tubes Ltd. Beam forming region for electron gun
US6524937B1 (en) * 2000-08-23 2003-02-25 Tyco Electronics Corp. Selective T-gate process
JP2008022028A (ja) * 2007-09-18 2008-01-31 Nec Lcd Technologies Ltd 薄膜トランジスタの製造方法
JP2008047932A (ja) * 2007-09-18 2008-02-28 Nec Lcd Technologies Ltd 薄膜トランジスタの製造方法
FR2921751B1 (fr) * 2007-10-02 2009-12-18 St Microelectronics Crolles 2 Procede de realisation de dispositif semi-conducteur a architecture asymetrique
US8455312B2 (en) * 2011-09-12 2013-06-04 Cindy X. Qiu Fabrication methods for T-gate and inverted L-gate structure for high frequency devices and circuits
US11764062B2 (en) * 2017-11-13 2023-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming semiconductor structure

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3649393A (en) * 1970-06-12 1972-03-14 Ibm Variable depth etching of film layers using variable exposures of photoresists
US3930857A (en) * 1973-05-03 1976-01-06 International Business Machines Corporation Resist process
US4035522A (en) * 1974-07-19 1977-07-12 International Business Machines Corporation X-ray lithography mask
DE2547792C3 (de) * 1974-10-25 1978-08-31 Hitachi, Ltd., Tokio Verfahren zur Herstellung eines Halbleiterbauelementes
US4001061A (en) * 1975-03-05 1977-01-04 International Business Machines Corporation Single lithography for multiple-layer bubble domain devices
US4040891A (en) * 1976-06-30 1977-08-09 Ibm Corporation Etching process utilizing the same positive photoresist layer for two etching steps

Also Published As

Publication number Publication date
JPS5626450A (en) 1981-03-14
NL184755B (nl) 1989-05-16
JPS6323657B2 (ja) 1988-05-17
DE3030653A1 (de) 1981-02-26
NL8004586A (nl) 1981-02-17
US4315984A (en) 1982-02-16
DE3030653C2 (de) 1984-02-23

Similar Documents

Publication Publication Date Title
NL184755C (nl) Werkwijze voor de vorming van kontakten voor de verbindingsdelen van een halfgeleiderinrichting.
NL191621C (nl) Werkwijze voor het maken van een halfgeleiderinrichting.
NL7706379A (nl) Werkwijze voor de vervaardiging van een koppelelement.
NL7810373A (nl) Werkwijze voor het vervaardigen van een halfgeleider- inrichting.
NL7807983A (nl) Werkwijze voor de vervaardiging van een halfgeleiderin- richting.
NL187373C (nl) Werkwijze voor vervaardiging van een halfgeleiderinrichting.
NL183033C (nl) Werkwijze voor de bereiding van n-fosfonomethylglycine.
NL7812385A (nl) Werkwijze voor het vervaardigen van een halfgeleider- inrichting.
NL7609420A (nl) Werkwijze voor de vervaardiging van een half-geleiderinrichting.
NL178684C (nl) Werkwijze voor de bereiding van dialkyloxalaten.
NL7706128A (nl) Werkwijze voor de bereiding van een verbeterde siliciumhoudende vulstof.
NL188668B (nl) Werkwijze voor de vervaardiging van een halfgeleiderinrichting.
NL188774C (nl) Werkwijze voor het vervaardigen van een samengestelde halfgeleiderinrichting.
NL7901106A (nl) Werkwijze voor toepassing van werp-strooi-inrichtingen.
NL7704871A (nl) Werkwijze voor de bereiding van glycolesters.
NL182476C (nl) Werkwijze voor de bereiding van een 4-halogeen-beta-pyron.
NL189129C (nl) Werkwijze voor de bereiding van acylcyaniden.
NL188124C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting van het ladinggekoppelde type.
NL7709387A (nl) Werkwijze voor de bereiding van een polyfenyl- eenetherhars.
NL7611057A (nl) Werkwijze voor de vervaardiging van een halfgeleiderinrichting.
NL186208C (nl) Werkwijze voor de vervaardiging van een snelle halfgeleider-gelijkrichter.
NL189088C (nl) Werkwijze voor de bereiding van acylcyaniden.
NL182264C (nl) Werkwijze voor de vervaardiging van halfgeleiderinrichtingen.
NL7808132A (nl) Inrichting voor de verbinding van leidingen.
NL7614616A (nl) Werkwijze voor de bereiding van een herbicide preparaat.

Legal Events

Date Code Title Description
A1A A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
A85 Still pending on 85-01-01
V1 Lapsed because of non-payment of the annual fee

Effective date: 19970301